摘要:介紹了基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序
資源簡介:摘要:介紹了基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序
上傳時間: 2015-10-28
上傳用戶:wqxstar
資源簡介:基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器
上傳時間: 2013-12-24
上傳用戶:baiom
資源簡介:本設計基于數字頻率合成技術,采用正弦查找表實現波形產生.直接數字頻率合成技術(DDS)是一種先進的電路結構,能在全數字下對輸出信號頻率進行精確而快速的控制,DDS技術還在解決輸出信號頻率增量選擇方面具有很好的應用,DDS所產生的信號具有頻率分辨率高、...
上傳時間: 2017-08-16
上傳用戶:xmsmh
資源簡介:基于CPLD的三相多波形函數發生器資料
上傳時間: 2013-11-13
上傳用戶:qwe1234
資源簡介:0025、基于CPLD的三相多波形函數發生器設計論文資料
上傳時間: 2014-04-09
上傳用戶:yyyyyyyy
資源簡介:0167、基于CPLD的三相多波形函數發生器論文資料
上傳時間: 2014-04-09
上傳用戶:止絮那夏
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-09-04
上傳用戶:qweqweqwe
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-11-26
上傳用戶:yph853211
資源簡介:基于復雜可編程邏輯器件(CPLD)的120MHz高速A_D采集卡的設計
上傳時間: 2014-01-04
上傳用戶:jhksyghr
資源簡介:基于可編程邏輯器件FPGA的獨立式鍵盤設計,內部具有硬件去抖動電路。值得一看
上傳時間: 2014-08-10
上傳用戶:熊少鋒
資源簡介:基于可編程邏輯器件實現任意波形發生器VHDL源代碼
上傳時間: 2014-06-01
上傳用戶:Shaikh
資源簡介:這是一個基于可編程邏輯器件的程序,用來實現自動轉換量程頻率計控制器,該程序在可以再仿真器上仿真實現
上傳時間: 2014-09-03
上傳用戶:ma1301115706
資源簡介:基于可編程邏輯器件的電源上電時序控制基于可編程邏輯器件的電源上電時序控制
上傳時間: 2022-01-30
上傳用戶:
資源簡介:本設計的基本要求是以復雜可編程邏輯器件CPLD為基礎,通過在EDA系統軟件ispDesignExpert System 環境下進行數字系統設計,熟練掌握該環境下的功能仿真,時間仿真,管腳鎖定和芯片下載。 本系統基本上比較全面的模擬了計數式數字頻率計,廣泛應用于工業、民用...
上傳時間: 2015-01-11
上傳用戶:王慶才
資源簡介:可編程邏輯器件CPLD與單片機雙向通信的源程序
上傳時間: 2013-08-28
上傳用戶:梧桐
資源簡介:用復雜可編程邏輯器件(CPLD)實現的數字鐘控系統
上傳時間: 2015-06-02
上傳用戶:xymbian
資源簡介:可編程邏輯器件CPLD與單片機雙向通信的源程序
上傳時間: 2015-12-11
上傳用戶:bruce
資源簡介:FPGACPLD結構分析 pga的EDA設計方法 fpga中的微程序設計 復雜可編程邏輯器件CPLD專題講座(Ⅴ)──CPLD的應用和實現數字邏 一種使用fpga設計的DRAM控制器 用CPLD器件實現24位同步計數器的設計
上傳時間: 2017-07-20
上傳用戶:ikemada
資源簡介:本系統基于直接數字頻率合成技術;以凌陽SPCE061A單片機為控制核心;采用寬帶運放AD811和AGC技術使得50Ω負載上峰值達到6V±1V;由模擬乘法器AD835產生調幅信號;由數控電位器程控調制度;通過單片機改變頻率字實現調頻信號,最大頻偏可控;通過模擬開關產生A...
上傳時間: 2015-06-03
上傳用戶:清風冷雨
資源簡介:直接數字頻率合成技術在通信領域的應用,尤其在雷達導航上發揮了極大作用.
上傳時間: 2013-11-29
上傳用戶:ecooo
資源簡介:本系統基于直接數字頻率合成技術;以凌陽SPCE061A單片機為控制核心;采用寬帶運放AD811和AGC技術使得50Ω負
上傳時間: 2014-01-03
上傳用戶:maizezhen
資源簡介:設計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數字頻率合成技術實現了一個頻率、相位可控的基本信號發生器。該信號發生器可以產生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結果表明,該信號發生器精度高,抗干擾性好,此設...
上傳時間: 2013-11-10
上傳用戶:農藥鋒6
資源簡介:設計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數字頻率合成技術實現了一個頻率、相位可控的基本信號發生器。該信號發生器可以產生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結果表明,該信號發生器精度高,抗干擾性好,此設...
上傳時間: 2013-12-18
上傳用戶:kz_zank
資源簡介:CAN總線通信適配卡的設計與實現.doc 基于多傳感器的交通監控系統智能接口.pdf 現場總線型DCS.pdf 摘要:介紹了在系統可編程(ISP)器件及其優點,分析了PC多軸運動控制卡關鍵電路的作原理,并由高密度的ISP器件設計實現,運動結果表明所設計的電路完...
上傳時間: 2013-12-19
上傳用戶:litianchu
資源簡介:CAN總線通信適配卡的設計與實現.doc 基于多傳感器的交通監控系統智能接口.pdf 現場總線型DCS.pdf 摘要:介紹了在系統可編程(ISP)器件及其優點,分析了PC多軸運動控制卡關鍵電路的作原理,并由高密度的ISP器件設計實現,運動結果表明所設計的電路完...
上傳時間: 2017-04-01
上傳用戶:z754970244
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2014-07-27
上傳用戶:llandlu
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
資源簡介:介紹MT9V011 CMOS數字圖像傳感器在一個基于低端ARM7處理器和CPLD(可編程邏輯器件)的嵌入式系統中的應用。通過一片CPLD讀取MT9V011采集的圖像并緩存到存儲器以備后續的處理。利用PC平臺驗證了圖像采集功能。給出了一個在低端嵌入式系統中增加圖像采集功能的實...
上傳時間: 2016-08-24
上傳用戶:上善若水
資源簡介:設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
上傳時間: 2013-08-11
上傳用戶:a155166
資源簡介:摘要:介紹了企業人事統計信息管理系統總體規劃的確定、系統調查的進行、邏輯模型 的提出、總體結構的設計以及系統的運行效果。 關鍵詞:信息管理系統;人事統計信息;總體規劃;邏輯模型;總體結構設計 中圖分類號:J!G!@#!文獻標識碼:K
上傳時間: 2014-01-06
上傳用戶:stampede