fpga可重構(gòu)的pcie總線快速配置 fpga可重構(gòu)的pcie總線快速配置
資源簡(jiǎn)介:fpga可重構(gòu)的pcie總線快速配置?fpga可重構(gòu)的pcie總線快速配置
上傳時(shí)間: 2022-06-26
上傳用戶:
資源簡(jiǎn)介:??? 針對(duì)調(diào)制樣式在不同環(huán)境下的變化,采用了fpga部分動(dòng)態(tài)可重構(gòu)的新方法,通過(guò)對(duì)不同調(diào)制樣式信號(hào)的解調(diào)模塊的動(dòng)態(tài)加載,來(lái)實(shí)現(xiàn)了不同環(huán)境下針對(duì)不同調(diào)制樣式的解調(diào)。這種方式比傳統(tǒng)的設(shè)計(jì)方式具有更高的靈活性、可擴(kuò)展性,并減低了成本和功耗。該設(shè)計(jì)方...
上傳時(shí)間: 2013-11-11
上傳用戶:GeekyGeek
資源簡(jiǎn)介:??? 針對(duì)調(diào)制樣式在不同環(huán)境下的變化,采用了fpga部分動(dòng)態(tài)可重構(gòu)的新方法,通過(guò)對(duì)不同調(diào)制樣式信號(hào)的解調(diào)模塊的動(dòng)態(tài)加載,來(lái)實(shí)現(xiàn)了不同環(huán)境下針對(duì)不同調(diào)制樣式的解調(diào)。這種方式比傳統(tǒng)的設(shè)計(jì)方式具有更高的靈活性、可擴(kuò)展性,并減低了成本和功耗。該設(shè)計(jì)方...
上傳時(shí)間: 2013-10-22
上傳用戶:liangliang123
資源簡(jiǎn)介:fpga可實(shí)現(xiàn)的,使用cordic算法的NCO模塊混頻模塊。該模塊基于cordic原理,算法中只需要加法和移位運(yùn)算既可以完成信號(hào)的混頻功能
上傳時(shí)間: 2015-09-25
上傳用戶:wangdean1101
資源簡(jiǎn)介:傳統(tǒng)的數(shù)控系統(tǒng)采用的大多是專(zhuān)用的封閉式結(jié)構(gòu),它能提供給用戶的選擇有限,用戶無(wú)法對(duì)現(xiàn)有數(shù)控設(shè)備的功能進(jìn)行修改以滿足自己的特殊要求;各種廠商提供給用戶的操作方式各不相同,用戶在培訓(xùn)人員、設(shè)備維護(hù)等方面要投入大量的時(shí)間和資金。這些問(wèn)題嚴(yán)重阻礙了CN...
上傳時(shí)間: 2013-04-24
上傳用戶:gcs333
資源簡(jiǎn)介:可重構(gòu)計(jì)算技術(shù)兼具通用處理器(General-Purpose Processor,GPP)和專(zhuān)用集成電路(Application Specific Integr—ated Circuits,ASIC)的特點(diǎn),既可以提供硬件高速的特性,又具有軟件可以重新配置的特性。而動(dòng)態(tài)部分可重構(gòu)技術(shù)是可重構(gòu)計(jì)算技術(shù)的最新進(jìn)展之一。...
上傳時(shí)間: 2013-04-24
上傳用戶:edrtbme
資源簡(jiǎn)介:為了實(shí)現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于fpga和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語(yǔ)言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單片機(jī)總線與fpga接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊...
上傳時(shí)間: 2013-10-11
上傳用戶:lliuhhui
資源簡(jiǎn)介:現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(fpga)具有開(kāi)發(fā)周期短、成本小、風(fēng)險(xiǎn)低和現(xiàn)場(chǎng)可靈活配置等優(yōu)點(diǎn),可以在更短的時(shí)間實(shí)現(xiàn)更復(fù)雜的功能,使得基于fpga的開(kāi)發(fā)平臺(tái)的研究成為工業(yè)界和學(xué)術(shù)界日益關(guān)注的問(wèn)題.基于fpga的高集成度、高可靠性,可將整個(gè)設(shè)計(jì)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)...
上傳時(shí)間: 2013-04-24
上傳用戶:龍飛艇
資源簡(jiǎn)介:可編程邏輯芯片特別是現(xiàn)場(chǎng)可編程門(mén)陣列(Field-Programmable Gate Array,fpga)芯片的快速發(fā)展,使得新的芯片能夠根據(jù)具體應(yīng)用動(dòng)態(tài)地調(diào)整結(jié)構(gòu)以獲得更好的性能,這類(lèi)芯片稱(chēng)為動(dòng)態(tài)可重構(gòu)fpga芯片(Dynamically Reconfigurablefpga,DRfpga)。然而,使用這類(lèi)芯片...
上傳時(shí)間: 2013-05-24
上傳用戶:Neoemily
資源簡(jiǎn)介:本文研究一種基于fpga的WM8731的I2C總線配置模塊。
上傳時(shí)間: 2013-08-14
上傳用戶:李彥東
資源簡(jiǎn)介:利用ARM的GPIO和SPI總線進(jìn)行fpga的被動(dòng)串行配置,加載速度可以達(dá)到200KBytes/Sec.
上傳時(shí)間: 2013-08-28
上傳用戶:Maple
資源簡(jiǎn)介:顛覆未來(lái):基于fpga的可重構(gòu)計(jì)算機(jī),暢想了可重構(gòu)計(jì)算機(jī)的未來(lái)
上傳時(shí)間: 2013-11-22
上傳用戶:Vici
資源簡(jiǎn)介: 介紹了一種基于大規(guī)模fpga及高性能DSP芯片的機(jī)載雷達(dá)信號(hào)處理嵌入式系統(tǒng)的設(shè)計(jì)方案及設(shè)計(jì)實(shí)現(xiàn)。 采用標(biāo)準(zhǔn)的VME總線及基于fpga內(nèi)嵌MGT的高速串行互連技術(shù),具有實(shí)時(shí)性強(qiáng)、集成度高以及軟硬件可編程易于系統(tǒng) 擴(kuò)展及重構(gòu)的特點(diǎn)。
上傳時(shí)間: 2016-05-11
上傳用戶:youmo81
資源簡(jiǎn)介:廣東工業(yè)大學(xué)碩士學(xué)位論文 (工學(xué)碩士) 基于fpga的pcie數(shù)據(jù)采集卡設(shè)計(jì)數(shù)據(jù)采集處理技術(shù)與傳感器技術(shù)、信號(hào)處理技術(shù)和PC機(jī)技術(shù)共同構(gòu)成檢測(cè) 技術(shù)的基礎(chǔ),其中數(shù)據(jù)采集處理技術(shù)作為實(shí)現(xiàn)自動(dòng)化檢測(cè)的前提,在整個(gè)數(shù)字化 系統(tǒng)中處于尤為重要的地位。對(duì)于核磁共...
上傳時(shí)間: 2022-06-21
上傳用戶:fliang
資源簡(jiǎn)介:隨著fpga(FieldProgrammableGateArray)器件的應(yīng)用越來(lái)越廣泛且重要,fpga的測(cè)試技術(shù)也得到了廣泛重視和研究。基于fpga可編程的特性,應(yīng)用獨(dú)立的測(cè)試(工廠測(cè)試)需要設(shè)計(jì)數(shù)個(gè)測(cè)試編程和測(cè)試向量來(lái)完成fpga的測(cè)試,確保芯片在任何用戶可能的編程下都可靠工作。 ...
上傳時(shí)間: 2013-05-17
上傳用戶:wangyi39
資源簡(jiǎn)介:ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一...
上傳時(shí)間: 2013-07-01
上傳用戶:myworkpost
資源簡(jiǎn)介:顛覆未來(lái):基于fpga的可重構(gòu)計(jì)算機(jī),暢想了可重構(gòu)計(jì)算機(jī)的未來(lái)
上傳時(shí)間: 2013-11-22
上傳用戶:bensonlly
資源簡(jiǎn)介:利用ARM的GPIO和SPI總線進(jìn)行fpga的被動(dòng)串行配置,加載速度可以達(dá)到200KBytes/Sec.
上傳時(shí)間: 2015-12-28
上傳用戶:fredguo
資源簡(jiǎn)介:FSCQ1565RP J TAG驅(qū)動(dòng)算法是MCU 以J TAG模式配置fpga 的關(guān) 鍵。算法調(diào)用SVF 配置文件,解釋其中的語(yǔ)法規(guī)范,生成嚴(yán) 格的TAP 總線時(shí)序,驅(qū)動(dòng)MCU 的通用I/ O 管腳來(lái)完成對(duì) fpga 的配置。其中TAP 時(shí)序是算法設(shè)計(jì)和實(shí)現(xiàn)調(diào)試的一 個(gè)主要方面,時(shí)序關(guān)系[ 2 ]如圖3 ...
上傳時(shí)間: 2016-12-06
上傳用戶:zhaoq123
資源簡(jiǎn)介:本文研究一種基于fpga的WM8731的I2C總線配置模塊。
上傳時(shí)間: 2013-12-20
上傳用戶:stewart·
資源簡(jiǎn)介:該文檔為基于fpga的可重構(gòu)硬件實(shí)現(xiàn)技術(shù)研究簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
上傳時(shí)間: 2021-10-23
上傳用戶:
資源簡(jiǎn)介:該文檔為一種基于fpga的可重構(gòu)密碼芯片的設(shè)計(jì)與實(shí)現(xiàn)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-21
上傳用戶:
資源簡(jiǎn)介:在fpga上編寫(xiě)的通過(guò)SPI總線配置外部PLL芯片AD9518和ADC9268的程序,適合感興趣的人學(xué)習(xí)參考
上傳時(shí)間: 2022-04-23
上傳用戶:kingwide
資源簡(jiǎn)介:圖像采集系統(tǒng)是數(shù)字圖像信號(hào)處理過(guò)程中不可缺少的重要部分,它將前端相機(jī)所捕獲的模擬信號(hào)轉(zhuǎn)化為數(shù)字信號(hào),或者直接從數(shù)字相機(jī)中獲取數(shù)字信號(hào),然后通過(guò)高速的計(jì)算機(jī)總線傳回計(jì)算機(jī),憑借計(jì)算機(jī)的強(qiáng)大的運(yùn)算、數(shù)據(jù)存儲(chǔ)與處理等操作能力,可以方便快捷地對(duì)信號(hào)...
上傳時(shí)間: 2013-06-09
上傳用戶:
資源簡(jiǎn)介:ISO和ITU-T制定的一系列視頻編碼國(guó)際標(biāo)準(zhǔn)的推出,開(kāi)創(chuàng)了視頻通信和存儲(chǔ)應(yīng)用的新紀(jì)元。從H.261視頻編碼建議,到H.262/3、MPEG-1/2/4等都有一個(gè)共同的不斷追求的目標(biāo),即在盡可能低的碼率(或存儲(chǔ)容量)下獲得盡可能好的圖像質(zhì)量。 本課題的研究建立在目前主流的...
上傳時(shí)間: 2013-04-24
上傳用戶:xiangwuy
資源簡(jiǎn)介:fpga和DSP的設(shè)計(jì)可靠性及可維護(hù)性對(duì)比.pdf
上傳時(shí)間: 2013-08-28
上傳用戶:pei5
資源簡(jiǎn)介:基于fpga的單總線(ONE-WIRE)協(xié)議的實(shí)現(xiàn)源代碼.
上傳時(shí)間: 2013-08-30
上傳用戶:wyc199288
資源簡(jiǎn)介:基于fpga的PCI總線接口的設(shè)計(jì)方案\r\n~!
上傳時(shí)間: 2013-09-01
上傳用戶:heart520beat
資源簡(jiǎn)介:基于fpga的can 總線設(shè)計(jì),采用verilog語(yǔ)言編寫(xiě)。在fpga的開(kāi)發(fā)環(huán)境下,新建一個(gè)工程,然后將本文件中的各個(gè)源代碼添加進(jìn)工程里,即可運(yùn)行仿真。
上傳時(shí)間: 2013-09-03
上傳用戶:498732662
資源簡(jiǎn)介:基于fpga的I2C總線模擬,采用verilog HDL語(yǔ)言編寫(xiě)。
上傳時(shí)間: 2013-09-03
上傳用戶:rologne