·摘要: 利用FPGA的DSP開發工具DSP Builder對基本DDFS(直接數字頻率合成)建模,并由該DDFS模塊實現正交信號發生器,同時用ModelSim和QuartusⅡ進行正交信號的功能仿真時序仿真,仿真結果表明該正交信號頻率及相位可靈活調整且分辨率高,能夠實現頻率及相位的快速切換.
資源簡介:基于FPGA的三相正弦信號發生器設計.rar
上傳時間: 2013-06-15
上傳用戶:zq70996813
資源簡介:基于FPGA的數字視頻信號發生器的設計與實現
上傳時間: 2013-04-24
上傳用戶:sclyutian
資源簡介:該論文的工作主要分為兩部分,第一部分是介紹與數字高清晰度電視(HDTV)碼流發生器配套的信源解碼板的設計與實現.信源解碼板是整個碼流發生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發生器功能的基礎上提出了用ST公司的芯片組實現HDTV信...
上傳時間: 2013-04-24
上傳用戶:yoleeson
資源簡介:隨著數字技術的高速發展,越來越多的針對數字視頻壓縮、傳送、顯示等的設備涌入市場。要從這些良莠不齊的產品中挑選出令人滿意的商品,一套良好的數字視頻測試設備就必不可少。然而,現階段大多數數字視頻信號源都存在不同的缺點,如測試圖像種類太少、沒有動...
上傳時間: 2013-07-19
上傳用戶:cxl274287265
資源簡介:本論文是基于FPGA的多功能信號發生器,其中包括了整個設計流程
上傳時間: 2016-06-14
上傳用戶:日光微瀾
資源簡介:基于FPGA的數字視頻信號發生器的設計與實現,內有全套源碼以及各種配套的圖片,內容詳盡,絕對真實!
上傳時間: 2016-06-20
上傳用戶:aappkkee
資源簡介:基于FPGA的DDS正弦信號發生器,信號失真小,頻率穩定,可調
上傳時間: 2013-12-22
上傳用戶:saharawalker
資源簡介:完整的基于ROM查找表的NCO 產生10位寬的正交信號
上傳時間: 2013-12-06
上傳用戶:BOBOniu
資源簡介:提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VG...
上傳時間: 2013-11-10
上傳用戶:sjb555
資源簡介:基于DDS的多波形信號發生器設計
上傳時間: 2013-11-08
上傳用戶:kqc13037348641
資源簡介:·基于DSP的任意波形信號發生器的設計與實現
上傳時間: 2013-07-02
上傳用戶:asdfasdfd
資源簡介:基于CPLD的多功能信號發生器設計.PDF
上傳時間: 2013-09-02
上傳用戶:lnnn30
資源簡介:提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VG...
上傳時間: 2015-01-01
上傳用戶:shizhanincc
資源簡介:基于DDS的多波形信號發生器設計
上傳時間: 2013-10-15
上傳用戶:zhishenglu
資源簡介:基于CPLD的多功能信號發生器設計.PDF
上傳時間: 2014-01-14
上傳用戶:cursor
資源簡介:一個很完整的正玄信號發生器.采用AD9851制作.
上傳時間: 2014-01-27
上傳用戶:zgu489
資源簡介:基于MATLAB的正交振幅調制與解調仿真分析 對其有詳細的介紹。
上傳時間: 2016-08-02
上傳用戶:wab1981
資源簡介:這是一篇基于單片機的多功能信號發生器的設計,是碩士論文
上傳時間: 2014-01-09
上傳用戶:shawvi
資源簡介:基于8255的LCD函數信號發生器的設計
上傳時間: 2014-01-02
上傳用戶:1109003457
資源簡介:402-基于LabVIEW的虛擬函數信號發生器的設計
上傳時間: 2021-10-22
上傳用戶:
資源簡介:基于DSP的正弦波信號發生器設計論文這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2022-02-07
上傳用戶:20125101110
資源簡介:摘要:提出一種基于FPGA的機械振動信號數據采集和以太網數據傳輸的設計方案,利用VHDL語言編寫軟核,在FPGA內部實現采樣控制、數據緩存、數據封裝以及以太網通信控制,通過實現變頻率采樣解決機械振動信號測點多樣的問題,實現一個專用CPU解決FPGA和以太網適...
上傳時間: 2022-07-11
上傳用戶:bluedrops
資源簡介:基于FPGA的芯片,有關dds合成原理實現正交信號源的設計。
上傳時間: 2015-04-27
上傳用戶:1589633708
資源簡介:本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的總體結構、載波調制、濾波器設計等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 首先介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開...
上傳時間: 2013-04-24
上傳用戶:greethzhang
資源簡介:直接數字頻率合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。 在理論上對DDS的原理及其輸出信號的性能進行了分析,采用FPGA實現了任意波形發生器,能...
上傳時間: 2013-05-26
上傳用戶:1234567890qqq
資源簡介:設計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數字頻率合成技術實現了一個頻率、相位可控的基本信號發生器。該信號發生器可以產生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結果表明,該信號發生器精度高,抗干擾性好,此設...
上傳時間: 2013-11-10
上傳用戶:農藥鋒6
資源簡介:近年來,以FPGA為代表的數字系統現場集成技術取得了快速的發展,FPGA不但解決了信號處理系統小型化、低功耗、高可靠性等問題,而且基于大規模FPGA單片系統的片上可編程系統(SOPC)的靈活設計方式使其越來越多的取代ASIC的市場。傳統的通用信號處理系統使用DSP...
上傳時間: 2013-05-27
上傳用戶:qiaoyue
資源簡介:設計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數字頻率合成技術實現了一個頻率、相位可控的基本信號發生器。該信號發生器可以產生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗證的結果表明,該信號發生器精度高,抗干擾性好,此設...
上傳時間: 2013-12-18
上傳用戶:kz_zank
資源簡介:基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:現代數字信號處理對實時性提出了很高的要求,當最快的數字信號處理器(DSP)仍無法達到速度要求時,唯一的選擇是增加處理器的數目,或采用客戶定制的門陣列產品。隨著可編程邏輯器件技術的發展,具有強大并行處理能力的現場可編程門陣列(FPGA)在成本、性能、體...
上傳時間: 2013-06-09
上傳用戶:zgu489