基于FPGA的DDS正弦信號發生器,信號失真小,頻率穩定,可調
資源簡介:基于FPGA的DDS正弦信號發生器,信號失真小,頻率穩定,可調
上傳時間: 2013-12-22
上傳用戶:saharawalker
資源簡介:基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
上傳時間: 2013-08-13
上傳用戶:zl5712176
資源簡介:基于FPGA的三相正弦信號發生器設計.rar
上傳時間: 2013-06-15
上傳用戶:zq70996813
資源簡介:基于FPGA的DDS信號發生器的簡單實現。DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。
上傳時間: 2017-02-06
上傳用戶:caiiicc
資源簡介:基于FPGA 的直接數字頻率合成信號發生器(DDS)設計
上傳時間: 2017-09-14
上傳用戶:拔絲土豆
資源簡介:實現了基于FPGA的DDS信號源設計,能同時兩路輸出,輸出波形包括正弦波、三角波、方波和鋸齒波,且其頻率和相位均可調,還能計算兩路輸出信號的相位差。
上傳時間: 2022-04-21
上傳用戶:
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-12-22
上傳用戶:forzalife
資源簡介:基于FPGA的VGA時序彩條信號實現方法及其應用
上傳時間: 2013-12-05
上傳用戶:semi1981
資源簡介:verilog編寫基于FPGA的DDS實現
上傳時間: 2013-08-19
上傳用戶:neu_liyan
資源簡介:基于FPGA的DDS和周期合成技術在EIS中的應用,caj格式
上傳時間: 2013-08-26
上傳用戶:lhll918
資源簡介:在無線傳送領域,基于FPGA 的DDS 實現的幾種方式
上傳時間: 2013-09-01
上傳用戶:ttpay
資源簡介:基于FPGA的三相正弦變頻電源的設計基于FPGA的三相正弦變頻電源的設計
上傳時間: 2013-07-30
上傳用戶:科學怪人
資源簡介:在無線傳送領域,基于FPGA 的DDS 實現的幾種方式
上傳時間: 2015-11-05
上傳用戶:asdfasdfd
資源簡介:用VHDL語言編寫的DDS正弦函數發生器
上傳時間: 2013-12-24
上傳用戶:com1com2
資源簡介:基于FPGA的DDS和周期合成技術在EIS中的應用,caj格式
上傳時間: 2013-12-18
上傳用戶:1583060504
資源簡介:verilog編寫基于FPGA的DDS實現
上傳時間: 2013-12-20
上傳用戶:ruan2570406
資源簡介:基于FPGA的DDS算法的實現,已經通過FPGA的后端仿真實現
上傳時間: 2017-06-26
上傳用戶:cc1915
資源簡介:Verilog編寫基于FPGA的DDS實現。適合感興趣的學習者學習,可以提高自己的能力,大家可以多交流哈
上傳時間: 2022-05-18
上傳用戶:zhaiyawei
資源簡介:頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域,目前,常用的頻率合成技術有直接頻率合成、鎖相頻率合成和直接數字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數字化的DDS技術由于具有頻率分辨率高、頻率切換速度快...
上傳時間: 2013-07-05
上傳用戶:suxuan110425
資源簡介:頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域,目前,常用的頻率合成技術有直接頻率合成、鎖相頻率合成和直接數字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數字化的DDS技術由于具有頻率分辨率高、頻率切換速度快...
上傳時間: 2013-04-24
上傳用戶:yx007699
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-10-09
上傳用戶:ssj927211
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-11-21
上傳用戶:himbly
資源簡介:基于FPGA的芯片,有關DDS合成原理實現正交信號源的設計。
上傳時間: 2015-04-27
上傳用戶:1589633708
資源簡介: 為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢測幀同步信號,為數字分接提供起始信號,以實現數據的同步分接。實...
上傳時間: 2013-10-17
上傳用戶:q123321
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-05-26
上傳用戶:teddysha
資源簡介:擴頻通信系統與常規的通信系統相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優點。在近年來得到了迅速的發展。本論文主要討論和實現了基于FPGA的直接序列擴頻信號的解擴解調處理。論文對該直擴通信系統和FPGA設...
上傳時間: 2013-05-23
上傳用戶:磊子226
資源簡介:一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路...
上傳時間: 2013-04-24
上傳用戶:siguazgb
資源簡介:擴頻通信系統與常規的通信系統相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優點。在近年來得到了迅速的發展。本論文主要討論和實現了基于FPGA的直接序列擴頻信號的解擴解調處理。論文對該直擴通信系統和FPGA設...
上傳時間: 2013-07-04
上傳用戶:yd19890720
資源簡介: 為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢測幀同步信號,為數字分接提供起始信號,以實現數據的同步分接。實...
上傳時間: 2013-10-22
上傳用戶:rnsfing