目前,基于FPGA 的嵌入式CPU核的設計已成為SOC設計的重要部分.提出一種嵌入式CPU核的VHDI 行為建模方法,與傳統的基于電路結構建模的CPU核的設計方法不同,新的VHDI 建摸方法是基于指令對數據流流通控制行為的描述.使用這種方法可以快速建創建兼容已有指令集的CPU核的VHDL模型,易于修改,提高設計效率.同時介紹了兼容8051單片機指令的CPU 的vHDL設計例子,并給出使用ISE7.1工具在Xilinx的Sparten 3器件上進行綜合實現CPU核設計的結果和使用Modesim6.0工具進行指令操作仿真的結果.仿真的結果顯示該建模方法