基于Q2開發(fā)環(huán)境,采用VHDL語言編程,利用FPGA內(nèi)部豐富的邏輯資源實(shí)現(xiàn)RS232的通信功能,非常實(shí)用!
資源簡(jiǎn)介:用FPGA模擬VGA時(shí)序、模擬PS/2總線的鍵盤接口VHDL源代碼,基于Xilinx spartan3
上傳時(shí)間: 2013-12-12
上傳用戶:3到15
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)RS232通信,此代碼是用VHDL語言編寫,非常有用的好東東啊
上傳時(shí)間: 2013-08-21
上傳用戶:爺?shù)臍赓|(zhì)
資源簡(jiǎn)介:關(guān)鍵詞:FPGA 數(shù)字電路 時(shí)序 時(shí)延路徑 建立時(shí)間 保持時(shí)間
上傳時(shí)間: 2013-08-31
上傳用戶:梧桐
資源簡(jiǎn)介:??? 從消費(fèi)類電子到工業(yè)、電信基礎(chǔ)架構(gòu)設(shè)備,F(xiàn)PGA與連接外面世界的模擬及混合信號(hào)IC如影隨形,當(dāng)系統(tǒng)中需要多個(gè)關(guān)鍵元件實(shí)現(xiàn)數(shù)據(jù)采集和處理功能時(shí),您可以考慮是否選擇FPGA更實(shí)惠?如何確定哪些器件最適合您的應(yīng)用,而且它們之間的協(xié)同工作能力更強(qiáng)呢? Xi...
上傳時(shí)間: 2013-11-04
上傳用戶:gy592333
資源簡(jiǎn)介:隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展.FPGA以其功能強(qiáng)大,開發(fā)過程投資少、周期短,可反復(fù)修改,保密性能好,開發(fā)工具智能化等特點(diǎn)成為當(dāng)今硬件設(shè)計(jì)的首選方式之一.由于Intel公司的MCS-51系列單片機(jī)被公認(rèn)為8位...
上傳時(shí)間: 2013-07-28
上傳用戶:erkuizhang
資源簡(jiǎn)介:結(jié)合XILINXCPLD所做的模擬RS232通信verilog源程序
上傳時(shí)間: 2013-09-03
上傳用戶:gps6888
資源簡(jiǎn)介:使用單片機(jī)模擬I2C時(shí)序?qū)?4c02進(jìn)行讀寫,通過proteus仿真對(duì)數(shù)據(jù)進(jìn)行分析.\r\n\r\n有仿真圖片
上傳時(shí)間: 2013-09-29
上傳用戶:lalalal
資源簡(jiǎn)介:??? 從消費(fèi)類電子到工業(yè)、電信基礎(chǔ)架構(gòu)設(shè)備,F(xiàn)PGA與連接外面世界的模擬及混合信號(hào)IC如影隨形,當(dāng)系統(tǒng)中需要多個(gè)關(guān)鍵元件實(shí)現(xiàn)數(shù)據(jù)采集和處理功能時(shí),您可以考慮是否選擇FPGA更實(shí)惠?如何確定哪些器件最適合您的應(yīng)用,而且它們之間的協(xié)同工作能力更強(qiáng)呢? Xi...
上傳時(shí)間: 2013-10-21
上傳用戶:zl5712176
資源簡(jiǎn)介:普通IO口模擬RS232串口 占用定時(shí)器0中斷 在TH0,TL0中設(shè)置波特率的大小 注意不要開定時(shí)器0的中斷,這里用的是查詢方式
上傳時(shí)間: 2014-01-12
上傳用戶:Amygdala
資源簡(jiǎn)介:結(jié)合XILINXCPLD所做的模擬RS232通信verilog源程序
上傳時(shí)間: 2015-03-31
上傳用戶:hustfanenze
資源簡(jiǎn)介:alter FPGA vga掃描時(shí)序源碼,來源于紅色颶風(fēng)開發(fā)板.
上傳時(shí)間: 2013-11-26
上傳用戶:tonyshao
資源簡(jiǎn)介:U盤文件讀寫模塊, 連接方式: 軟件模擬SPI時(shí)序+查詢, MCS-51單片機(jī)C語言示例程序
上傳時(shí)間: 2015-09-17
上傳用戶:Shaikh
資源簡(jiǎn)介:U盤文件讀寫模塊, 連接方式: 軟件模擬SPI時(shí)序+查詢
上傳時(shí)間: 2013-12-13
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
資源簡(jiǎn)介:關(guān)鍵詞:FPGA 數(shù)字電路 時(shí)序 時(shí)延路徑 建立時(shí)間 保持時(shí)間
上傳時(shí)間: 2013-12-21
上傳用戶:ruan2570406
資源簡(jiǎn)介:使用FPGA透過RS232與PC的作溝通,
上傳時(shí)間: 2013-12-24
上傳用戶:lepoke
資源簡(jiǎn)介:FPGA模擬以太網(wǎng)物理層的源代碼,用verilog硬件描述語言開發(fā)。
上傳時(shí)間: 2015-12-23
上傳用戶:franktu
資源簡(jiǎn)介:使用單片機(jī)模擬I2C時(shí)序?qū)?4c02進(jìn)行讀寫,通過proteus仿真對(duì)數(shù)據(jù)進(jìn)行分析. 有仿真圖片
上傳時(shí)間: 2014-01-01
上傳用戶:llandlu
資源簡(jiǎn)介:基于FPGA的VGA時(shí)序彩條信號(hào)實(shí)現(xiàn)方法及其應(yīng)用
上傳時(shí)間: 2013-12-05
上傳用戶:semi1981
資源簡(jiǎn)介:FPGA模擬SPI接口驅(qū)動(dòng)3310液晶屏的 詳細(xì)驅(qū)動(dòng)
上傳時(shí)間: 2014-01-04
上傳用戶:kernaling
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)RS232通信,此代碼是用VHDL語言編寫,非常有用的好東東啊
上傳時(shí)間: 2016-07-04
上傳用戶:xiaodu1124
資源簡(jiǎn)介:基于80c51的模擬IIC時(shí)序,采用C語言編寫,可以寫入數(shù)據(jù),也可讀出數(shù)據(jù)
上傳時(shí)間: 2014-01-01
上傳用戶:zsjinju
資源簡(jiǎn)介:STC單片機(jī)IO口模擬RS232測(cè)試程序,Keil Cx51應(yīng)用開發(fā)技術(shù)中的程序主要的功能是在利用串口調(diào)試工具發(fā)送一個(gè)8bit的數(shù)據(jù),而后單片機(jī)接收后把這個(gè)數(shù)據(jù)發(fā)送給模擬串口
上傳時(shí)間: 2016-09-30
上傳用戶:chfanjiang
資源簡(jiǎn)介:基于STM32F的模擬IIC時(shí)序。從STM32F的官方范例"IOToggle_key"改寫而來,其中刪除Library文件夾,請(qǐng)自行添加。
上傳時(shí)間: 2014-12-08
上傳用戶:釣鰲牧馬
資源簡(jiǎn)介:普通IO口模擬RS232串口通信,具體應(yīng)用時(shí)有一定的參考價(jià)值。
上傳時(shí)間: 2017-03-10
上傳用戶:1079836864
資源簡(jiǎn)介:FPGA模擬UART,可以接收也可以發(fā)送。
上傳時(shí)間: 2017-03-13
上傳用戶:wpwpwlxwlx
資源簡(jiǎn)介:VERILOG VERSION PIC16C57 是一個(gè)用于FPGA模擬PIC16C57的IP核,有幫助文件,介紹了如何測(cè)試使用這個(gè)IP核。用VERILOG語言編寫的。
上傳時(shí)間: 2014-01-16
上傳用戶:franktu
資源簡(jiǎn)介:ADT75的模擬I2C時(shí)序,非常有用,歡迎下載
上傳時(shí)間: 2014-01-20
上傳用戶:wpt
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)RS232,代碼經(jīng)過測(cè)試通過
上傳時(shí)間: 2017-06-03
上傳用戶:chens000
資源簡(jiǎn)介:用C語言模擬I2C時(shí)序功能,已經(jīng)調(diào)試通過,可以直接使用
上傳時(shí)間: 2017-06-11
上傳用戶:leixinzhuo
資源簡(jiǎn)介:本文:采用了FPGA方法來模擬高動(dòng)態(tài)(Global Position System GPS)信號(hào)源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號(hào)粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進(jìn)行仿真和綜...
上傳時(shí)間: 2013-08-31
上傳用戶:pwcsoft