關鍵詞:FPGA 數字電路 時序 時延路徑 建立時間 保持時間
資源簡介:關鍵詞:FPGA 數字電路 時序 時延路徑 建立時間 保持時間
上傳時間: 2013-08-31
上傳用戶:梧桐
資源簡介:關鍵詞:FPGA 數字電路 時序 時延路徑 建立時間 保持時間
上傳時間: 2013-12-21
上傳用戶:ruan2570406
資源簡介:發動機稀薄燃燒技術總匯 79篇
上傳時間: 2013-06-07
上傳用戶:eeworm
資源簡介:數字鐘是采用數字電路實現“時”、“分”、“秒”數字顯示的計時裝置。由于數字集成電路的發展和石英晶體震蕩器的使用,使得數字鐘的精度、穩定度遠遠超過了機械鐘表,已成為人們日常生活中必不可少的必需品。
上傳時間: 2013-12-21
上傳用戶:R50974
資源簡介:FPGA&CPLD數字電路設計 數字濾波電路 設計
上傳時間: 2013-08-09
上傳用戶:文993
資源簡介:FPGA/CPLD數字電路設計經驗分享,包含許多常見設計問題。
上傳時間: 2013-08-11
上傳用戶:Garfield
資源簡介:FPGA/CPLD數字電路設計經驗分享,有助于設計能力提高
上傳時間: 2013-08-17
上傳用戶:flg0001
資源簡介:FPGA/CPLD數字電路設計經驗分享。大唐公司的!
上傳時間: 2013-08-17
上傳用戶:wangchong
資源簡介:利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用...
上傳時間: 2014-01-02
上傳用戶:LIKE
資源簡介:數字鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。 數字鐘從原理上講是一種典型的數字電路,其中包括了組合邏輯電路和時序電路。 因此,我們此...
上傳時間: 2016-02-25
上傳用戶:yuanyuan123
資源簡介:SX-CPLD/FPGA 數字邏輯電路設計實驗儀 SX-CPLD/FPGA 數字邏輯電路設計實驗儀 產品介紹 1.利用CPLD/FPGA 提供的軟硬件開發環境學習最新邏輯IC 設計,以取代TTL/CMOS 復雜的硬件設計。 2.可使用電路繪圖法、ABEL 語言、波形圖和數字硬件描述語...
上傳時間: 2016-03-14
上傳用戶:671145514
資源簡介:擴頻通信,即擴展頻譜通信技術(Spread Spectrum Communication),它與光纖通信、衛星通信一同被譽為進入信息時代的三大高技術通信傳輸方式。 擴頻通信是將待傳送的信息數據用偽隨機編碼序列,也即擴頻序列(SpreadSequence)調制,實現頻譜擴展后再進行傳輸。接...
上傳時間: 2013-07-26
上傳用戶:15679277906
資源簡介:現場可編程門陣列(FPGA)是一種可實現多層次邏輯器件。基于SRAM的FPGA結構由邏輯單元陣列來實現所需要的邏輯函數。FPGA中,互連線資源是預先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現的,所以相對于ASIC中互連線所占用的面積更大。為...
上傳時間: 2013-07-24
上傳用戶:yezhihao
資源簡介:FPGA-CPLD數字電路設計經驗分享,FPGA-CPLD數字電路設計經驗分享
上傳時間: 2013-06-05
上傳用戶:liansi
資源簡介:在數字電路的設計中,時序設計是一個系統性能的主要標志,在高層次設計方法中,對時序控制的抽象度也相應提高,因此在設計中較難把握,但在理解RTL電路時序模型的基礎上,采用合理的設計方法在設計復雜數字系統是行之有效的,通過許多設計實例證明采用這種方...
上傳時間: 2013-08-18
上傳用戶:nairui21
資源簡介:數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數...
上傳時間: 2013-11-16
上傳用戶:731140412
資源簡介:基于FPGA數字電壓表的設計 EDA是電子設計自動化(Electronic Design Automation)的縮寫,在20世紀60年代中期從計算機輔助設計(CAD)、計算機輔助制造(CAM)、計算機輔助測試(CAT)和計算機輔助工程(CAE)的概念發展而來的。 EDA技術就是以計算機為...
上傳時間: 2013-11-24
上傳用戶:無聊來刷下
資源簡介: 頻率特征測試儀是用來測量電路傳輸特性和阻抗特性的儀器,簡稱掃頻儀。掃頻信號源是掃頻儀的主要功能部件,作用是產生測量用的正弦掃頻信號,其 掃頻范圍可調,輸出信號幅度等幅。本設計采用DDS(數字頻率合成技術)產生掃頻信號,以Xilinx FPGA為控制核...
上傳時間: 2013-10-19
上傳用戶:xiaoxiang
資源簡介:為實現寬帶數字陣列各陣元傳輸時延的精確補償,引入分數時延濾波器。通過對一種分數時延濾波器設計方法及寬帶數字陣波束形成原理的分析,提出針對有載波寬帶雷達信號的接收波束形成實現結構。
上傳時間: 2013-10-21
上傳用戶:青春給了作業95
資源簡介:數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數...
上傳時間: 2014-02-12
上傳用戶:wenyuoo
資源簡介:IEEEuwb仿真UWB信道沖擊相應;rmsds仿真UWB信道的均方根時延擴展;PDP仿真UWB信道的功率延遲剖面 rakeselector仿真RAKE接收機的路徑選擇 PPMcorrmask_P仿真RAKE接收機的相關模板信號
上傳時間: 2013-12-21
上傳用戶:變形金剛
資源簡介:CPLD、FPGA在EL顯示模塊及接口電路中的應用,cpld實現數字電路取代,FPGA取代液晶顯示專用控制芯片。
上傳時間: 2014-12-07
上傳用戶:金宜
資源簡介:對于移動通信系統主要有兩類衰落:大規模衰落和小規模衰落。大規模衰落表示由于大范圍內移動而引起的平均信號能量的減少或路徑損耗。而小規模衰落則表現為兩種機制:信號的時延擴展和信道的時變特性。對于無線應用,信道的時變特性是由于發射機和接收機相對移...
上傳時間: 2013-12-23
上傳用戶:gmh1314
資源簡介:在接收信號的數字化、軟化的實現中,數字下變頻起著重要的作用。本文首先介紹了數字下 變頻的組成結構,然后詳細分析了數字下變頻的工作原理,描述了在實現數字下變頻時,設計方案所 采用的高效濾波器———CIC 濾波器和多相抽取濾波器的結構和原理。最后,用通...
上傳時間: 2013-11-29
上傳用戶:kernaling
資源簡介:課程設計,數字鐘的電子技術課程設計.數字鐘是一種用數字電路技術實現時、分、秒計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性,且無機械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。
上傳時間: 2013-12-12
上傳用戶:lx9076
資源簡介:FPGA/CPLD數字電路設計經驗分享,有助于設計能力提高
上傳時間: 2013-12-25
上傳用戶:youke111
資源簡介:FPGA/CPLD數字電路設計經驗分享。大唐公司的!
上傳時間: 2016-10-24
上傳用戶:nanshan
資源簡介:利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點
上傳時間: 2013-12-26
上傳用戶:qwe1234
資源簡介:FPGA&CPLD數字電路設計 數字濾波電路 設計
上傳時間: 2014-03-07
上傳用戶:vodssv
資源簡介:采用遺傳算法直接優化數字PID控制器參數,并控制一個帶時延的系統,仿真結果表明遺傳算法收 斂較快,得到的PID控制器控制效果明顯優于傳統的PID控制。
上傳時間: 2014-01-23
上傳用戶:gundan