利用FPGA實現的DDS,可輸出正弦波,輸出頻率可調
資源簡介:利用FPGA實現的DDS,可輸出正弦波,輸出頻率可調
上傳時間: 2013-08-11
上傳用戶:蠢蠢66
資源簡介:利用FPGA實現的DDS,可輸出正弦波,輸出頻率可調
上傳時間: 2014-10-11
上傳用戶:sqq
資源簡介:利用FPGA實現的DDS,可輸出正弦波,輸出頻率可調
上傳時間: 2017-04-05
上傳用戶:lijinchuan
資源簡介:利用FPGA實現的可編程綜合采樣器\r\nAProgrammableIntegratedSamplerUsingFPGA
上傳時間: 2013-09-06
上傳用戶:z754970244
資源簡介:用51和 FPGA實現的 DDS的程序
上傳時間: 2013-12-17
上傳用戶:cursor
資源簡介:利用FPGA實現的脈寬測試技術,基于VHDL,測試誤差為時鐘周期
上傳時間: 2014-08-04
上傳用戶:gtzj
資源簡介:利用FPGA實現的任意脈沖波形產生器 很有用的vhd代碼
上傳時間: 2016-12-21
上傳用戶:kr770906
資源簡介:FPGA實現的直接數字頻率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一個DDS系統的設計。
上傳時間: 2013-08-06
上傳用戶:wangzhen1990
資源簡介:利用FPGA實現DDS經過編譯沒有錯誤。編譯環境為QuartusII7.2,該環境集成了IP核,可以提高開發效率。
上傳時間: 2013-08-10
上傳用戶:zhuyibin
資源簡介:利用FPGA實現JPEG算法的研究與實現,研究生的論文,很有參考價值
上傳時間: 2013-08-14
上傳用戶:yan2267246
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-10-09
上傳用戶:ssj927211
資源簡介:直接數字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術,其數字結構滿足了現代電子系統的許多要求,因而得到了迅速的發展。現場可編程門陣列器件(FPGA)的出現,改變了現代電子數字系統的設計方法,提供了一種全新的設計模式。本論文結合這兩項技術,...
上傳時間: 2013-06-09
上傳用戶:wxhwjf
資源簡介:直接數字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術,其數字結構滿足了現代電子系統的許多要求,因而得到了迅速的發展。現場可編程門陣列器件(FPGA)的出現,改變了現代電子數字系統的設計方法,提供了一種全新的設計模式。本論文結合這兩項技術,...
上傳時間: 2013-04-24
上傳用戶:gxf2016
資源簡介:在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進行了仿真。
上傳時間: 2013-08-30
上傳用戶:宋桃子
資源簡介:首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的...
上傳時間: 2013-11-21
上傳用戶:himbly
資源簡介:利用FPGA實現浮點運算的verilog代碼 希望能夠給需要做這方面研究的同仁有所幫助
上傳時間: 2013-12-22
上傳用戶:gyq
資源簡介:XAPP858 - 利用 Virtex-5 FPGA 實現的高性能 DDR2 SDRAM 接口數據采集 本應用指南描述了用于實現 667 Mbps(333 MHz)高性能 DDR2 SDRAM 接口的控制器和數據采集的技巧。 本數據采集技巧使用了輸入串行器/解串器(ISERDES)和輸出串行器/解串器(OSERDES)的...
上傳時間: 2014-01-19
上傳用戶:sk5201314
資源簡介:利用430單片機內部得DA實現的DDS正弦波形產生程序,可以用在對輸出波形穩定性很高的場合
上傳時間: 2013-12-19
上傳用戶:Miyuki
資源簡介:sender的verilog 利用FPGA實現
上傳時間: 2013-12-13
上傳用戶:一諾88
資源簡介:利用FPGA實現頻率測試,基于VHDL實現,具有良好的測試性能可直接使用
上傳時間: 2016-10-09
上傳用戶:z1191176801
資源簡介:利用FPGA實現DDS經過編譯沒有錯誤。編譯環境為QuartusII7.2,該環境集成了IP核,可以提高開發效率。
上傳時間: 2017-02-26
上傳用戶:GHF
資源簡介:FPGA實現的直接數字頻率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一個DDS系統的設計。
上傳時間: 2013-12-30
上傳用戶:thuyenvinh
資源簡介:基于FPGA器件的DDS設計實現中的一個核心部分就是波形存儲表的設計。首先采用LPM_ROM和 VHDL選擇語句這兩種方法進行波形存儲表的設計和比較分析 然后考慮到硬件資源的有限性及DDS的精度要 求,對這兩種方法的程序進行了優化 最后對這兩種方法設計的程序進行仿...
上傳時間: 2017-09-16
上傳用戶:sardinescn
資源簡介: 全數字調制解調技術具有多速率、多制式、智能性等特點,這極大的提高了通信系統的靈活性和通用性,符合未來通信技術發展的方向。 本文從如下幾個方面對全數字調制解調器進行了深入系統研究:1,在介紹全數字調制解調器的發展現狀和研究QPSK通信調制解...
上傳時間: 2013-07-08
上傳用戶:xinshou123456
資源簡介:FIR數字濾波器設計FPGA實現的研究。流水線技術在文中得到了應用,提高了數據處理的速度
上傳時間: 2013-08-06
上傳用戶:wangyi39
資源簡介:這是用FPGA實現的設計兩人擲骰子比較點大小的游戲,里面有詳細的程序源碼及分析,希望有些幫助
上傳時間: 2013-08-06
上傳用戶:lili123
資源簡介:基于FPGA實現的一種新型數字鎖相環
上傳時間: 2013-08-07
上傳用戶:2467478207
資源簡介:一種基于FPGA 實現的全并行結構FFT 設計方法,采用全并行加流水結構, 可在一個時鐘節拍內完成32 點FFT 運算的功能, 設計最高運算速度可達11ns
上傳時間: 2013-08-16
上傳用戶:467368609
資源簡介:基于FPGA的調頻高斯濾波器介紹了用FPGA實現的調頻高斯濾波器。
上傳時間: 2013-08-17
上傳用戶:x4587
資源簡介:針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入\r\n
上傳時間: 2013-08-18
上傳用戶:青春給了作業95