摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps
的高速串行傳輸。
關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議
為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費。
本文提出的設(shè)計方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
資源簡介:摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行...
上傳時間: 2013-11-06
上傳用戶:smallfish
資源簡介:摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行...
上傳時間: 2013-10-13
上傳用戶:lml1234lml
資源簡介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA...
上傳時間: 2013-11-22
上傳用戶:lingzhichao
資源簡介:摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA...
上傳時間: 2013-10-22
上傳用戶:semi1981
資源簡介:國家863項目“飛行控制計算機系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個項目的進(jìn)一步引伸,用于設(shè)計SCI串行通信接口,以實現(xiàn)環(huán)上多計算機系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進(jìn)行研究...
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222
資源簡介:主要是RS-232串行接口技術(shù)并且通過了串行收發(fā)器UART的開發(fā)實例演示了接口設(shè)計的基本步驟程序
上傳時間: 2015-12-13
上傳用戶:lindor
資源簡介:TMS320F2812片上異步串行收發(fā)器SCI口源代碼
上傳時間: 2013-12-08
上傳用戶:dongqiangqiang
資源簡介:網(wǎng)絡(luò)通信中2M專用HW線的高速串行接口的DSP C程序?qū)崿F(xiàn)
上傳時間: 2013-12-13
上傳用戶:huangld
資源簡介:I2C串行總線具有占用I/O口少,控制方式簡單,信號傳輸速度快,配套功能芯片種類多的優(yōu)點,非常適用于單片機系統(tǒng)設(shè)計中,I2C串行總線由兩根線構(gòu)成:數(shù)據(jù)線(SDA),時鐘線(SCL),其數(shù)據(jù)傳輸過程在很多書中都有介紹,這里不做專門說明。下面以24CXX系列SEEPROM...
上傳時間: 2017-02-10
上傳用戶:asddsd
資源簡介:針對實時型相機對系統(tǒng)小型化、通用化及數(shù)據(jù)高速率可靠傳輸?shù)男枨螅闹性谘芯扛咚俅衅?解串器(SerDes)器件TLK2711工作原理的基礎(chǔ)上,提出了高速串行全雙工通信協(xié)議總體設(shè)計方案。文章以TLK2711為物理層、FPGA為鏈路層設(shè)計了高速串行全雙工通信協(xié)議,對協(xié)...
上傳時間: 2014-12-28
上傳用戶:wff
資源簡介: Xilinx UltraScale? 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。 UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù)...
上傳時間: 2013-11-17
上傳用戶:皇族傳媒
資源簡介: Xilinx UltraScale? 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。 UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù)...
上傳時間: 2013-12-23
上傳用戶:小儒尼尼奧
資源簡介:現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢...
上傳時間: 2013-04-24
上傳用戶:戀天使569
資源簡介:STC單片機用普通I/0口軟件模擬高速串行口(SPI口)通信。
上傳時間: 2013-11-25
上傳用戶:huannan88
資源簡介: 介紹了一種基于大規(guī)模FPGA及高性能DSP芯片的機載雷達(dá)信號處理嵌入式系統(tǒng)的設(shè)計方案及設(shè)計實現(xiàn)。 采用標(biāo)準(zhǔn)的VME總線及基于FPGA內(nèi)嵌MGT的高速串行互連技術(shù),具有實時性強、集成度高以及軟硬件可編程易于系統(tǒng) 擴展及重構(gòu)的特點。
上傳時間: 2016-05-11
上傳用戶:youmo81
資源簡介:TI公司的TMS320LF2407型DSP微控制器內(nèi)嵌的異步串行口(SCI)支持CPU與其它使用標(biāo)準(zhǔn)格式的異步外設(shè)之間的數(shù)字通訊,通過RS-232接口可以方便地進(jìn)行DSP之間或與PC機之間的異步通信。而串行外設(shè)接口(SPI)是一個高速同步串行輸入/輸出(I/O)端口,常用于DSP控制...
上傳時間: 2013-07-01
上傳用戶:huyanju
資源簡介:采用Xlinx公司的Virtex5系列FPGA設(shè)計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關(guān)鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單...
上傳時間: 2013-10-12
上傳用戶:rnsfing
資源簡介:高速串并轉(zhuǎn)換器的設(shè)計是FPGA 設(shè)計的一個重要方面,傳統(tǒng)設(shè)計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設(shè)計為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計方法和16...
上傳時間: 2013-11-03
上傳用戶:王小奇
資源簡介:采用Xilinx 公司Virtex- II Pro 系列FPGA 內(nèi)嵌得SERDES 模塊———RocketIO 作為高速串行協(xié)議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實現(xiàn)了兩板間基于數(shù)據(jù)幀的簡單高速串行傳輸, 并在ISE 環(huán)境中對整個協(xié)議進(jìn)行了仿真, 當(dāng)系統(tǒng)頻率為100MHz, 串行速...
上傳時間: 2013-10-21
上傳用戶:xy@1314
資源簡介:采用Xlinx公司的Virtex5系列FPGA設(shè)計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關(guān)鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單...
上傳時間: 2013-10-19
上傳用戶:angle
資源簡介:高速串并轉(zhuǎn)換器的設(shè)計是FPGA 設(shè)計的一個重要方面,傳統(tǒng)設(shè)計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設(shè)計為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計方法和16...
上傳時間: 2013-11-17
上傳用戶:hxy200501
資源簡介:基于Visual Basic 2005制作的串口收發(fā)器,采用精簡庫,可運行在windows NT系列上,也可以運行在WinCE 5.0下(需安裝.net庫)
上傳時間: 2013-12-17
上傳用戶:Zxcvbnm
資源簡介:TLC548和TLC549是以8位開關(guān)電容逐次逼近A/D轉(zhuǎn)換器為基礎(chǔ)而構(gòu)造的CMOS A/D轉(zhuǎn)換器。它們設(shè) 計成能通過3態(tài)數(shù)據(jù)輸出和模擬輸入與微處理器或外圍設(shè)備串行接口。TLC548和TLC549僅用輸入/輸出時 鐘(I/O CLOCK) 和芯片選擇(CS) 輸入作數(shù)據(jù)控制。TLC548的最高I/O...
上傳時間: 2013-11-28
上傳用戶:aig85
資源簡介:SERDES是英文SERializer(串行器)/DESerializer(解串器)的簡稱。它是一種時分多路復(fù)用(TDM)、點對點的通信技術(shù),即在發(fā)送端多路低速并行信號被轉(zhuǎn)換成高速串行信號,經(jīng)過傳輸媒體(光纜或銅線),最后在接收端高速串行信號重新轉(zhuǎn)換成低速并行信號。這種點對點的串...
上傳時間: 2022-06-30
上傳用戶:
資源簡介:PIC16_和PIC18_器件的高速串行自舉程序
上傳時間: 2013-10-21
上傳用戶:cjh1129
資源簡介:串行編程器源程序(Keil C語言)//FID=01:AT89C2051系列編程器//實現(xiàn)編程的讀,寫,擦等細(xì)節(jié)//AT89C2051的特殊處:給XTAL一個脈沖,地址計數(shù)加1;P1的引腳排列與AT89C51相反,需要用函數(shù)轉(zhuǎn)換#include <e51pro.h> #define C2051_P3_7?P1_0#define C2051_P1?P0//...
上傳時間: 2013-11-12
上傳用戶:gut1234567
資源簡介:Easy 51Pro串行編程器,這是下位程序用(Keil C)編譯后燒入單片機.
上傳時間: 2015-07-06
上傳用戶:lanjisu111
資源簡介:基于VHDL的串行異步通信電路的設(shè)計 包括串行發(fā)送器,異步接收器,以及控制器 vhdl
上傳時間: 2013-12-10
上傳用戶:牛布牛
資源簡介:AT89C2051 串行編程器源代碼
上傳時間: 2013-12-19
上傳用戶:dengzb84
資源簡介:AT89s51 串行編程器源代碼
上傳時間: 2015-09-21
上傳用戶:cainaifa