亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mt48lc1m16a1.vhd

?? Xilinx Sdram控制器VHDL源代碼
?? VHD
?? 第 1 頁 / 共 4 頁
字號:
---------------------------------------------------------------------------------------------     File Name: MT48LC1M18A1.VHD--       Version: 0.0c--          Date: April 20th, 1999--         Model: Behavioral--     Simulator: Model Technology VLOG (PC version 5.2e PE)----  Dependencies: None----        Author: Son P. Huynh--         Email: sphuynh@micron.com--         Phone: (208) 368-3825--       Company: Micron Technology, Inc.--   Part Number: MT48LC1M16A1 (512k  x 16 x 2 Banks)----   Description: Micron 16Mb SDRAM----    Limitation: - Doesn't check for 4096-cycle refresh----          Note: - Set simulator resolution to "ps" accuracy----    Disclaimer: THESE DESIGNS ARE PROVIDED "AS IS" WITH NO WARRANTY --                WHATSOEVER AND MICRON SPECIFICALLY DISCLAIMS ANY --                IMPLIED WARRANTIES OF MERCHANTABILITY, FITNESS FOR--                A PARTICULAR PURPOSE, OR AGAINST INFRINGEMENT.----                Copyright (c) 1998 Micron Semiconductor Products, Inc.--                All rights researved----  Rev   Author          Phone         Date        Changes--  ----  ----------------------------  ----------  ---------------------------------------  0.0c  Son P. Huynh    208-368-3825  04/20/1999  Fix precharge to different bank--        Micron Technology Inc.                      terminate current bank----  0.0b  Son P. Huynh    208-368-3825  12/09/1998  Fix some timing check problem--        Micron Technology Inc.                    - Improve model functionality----  0.0a  Son P. Huynh    208-368-3825  08/10/1998  First Release--        Micron Technology Inc.                    - Simple testbench included-----------------------------------------------------------------------------------------LIBRARY IEEE;USE IEEE.std_logic_1164.ALL;USE WORK.mti_pkg.ALL;PACKAGE mt48lc1m16a1_PKG ISCOMPONENT mt48lc1m16a1      GENERIC (        tAC       : TIME    :=  6.0 ns;     -- Timing parameter for -10 device        tAH       : TIME    :=  1.0 ns;        tAS       : TIME    :=  3.0 ns;        tCH       : TIME    :=  3.5 ns;        tCL       : TIME    :=  3.5 ns;        tCK       : TIME    := 10.0 ns;        tDH       : TIME    :=  1.0 ns;        tDS       : TIME    :=  3.0 ns;        tCKH      : TIME    :=  1.0 ns;        tCKS      : TIME    :=  3.0 ns;        tCMH      : TIME    :=  1.0 ns;        tCMS      : TIME    :=  3.0 ns;        tOH       : TIME    :=  2.5 ns;        tHZ       : TIME    :=  6.0 ns;        tMRD      : INTEGER :=  2;--        tRAS      : TIME    := 60.0 ns;        tRAS      : TIME    := 48.0 ns;--        tRC       : TIME    := 90.0 ns;        tRC       : TIME    := 80.0 ns;--        tRCD      : TIME    := 30.0 ns;        tRCD      : TIME    := 24.0 ns;--        tRP       : TIME    := 30.0 ns;        tRP       : TIME    := 24.0 ns;--        tRRD      : TIME    := 20.0 ns;        tRRD      : TIME    := 16.0 ns;        tWR       : INTEGER :=  1;        addr_bits : INTEGER := 11;        data_bits : INTEGER := 16;        col_bits  : INTEGER :=  8    );    PORT (        Dq    : INOUT STD_LOGIC_VECTOR (data_bits - 1 DOWNTO 0) := (OTHERS => 'Z');        Addr  : IN    STD_LOGIC_VECTOR (addr_bits - 1 DOWNTO 0) := (OTHERS => '0');        Ba    : IN    STD_LOGIC := '0';        Clk   : IN    STD_LOGIC := '0';        Cke   : IN    STD_LOGIC := '0';        Cs_n  : IN    STD_LOGIC := '1';        Ras_n : IN    STD_LOGIC := '0';        Cas_n : IN    STD_LOGIC := '0';        We_n  : IN    STD_LOGIC := '0';        Dqm   : IN    STD_LOGIC_VECTOR (1 DOWNTO 0) := "00"    );END component;END mt48lc1m16a1_PKG;LIBRARY IEEE;USE IEEE.std_logic_1164.ALL;USE WORK.mti_pkg.ALL;ENTITY mt48lc1m16a1 IS    GENERIC (        tAC       : TIME    :=  6.0 ns;     -- Timing parameter for -10 device        tAH       : TIME    :=  1.0 ns;        tAS       : TIME    :=  3.0 ns;        tCH       : TIME    :=  3.5 ns;        tCL       : TIME    :=  3.5 ns;        tCK       : TIME    := 10.0 ns;        tDH       : TIME    :=  1.0 ns;        tDS       : TIME    :=  3.0 ns;        tCKH      : TIME    :=  1.0 ns;        tCKS      : TIME    :=  3.0 ns;        tCMH      : TIME    :=  1.0 ns;        tCMS      : TIME    :=  3.0 ns;        tOH       : TIME    :=  2.5 ns;        tHZ       : TIME    :=  6.0 ns;        tMRD      : INTEGER :=  2;        tRAS      : TIME    := 60.0 ns;        tRC       : TIME    := 90.0 ns;        tRCD      : TIME    := 30.0 ns;        tRP       : TIME    := 30.0 ns;        tRRD      : TIME    := 20.0 ns;        tWR       : INTEGER :=  1;        addr_bits : INTEGER := 11;        data_bits : INTEGER := 16;        col_bits  : INTEGER :=  8    );    PORT (        Dq    : INOUT STD_LOGIC_VECTOR (data_bits - 1 DOWNTO 0) := (OTHERS => 'Z');        Addr  : IN    STD_LOGIC_VECTOR (addr_bits - 1 DOWNTO 0) := (OTHERS => '0');        Ba    : IN    STD_LOGIC := '0';        Clk   : IN    STD_LOGIC := '0';        Cke   : IN    STD_LOGIC := '0';        Cs_n  : IN    STD_LOGIC := '1';        Ras_n : IN    STD_LOGIC := '0';        Cas_n : IN    STD_LOGIC := '0';        We_n  : IN    STD_LOGIC := '0';        Dqm   : IN    STD_LOGIC_VECTOR (1 DOWNTO 0) := "00"    );END mt48lc1m16a1;ARCHITECTURE behave OF mt48lc1m16a1 IS    TYPE   State       IS (ACT, A_REF, BST, LMR, NOP, PRECH, READ, READ_A, WRITE, WRITE_A);    TYPE   Array2xI    IS ARRAY (1 DOWNTO 0) OF INTEGER;    TYPE   Array2xB    IS ARRAY (1 DOWNTO 0) OF BIT;    TYPE   Array4xB    IS ARRAY (3 DOWNTO 0) OF BIT;    TYPE   Array2x2BV  IS ARRAY (1 DOWNTO 0) OF BIT_VECTOR (1 DOWNTO 0);    TYPE   Array4xCBV  IS ARRAY (3 DOWNTO 0) OF BIT_VECTOR (Col_bits - 1 DOWNTO 0);    TYPE   Array_state IS ARRAY (3 DOWNTO 0) OF State;    SIGNAL Operation : State := NOP;    SIGNAL Mode_reg : BIT_VECTOR (addr_bits - 1 DOWNTO 0) := (OTHERS => '0');    SIGNAL Active_enable, Aref_enable, Burst_term : BIT := '0';    SIGNAL Mode_reg_enable, Prech_enable, Read_enable, Write_enable : BIT := '0';    SIGNAL Burst_length_1, Burst_length_2, Burst_length_4, Burst_length_8 : BIT := '0';    SIGNAL Cas_latency_1, Cas_latency_2, Cas_latency_3 : BIT := '0';    SIGNAL Ras_in, Cas_in, We_in : BIT := '0';    SIGNAL Write_burst_mode : BIT := '0';    SIGNAL Sys_clk, CkeZ : BIT := '0';    -- Checking internal wires    SIGNAL Pre_chk : BIT_VECTOR (1 DOWNTO 0) := "00";    SIGNAL Act_chk : BIT_VECTOR (1 DOWNTO 0) := "00";    SIGNAL Dq_in_chk, Dq_out_chk : BIT := '0';    SIGNAL Bank_chk : BIT := '0';    SIGNAL Row_chk : BIT_VECTOR (addr_bits - 1 DOWNTO 0) := (OTHERS => '0');    SIGNAL Col_chk : BIT_VECTOR (col_bits - 1 DOWNTO 0) := (OTHERS => '0');    BEGIN        -- CS# Decode        WITH Cs_n SELECT            Cas_in <= TO_BIT (Cas_n, '1') WHEN '0',                      '1' WHEN '1',                      '1' WHEN OTHERS;        WITH Cs_n SELECT            Ras_in <= TO_BIT (Ras_n, '1') WHEN '0',                      '1' WHEN '1',                      '1' WHEN OTHERS;        WITH Cs_n SELECT            We_in  <= TO_BIT (We_n,  '1') WHEN '0',                      '1' WHEN '1',                      '1' WHEN OTHERS;                -- Commands Decode        Active_enable   <= NOT(Ras_in) AND     Cas_in  AND     We_in;        Aref_enable     <= NOT(Ras_in) AND NOT(Cas_in) AND     We_in;        Burst_term      <=     Ras_in  AND     Cas_in  AND NOT(We_in);        Mode_reg_enable <= NOT(Ras_in) AND NOT(Cas_in) AND NOT(We_in);        Prech_enable    <= NOT(Ras_in) AND     Cas_in  AND NOT(We_in);        Read_enable     <=     Ras_in  AND NOT(Cas_in) AND     We_in;        Write_enable    <=     Ras_in  AND NOT(Cas_in) AND NOT(We_in);        -- Burst Length Decode        Burst_length_1  <= NOT(Mode_reg(2)) AND NOT(Mode_reg(1)) AND NOT(Mode_reg(0));        Burst_length_2  <= NOT(Mode_reg(2)) AND NOT(Mode_reg(1)) AND     Mode_reg(0);        Burst_length_4  <= NOT(Mode_reg(2)) AND     Mode_reg(1)  AND NOT(Mode_reg(0));        Burst_length_8  <= NOT(Mode_reg(2)) AND     Mode_reg(1)  AND     Mode_reg(0);        -- CAS Latency Decode        Cas_latency_1   <= NOT(Mode_reg(6)) AND NOT(Mode_reg(5)) AND     Mode_reg(4);        Cas_latency_2   <= NOT(Mode_reg(6)) AND     Mode_reg(5)  AND NOT(Mode_reg(4));        Cas_latency_3   <= NOT(Mode_reg(6)) AND     Mode_reg(5)  AND     Mode_reg(4);        -- Write Burst Mode        Write_burst_mode <= Mode_reg(9);        -- System Clock        int_clk : PROCESS (Clk)            begin                IF Clk'LAST_VALUE = '0' AND Clk = '1' THEN                    CkeZ <= TO_BIT(Cke, '1');                END IF;                Sys_clk <= CkeZ AND TO_BIT(Clk, '0');        END PROCESS;        state_register : PROCESS            TYPE ram_type IS ARRAY (2**col_bits - 1 DOWNTO 0) OF BIT_VECTOR (data_bits - 1 DOWNTO 0);            TYPE ram_pntr IS ACCESS ram_type;            TYPE ram_stor IS ARRAY (2**addr_bits - 1 DOWNTO 0) OF ram_pntr;            VARIABLE Bank0 : ram_stor;            VARIABLE Bank1 : ram_stor;            VARIABLE Row_index, Col_index : INTEGER := 0;            VARIABLE Dq_temp : BIT_VECTOR (data_bits - 1 DOWNTO 0) := (OTHERS => '0');            VARIABLE Col_addr : Array4xCBV;            VARIABLE Bank_addr : Array4xB;            VARIABLE Dqm_reg : Array2x2BV;            VARIABLE Bank, Previous_bank : BIT := '0';            VARIABLE B0_row_addr, B1_row_addr : BIT_VECTOR (addr_bits - 1 DOWNTO 0) := (OTHERS => '0');            VARIABLE Col_brst : BIT_VECTOR (col_bits - 1 DOWNTO 0) := (OTHERS => '0');            VARIABLE Row : BIT_VECTOR (addr_bits - 1 DOWNTO 0) := (OTHERS => '0');            VARIABLE Col : BIT_VECTOR (col_bits - 1 DOWNTO 0) := (OTHERS => '0');            VARIABLE Burst_counter : INTEGER := 0;            VARIABLE Command : Array_state;            VARIABLE A10_precharge, Bank_precharge : Array4xB;            VARIABLE Auto_precharge, Read_precharge, Write_precharge : Array2xB;            VARIABLE Count_precharge : Array2xI;            VARIABLE RW_interrupt_write : BIT := '0';            VARIABLE Data_in_enable, Data_out_enable : BIT := '0';            VARIABLE Pc_b0, Pc_b1 : BIT := '0';            VARIABLE Act_b0, Act_b1 : BIT := '0';            -- Timing Check

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国内成人精品2018免费看| 久久久久久久久97黄色工厂| 国产精品每日更新| 美女视频黄 久久| 91麻豆精品国产91久久久资源速度 | 尤物视频一区二区| 成人18视频日本| 国产精品狼人久久影院观看方式| 国产电影一区二区三区| 91精品国产入口| 秋霞国产午夜精品免费视频| 日韩欧美资源站| 精品制服美女丁香| 精品国产伦理网| 久久精品国产一区二区三区免费看| 日韩欧美国产电影| 国产高清亚洲一区| 国产精品丝袜一区| 97久久精品人人做人人爽50路| 成人免费在线视频| 在线视频一区二区三区| 亚瑟在线精品视频| 日韩欧美色综合网站| 国模大尺度一区二区三区| 久久嫩草精品久久久久| 极品美女销魂一区二区三区| 国产精品色在线| 99re这里只有精品首页| 亚洲午夜精品17c| 欧美一区三区四区| 国产在线一区二区综合免费视频| 国产欧美一区二区三区鸳鸯浴| 成人一区二区三区视频在线观看| 亚洲免费视频中文字幕| 欧美色老头old∨ideo| 五月天亚洲婷婷| 久久亚洲春色中文字幕久久久| 成年人午夜久久久| 亚洲高清免费视频| 久久亚洲综合av| 99久久久精品| 丝袜国产日韩另类美女| 国产婷婷色一区二区三区| 91丨porny丨在线| 亚洲最大成人综合| 欧美精品一区二区久久久 | 国产suv一区二区三区88区| 亚洲特级片在线| 日韩欧美一级在线播放| heyzo一本久久综合| 日本中文字幕一区二区视频| 久久久www成人免费毛片麻豆| 成人污污视频在线观看| 亚洲123区在线观看| 国产精品私人自拍| 日韩欧美色电影| 91麻豆福利精品推荐| 韩国欧美国产1区| 亚洲亚洲精品在线观看| 国产精品久久久久婷婷二区次| 欧美视频一区在线| 风间由美一区二区三区在线观看 | 91久久精品日日躁夜夜躁欧美| 精品一区二区免费看| 亚洲黄色小视频| 国产欧美视频在线观看| 这里只有精品电影| 色婷婷综合在线| 大胆欧美人体老妇| 美日韩黄色大片| 一区二区三区欧美日韩| 国产精品对白交换视频| 久久尤物电影视频在线观看| 欧美日韩极品在线观看一区| 99久久777色| 国产一区二区不卡在线| 免费观看91视频大全| 亚洲高清不卡在线观看| 亚洲美女免费视频| 中文字幕亚洲欧美在线不卡| 久久久久国产精品麻豆ai换脸| 欧美熟乱第一页| 91同城在线观看| 国产成人午夜精品5599| 精品一区二区三区免费| 免费在线观看一区| 日日噜噜夜夜狠狠视频欧美人| 亚洲激情男女视频| 国产精品亲子伦对白| 国产欧美日韩另类一区| 久久九九全国免费| 国产亚洲精品bt天堂精选| 久久久美女毛片 | 欧美一区二区女人| 91成人免费在线| 在线观看日韩国产| 色吧成人激情小说| 91官网在线免费观看| 在线观看日韩电影| 在线欧美小视频| 欧美精品 日韩| 日韩一区二区三区免费看 | 美女精品自拍一二三四| 奇米综合一区二区三区精品视频| 日本美女一区二区三区视频| 日产国产欧美视频一区精品| 久久精品国产亚洲5555| 日韩成人av影视| 亚洲成av人片观看| 麻豆精品在线看| 国产剧情一区二区三区| 波多野洁衣一区| 91蝌蚪porny九色| 欧美日韩综合在线免费观看| 日韩一级高清毛片| 久久久综合激的五月天| 中文字幕在线不卡一区二区三区| 亚洲综合免费观看高清完整版 | 欧美日韩国产另类不卡| 日韩三区在线观看| 久久久久国产精品人| 国产精品超碰97尤物18| 亚洲国产视频a| 激情五月激情综合网| 9久草视频在线视频精品| 91浏览器在线视频| 91精品国产欧美一区二区成人| 精品久久一二三区| 中文字幕av一区二区三区| 亚洲免费在线观看视频| 激情六月婷婷久久| 欧美日韩国产精品自在自线| 国产精品视频你懂的| 欧美aⅴ一区二区三区视频| 91美女视频网站| 久久免费看少妇高潮| 日本不卡一二三| 91激情在线视频| 国产精品女人毛片| 国产一区二区三区综合| 91精品国产乱| 亚洲曰韩产成在线| av午夜一区麻豆| 久久久三级国产网站| 久久精品国产一区二区三区免费看| 欧美网站一区二区| 亚洲摸摸操操av| 成人av第一页| 国产精品网站一区| 风间由美一区二区av101| 精品88久久久久88久久久| 男女男精品网站| 欧美一级在线观看| 日韩成人免费看| 制服视频三区第一页精品| 天天综合天天做天天综合| 欧美日韩一区二区在线视频| 亚洲一区二区视频| 欧美亚洲一区二区在线| 一区二区在线免费观看| 在线视频一区二区免费| 亚洲精品久久久蜜桃| 91福利在线观看| 亚洲国产另类av| 欧美日本一区二区三区四区| 亚洲成人自拍偷拍| 91精品欧美福利在线观看| 免费精品视频最新在线| 日韩精品一区在线观看| 国内精品伊人久久久久av一坑| 久久综合av免费| 国产高清在线精品| 国产精品日产欧美久久久久| 99精品视频在线播放观看| 亚洲欧美日韩在线| 欧美影院午夜播放| 丝袜诱惑亚洲看片| 精品久久五月天| 大桥未久av一区二区三区中文| 中文字幕制服丝袜成人av| 91国内精品野花午夜精品| 爽爽淫人综合网网站| 精品国产伦一区二区三区观看方式| 国产呦精品一区二区三区网站| 亚洲国产成人自拍| 色网站国产精品| 美女一区二区久久| 欧美高清在线一区| 在线观看不卡视频| 蜜臀久久99精品久久久画质超高清| 久久青草国产手机看片福利盒子| 成a人片亚洲日本久久| 亚洲v精品v日韩v欧美v专区| 欧美大片国产精品| www.一区二区| 日韩电影一二三区| 中文字幕一区二区5566日韩| 欧美日韩色综合| 国产成人亚洲综合a∨猫咪| 一区二区高清在线|