?? qep_data_bus.pin
字號:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (3.3V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
------------------------------------------------------------------------------
Quartus II Version 5.0 Build 168 06/22/2005 Service Pack 1 SJ Full Version
CHIP "qep_data_bus" ASSIGNED TO AN: EPF10K30ATC144-1
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
TCK : 1 : input : : : :
CONF_DONE : 2 : bidir : : : :
nCEO : 3 : output : : : :
TDO : 4 : output : : : :
VCC_IO : 5 : power : : 3.3V : :
VCC_INT : 6 : power : : 3.3V : :
RESERVED_INPUT : 7 : : : : :
ale_in : 8 : input : LVTTL/LVCMOS : : : Y
addr_in[0] : 9 : input : LVTTL/LVCMOS : : : Y
addr_in[1] : 10 : input : LVTTL/LVCMOS : : : Y
RESERVED_INPUT : 11 : : : : :
addr_in[2] : 12 : input : LVTTL/LVCMOS : : : Y
addr_in[10] : 13 : input : LVTTL/LVCMOS : : : Y
~INIT_DONE~ : 14 : output : LVTTL/LVCMOS : : : N
GND_IO : 15 : gnd : : : :
GND_INT : 16 : gnd : : : :
data_inout[0] : 17 : bidir : LVTTL/LVCMOS : : : Y
data_inout[1] : 18 : bidir : LVTTL/LVCMOS : : : Y
data_inout[2] : 19 : bidir : LVTTL/LVCMOS : : : Y
data_inout[3] : 20 : bidir : LVTTL/LVCMOS : : : Y
data_inout[4] : 21 : bidir : LVTTL/LVCMOS : : : Y
data_inout[5] : 22 : bidir : LVTTL/LVCMOS : : : Y
data_inout[6] : 23 : bidir : LVTTL/LVCMOS : : : Y
VCC_IO : 24 : power : : 3.3V : :
VCC_INT : 25 : power : : 3.3V : :
data_inout[7] : 26 : bidir : LVTTL/LVCMOS : : : Y
ram_cs_out : 27 : output : LVTTL/LVCMOS : : : Y
addr_in[15] : 28 : input : LVTTL/LVCMOS : : : Y
read_in : 29 : input : LVTTL/LVCMOS : : : Y
addr_in[11] : 30 : input : LVTTL/LVCMOS : : : Y
addr_in[9] : 31 : input : LVTTL/LVCMOS : : : Y
addr_in[8] : 32 : input : LVTTL/LVCMOS : : : Y
addr_in[13] : 33 : input : LVTTL/LVCMOS : : : Y
TMS : 34 : input : : : :
nSTATUS : 35 : bidir : : : :
write_in : 36 : input : LVTTL/LVCMOS : : : Y
addr_in[3] : 37 : input : LVTTL/LVCMOS : : : Y
addr_in[4] : 38 : input : LVTTL/LVCMOS : : : Y
addr_in[5] : 39 : input : LVTTL/LVCMOS : : : Y
GND_IO : 40 : gnd : : : :
addr_in[6] : 41 : input : LVTTL/LVCMOS : : : Y
addr_in[7] : 42 : input : LVTTL/LVCMOS : : : Y
addr_in[12] : 43 : input : LVTTL/LVCMOS : : : Y
addr_in[14] : 44 : input : LVTTL/LVCMOS : : : Y
VCC_IO : 45 : power : : 3.3V : :
led_out : 46 : output : LVTTL/LVCMOS : : : Y
RESERVED_INPUT : 47 : : : : :
RESERVED_INPUT : 48 : : : : :
RESERVED_INPUT : 49 : : : : :
GND_IO : 50 : gnd : : : :
RESERVED_INPUT : 51 : : : : :
?? 快捷鍵說明
復(fù)制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -