亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? command.v

?? sdram的控制器 verilog源碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          Command module			
*  MODULE NAME:         command()
*  COMPANY:             Northwest Logic Design, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/11/2000     Description: Initial Release.
*             1.1  07/10/2000     Description: change precharge to terminate
*                                              for full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the command processor module for the SDR SDRAM controller.
*
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
******************************************************************************/
module command(
        CLK,
        RESET_N,
        SADDR,
        NOP,
        READA,
        WRITEA,
        REFRESH,
        PRECHARGE,
        LOAD_MODE,
        SC_CL,
        SC_RC,
        SC_RRD,
        SC_PM,
        SC_BL,
        REF_REQ,
        REF_ACK,
        CM_ACK,
        OE,
        SA,
        BA,
        CS_N,
        CKE,
        RAS_N,
        CAS_N,
        WE_N
        );

`include        "params.v"

input                           CLK;                    // System Clock
input                           RESET_N;                // System Reset
input   [`ASIZE-1:0]            SADDR;                  // Address
input                           NOP;                    // Decoded NOP command
input                           READA;                  // Decoded READA command
input                           WRITEA;                 // Decoded WRITEA command
input                           REFRESH;                // Decoded REFRESH command
input                           PRECHARGE;              // Decoded PRECHARGE command
input                           LOAD_MODE;              // Decoded LOAD_MODE command
input   [1:0]                   SC_CL;                  // Programmed CAS latency
input   [1:0]                   SC_RC;                  // Programmed RC delay
input   [3:0]                   SC_RRD;                 // Programmed RRD delay
input                           SC_PM;                  // programmed Page Mode
input   [3:0]                   SC_BL;                  // Programmed burst length
input                           REF_REQ;                // Hidden refresh request
output                          REF_ACK;                // Refresh request acknowledge
output                          CM_ACK;                 // Command acknowledge
output                          OE;                     // OE signal for data path module
output  [11:0]                  SA;                     // SDRAM address
output  [1:0]                   BA;                     // SDRAM bank address
output  [1:0]                   CS_N;                   // SDRAM chip selects
output                          CKE;                    // SDRAM clock enable
output                          RAS_N;                  // SDRAM RAS
output                          CAS_N;                  // SDRAM CAS
output                          WE_N;                   // SDRAM WE_N

            
reg                             CM_ACK;
reg                             REF_ACK;
reg                             OE;
reg     [11:0]                  SA;
reg     [1:0]                   BA;
reg     [1:0]                   CS_N;
reg                             CKE;
reg                             RAS_N;
reg                             CAS_N;
reg                             WE_N;



// Internal signals
reg                             do_nop;
reg                             do_reada;
reg                             do_writea;
reg                             do_writea1;
reg                             do_refresh;
reg                             do_precharge;
reg                             do_load_mode;
reg                             command_done;
reg     [7:0]                   command_delay;
reg     [3:0]                   rw_shift;
reg                             do_act;
reg                             rw_flag;
reg                             do_rw;
reg     [7:0]                   oe_shift;
reg                             oe1;
reg                             oe2;
reg                             oe3;
reg                             oe4;
reg     [3:0]                   rp_shift;
reg                             rp_done;

wire    [`ROWSIZE - 1:0]        rowaddr;
wire    [`COLSIZE - 1:0]        coladdr;
wire    [`BANKSIZE - 1:0]       bankaddr;

assign   rowaddr   = SADDR[`ROWSTART + `ROWSIZE - 1: `ROWSTART];          // assignment of the row address bits from SADDR
assign   coladdr   = SADDR[`COLSTART + `COLSIZE - 1:`COLSTART];           // assignment of the column address bits
assign   bankaddr  = SADDR[`BANKSTART + `BANKSIZE - 1:`BANKSTART];        // assignment of the bank address bits



// This always block monitors the individual command lines and issues a command
// to the next stage if there currently another command already running.
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0) 
        begin
                do_nop          <= 0;
                do_reada        <= 0;
                do_writea       <= 0;
                do_refresh      <= 0;
                do_precharge    <= 0;
                do_load_mode    <= 0;
                command_done    <= 0;
                command_delay   <= 0;
                rw_flag         <= 0;
                rp_shift        <= 0;
                rp_done         <= 0;
        end
        
        else
        begin

//  Issue the appropriate command if the sdram is not currently busy     
                if ((REF_REQ == 1 | REFRESH == 1) & command_done == 0 & do_refresh == 0 & rp_done == 0         // Refresh
                        & do_reada == 0 & do_writea == 0)
                        do_refresh <= 1;                                   
                else
                        do_refresh <= 0;
                       

                if ((READA == 1) & (command_done == 0) & (do_reada == 0) & (rp_done == 0) & (REF_REQ == 0))    // READA
                        do_reada <= 1;
                else
                        do_reada <= 0;
                    
                if ((WRITEA == 1) & (command_done == 0) & (do_writea == 0) & (rp_done == 0) & (REF_REQ == 0))  // WRITEA
                begin
                        do_writea <= 1;
                        do_writea1 <= 1;
                end
                else
                begin
                        do_writea <= 0;
                        do_writea1 <= 0;
                end
                if ((PRECHARGE == 1) & (command_done == 0) & (do_precharge == 0))                              // PRECHARGE
                        do_precharge <= 1;
                else
                        do_precharge <= 0;
 
                if ((LOAD_MODE == 1) & (command_done == 0) & (do_load_mode == 0))                              // LOADMODE
                        do_load_mode <= 1;
                else
                        do_load_mode <= 0;
                                               
// set command_delay shift register and command_done flag
// The command delay shift register is a timer that is used to ensure that
// the SDRAM devices have had sufficient time to finish the last command.

                if ((do_refresh == 1) | (do_reada == 1) | (do_writea == 1) | (do_precharge == 1)
                     | (do_load_mode))
                begin
                        command_delay <= 8'b11111111;
                        command_done  <= 1;
                        rw_flag <= do_reada;                                                  

                end
                
                else
                begin
                        command_done        <= command_delay[0];                // the command_delay shift operation
                        command_delay[6:0]  <= command_delay[7:1];                                
                        command_delay[7]    <= 0;
                end 
                
 
 // start additional timer that is used for the refresh, writea, reada commands               
                if (command_delay[0] == 0 & command_done == 1)
                begin
                        rp_shift <= 4'b1111;
                        rp_done <= 1;
                end
                else
                begin
                        rp_done         <= rp_shift[0];
                        rp_shift[2:0]   <= rp_shift[3:1];
                        rp_shift[3]     <= 0;
                end
        end

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲综合色成人| 亚洲麻豆国产自偷在线| 成人av在线网| 美女视频黄免费的久久| 亚洲一区中文日韩| 国产麻豆精品视频| 久久99国产精品麻豆| 日本网站在线观看一区二区三区 | 色综合久久综合网欧美综合网| 久久精品99国产精品| 亚洲综合清纯丝袜自拍| 国产一区二区日韩精品| 555www色欧美视频| 在线免费观看成人短视频| av福利精品导航| 91麻豆精品在线观看| 99re6这里只有精品视频在线观看| 不卡一二三区首页| 久久亚洲综合色| 国产精品丝袜久久久久久app| 久久久久97国产精华液好用吗| 久久精品水蜜桃av综合天堂| 中文字幕成人av| 亚洲日本丝袜连裤袜办公室| 亚洲亚洲人成综合网络| 视频一区视频二区中文| 久久精品72免费观看| 51精品视频一区二区三区| 亚洲精品视频在线| 久久99精品国产.久久久久久 | 福利一区二区在线观看| 97精品超碰一区二区三区| 国产欧美视频在线观看| 一个色综合av| 国产制服丝袜一区| 欧美系列亚洲系列| 久久亚洲精品国产精品紫薇| 奇米色一区二区| 91在线视频在线| 综合色天天鬼久久鬼色| 91视频www| 亚洲一区二区三区视频在线| 色乱码一区二区三区88| 欧美变态tickle挠乳网站| 国产欧美日韩不卡免费| 国产一区二区毛片| 国产精品福利在线播放| 老司机免费视频一区二区三区| 91精品国产色综合久久久蜜香臀| 国产精品三级av| 日本韩国视频一区二区| 亚洲成人自拍一区| 一本到高清视频免费精品| 一区二区三区在线免费观看| 欧美日韩午夜在线| 国产精品污www在线观看| 高清不卡一区二区| 一区二区三区四区五区视频在线观看 | 日韩精品一区二区三区四区 | aaa亚洲精品| 亚洲一区二区三区中文字幕| 欧美日韩国产综合草草| 亚洲免费观看在线视频| 这里只有精品视频在线观看| 国产精品综合网| 精品久久久久一区二区国产| 粉嫩高潮美女一区二区三区 | 亚洲三级免费电影| 777午夜精品视频在线播放| 国产乱理伦片在线观看夜一区| 亚洲欧美日韩国产综合| 日韩欧美在线观看一区二区三区| 17c精品麻豆一区二区免费| 国内精品久久久久影院薰衣草| 亚洲国产成人私人影院tom| 欧美色综合久久| 国产伦精品一区二区三区免费| 国产精品进线69影院| 日韩欧美电影一区| 在线观看日产精品| 国产v日产∨综合v精品视频| 亚洲一区电影777| 国产精品网站在线| 欧美一三区三区四区免费在线看 | 欧美一区二区三区白人| www.99精品| 激情丁香综合五月| 五月激情综合网| 日韩亚洲欧美一区二区三区| 91网上在线视频| 国产精品 日产精品 欧美精品| 久久久久9999亚洲精品| 欧美日韩精品欧美日韩精品一 | 最新国产精品久久精品| 日韩美女一区二区三区| 欧美午夜片在线看| 色综合天天性综合| 亚洲视频在线一区二区| 久久久噜噜噜久久人人看| 3atv在线一区二区三区| 欧美写真视频网站| 色美美综合视频| 色婷婷国产精品综合在线观看| 国产**成人网毛片九色| 国产麻豆成人精品| 国产一区视频导航| 国产真实乱偷精品视频免| 久久精品国产在热久久| 美女脱光内衣内裤视频久久影院| 日日夜夜精品视频免费| 三级一区在线视频先锋 | 一区二区三区中文免费| 亚洲欧美综合另类在线卡通| 亚洲国产精品精华液2区45| 久久精品亚洲精品国产欧美| 久久亚洲影视婷婷| 国产精品污网站| 国产精品人妖ts系列视频| 中文字幕乱码日本亚洲一区二区| 久久综合色综合88| 欧美极品少妇xxxxⅹ高跟鞋| 国产精品沙发午睡系列990531| 国产日韩欧美激情| 国产精品人妖ts系列视频| 亚洲人吸女人奶水| 亚洲综合久久久| 男女男精品视频网| 国产原创一区二区三区| 成人激情小说乱人伦| 97久久超碰国产精品| 欧美主播一区二区三区美女| 精品视频一区二区三区免费| 日韩午夜电影在线观看| 2017欧美狠狠色| 中文字幕一区在线观看| 一区二区三区欧美日| 日韩av电影天堂| 国产精品1024久久| 91福利国产精品| 日韩欧美自拍偷拍| 国产精品免费aⅴ片在线观看| 一区二区三区四区五区视频在线观看 | 亚洲天天做日日做天天谢日日欢 | 亚洲欧美在线视频观看| 一个色在线综合| 国产综合久久久久久久久久久久| 国产不卡视频一区二区三区| 在线视频中文字幕一区二区| 91.xcao| 亚洲国产激情av| 亚洲影院久久精品| 国产在线观看一区二区| 色综合 综合色| 日韩一区二区三区视频| 国产精品热久久久久夜色精品三区 | 亚洲777理论| 国产精品888| 欧美美女一区二区在线观看| 日本韩国欧美国产| 久久一夜天堂av一区二区三区| 国产精品福利一区| 日本美女一区二区三区视频| 成人精品国产免费网站| 91精品国产麻豆| 亚洲同性同志一二三专区| 久久精品国产99久久6| 色综合天天做天天爱| 久久亚洲二区三区| 午夜视频一区二区三区| 成人高清视频免费观看| 欧美一区二区啪啪| 夜夜精品视频一区二区| 成人精品视频网站| 国产精品一区二区在线看| 欧美精品久久一区二区三区| 亚洲天堂网中文字| 成人av先锋影音| 亚洲精品一线二线三线无人区| 国产午夜精品福利| 久久成人综合网| 欧美一区二区高清| 亚洲成av人片一区二区梦乃| 色综合天天综合网天天狠天天| 欧美国产日韩亚洲一区| 激情六月婷婷综合| 日韩欧美一卡二卡| 视频在线观看一区| 欧美日韩夫妻久久| 樱花草国产18久久久久| 91免费国产在线| 日韩美女啊v在线免费观看| 国产成人免费视频一区| 久久精品人人做人人综合| 久99久精品视频免费观看| 欧美一级夜夜爽| 日本三级亚洲精品| 欧美不卡一区二区三区| 久久99国产精品尤物| 精品入口麻豆88视频| 精品一区二区免费|