亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? command.v

?? sdram的控制器 verilog源碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
end


// logic that generates the OE signal for the data path module
// For normal burst write he duration of OE is dependent on the configured burst length.
// For page mode accesses(SC_PM=1) the OE signal is turned on at the start of the write command
// and is left on until a PRECHARGE(page burst terminate) is detected.
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0)
        begin
                oe_shift <= 0;
                oe1      <= 0;
                oe2      <= 0;
                OE       <= 0;
        end
        else
        begin
                if (SC_PM == 0)
                begin
                        if (do_writea1 == 1)
                        begin
                                if (SC_BL == 1)                       //  Set the shift register to the appropriate
                                        oe_shift <= 0;                // value based on burst length.
                                else if (SC_BL == 2)
                                        oe_shift <= 1;
                                else if (SC_BL == 4)
                                        oe_shift <= 7;
                                else if (SC_BL == 8)
                                        oe_shift <= 127;
                                oe1 <= 1;
                        end
                        else 
                        begin
                                oe_shift[6:0] <= oe_shift[7:1];       // Do the shift operation
                                oe_shift[7]   <= 0;
                                oe1  <= oe_shift[0];
                                oe2  <= oe1;
                                oe3  <= oe2;
                                oe4   <= oe3;
                                if (SC_RC == 2)
                                        OE <= oe3;
                                else
                                        OE <= oe4;
                        end
                end
                else
                begin
                        if (do_writea1 == 1)                                    // OE generation for page mode accesses
                                oe4   <= 1;
                        else if (do_precharge == 1 | do_reada == 1 | do_refresh)
                                oe4   <= 0;
                        OE <= oe4;
                end
                               
        end
end




// This always block tracks the time between the activate command and the
// subsequent WRITEA or READA command, RC.  The shift register is set using
// the configuration register setting SC_RC. The shift register is loaded with
// a single '1' with the position within the register dependent on SC_RC.
// When the '1' is shifted out of the register it sets so_rw which triggers
// a writea or reada command
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0)
        begin
                rw_shift <= 0;
                do_rw    <= 0;
        end
        
        else
        begin
                
                if ((do_reada == 1) | (do_writea == 1))
                begin
                        if (SC_RC == 1)                          // Set the shift register
                                do_rw <= 1;
                        else if (SC_RC == 2)
                                rw_shift <= 1;
                        else if (SC_RC == 3)
                                rw_shift <= 2;
                end
                else
                begin
                        rw_shift[2:0] <= rw_shift[3:1];          // perform the shift operation
                        rw_shift[3]   <= 0;
                        do_rw         <= rw_shift[0];
                end 
        end
end              

// This always block generates the command acknowledge, CM_ACK, signal.
// It also generates the acknowledge signal, REF_ACK, that acknowledges
// a refresh request that was generated by the internal refresh timer circuit.
always @(posedge CLK or negedge RESET_N) 
begin

        if (RESET_N == 0) 
        begin
                CM_ACK   <= 0;
                REF_ACK  <= 0;
        end
        
        else
        begin
                if (do_refresh == 1 & REF_REQ == 1)                   // Internal refresh timer refresh request
                        REF_ACK <= 1;
                else if ((do_refresh == 1) | (do_reada == 1) | (do_writea == 1) | (do_precharge == 1)   // externa  commands
                         | (do_load_mode))
                        CM_ACK <= 1;
                else
                begin
                        REF_ACK <= 0;
                        CM_ACK  <= 0;
                end
        end
end 
                    






// This always block generates the address, cs, cke, and command signals(ras,cas,wen)
// 
always @(posedge CLK ) begin
        if (RESET_N==0) begin
                SA    <= 0;
                BA    <= 0;
                CS_N  <= 1;
                RAS_N <= 1;
                CAS_N <= 1;
                WE_N  <= 1;
                CKE   <= 0;
        end
        else begin
                CKE <= 1;

// Generate SA 	
                if (do_writea == 1 | do_reada == 1)    // ACTIVATE command is being issued, so present the row address
                        SA <= rowaddr;
                else
                        SA <= coladdr;                 // else alway present column address
                if ((do_rw==1) | (do_precharge))
                        SA[10] <= !SC_PM;              // set SA[10] for autoprecharge read/write or for a precharge all command
                                                       // don't set it if the controller is in page mode.           
                if (do_precharge==1 | do_load_mode==1)
                        BA <= 0;                       // Set BA=0 if performing a precharge or load_mode command
                else
                        BA <= bankaddr[1:0];           // else set it with the appropriate address bits
		
                if (do_refresh==1 | do_precharge==1 | do_load_mode==1)
                        CS_N <= 0;                                    // Select both chip selects if performing
                else                                                  // refresh, precharge(all) or load_mode
                begin
                        CS_N[0] <= SADDR[`ASIZE-1];                   // else set the chip selects based off of the
                        CS_N[1] <= ~SADDR[`ASIZE-1];                  // msb address bit
                end


//Generate the appropriate logic levels on RAS_N, CAS_N, and WE_N
//depending on the issued command.
//		
                if (do_refresh==1) begin                        // Refresh: S=00, RAS=0, CAS=0, WE=1
                        RAS_N <= 0;
                        CAS_N <= 0;
                        WE_N  <= 1;
                end
                else if ((do_precharge==1) & ((oe4 == 1) | (rw_flag == 1))) begin      // burst terminate if write is active
                        RAS_N <= 1;
                        CAS_N <= 1;
                        WE_N  <= 0;
                end
                else if (do_precharge==1) begin                 // Precharge All: S=00, RAS=0, CAS=1, WE=0
                        RAS_N <= 0;
                        CAS_N <= 1;
                        WE_N  <= 0;
                end
                else if (do_load_mode==1) begin                 // Mode Write: S=00, RAS=0, CAS=0, WE=0
                        RAS_N <= 0;
                        CAS_N <= 0;
                        WE_N  <= 0;
                end
                else if (do_reada == 1 | do_writea == 1) begin  // Activate: S=01 or 10, RAS=0, CAS=1, WE=1
                        RAS_N <= 0;
                        CAS_N <= 1;
                        WE_N  <= 1;
                end
                else if (do_rw == 1) begin                      // Read/Write: S=01 or 10, RAS=1, CAS=0, WE=0 or 1
                        RAS_N <= 1;
                        CAS_N <= 0;
                        WE_N  <= rw_flag;
                end
                else begin                                      // No Operation: RAS=1, CAS=1, WE=1
                        RAS_N <= 1;
                        CAS_N <= 1;
                        WE_N  <= 1;
                end
        end 
end

endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲色欲色欲www| 韩国一区二区三区| 久久精品99国产国产精| 成人毛片在线观看| 精品欧美一区二区久久| 一区二区三区四区国产精品| 经典三级视频一区| 欧美日韩久久久| 国产精品福利电影一区二区三区四区| 同产精品九九九| 色综合久久综合网| 国产精品美女一区二区在线观看| 五月激情综合网| 色偷偷久久一区二区三区| 国产欧美日韩久久| 老色鬼精品视频在线观看播放| 色拍拍在线精品视频8848| 国产精品视频观看| 国产精品一二三四区| 日韩欧美国产综合在线一区二区三区| 亚洲一区二区在线免费看| caoporen国产精品视频| 国产日产精品一区| 国产自产2019最新不卡| 欧美v国产在线一区二区三区| 一区二区三区波多野结衣在线观看| 国产成a人亚洲精| 久久久精品免费免费| 麻豆久久久久久| 日韩视频在线一区二区| 日本美女一区二区| 日韩午夜在线影院| 麻豆国产91在线播放| 91精品国产综合久久久久久久| 亚洲成人动漫在线免费观看| 欧美日韩国产高清一区| 日韩av高清在线观看| 在线成人免费观看| 午夜视黄欧洲亚洲| 日韩一区二区三| 久色婷婷小香蕉久久| 精品日韩99亚洲| 国内精品免费**视频| 国产欧美精品在线观看| 成人a级免费电影| 亚洲美女免费视频| 欧美日韩一区成人| 秋霞电影网一区二区| 日韩欧美高清一区| 国产精品18久久久久久vr| 欧美国产日韩亚洲一区| 色婷婷av一区二区三区大白胸| 亚洲一区免费观看| 日韩女优毛片在线| 国产成人久久精品77777最新版本| 国产农村妇女毛片精品久久麻豆| 成人性生交大片免费看视频在线| 亚洲色图一区二区| 欧美日韩午夜影院| 黄一区二区三区| 国产精品拍天天在线| 一本到高清视频免费精品| 丝瓜av网站精品一区二区| 欧美精品一区二区高清在线观看 | 色综合久久久久网| 亚洲成av人综合在线观看| 精品捆绑美女sm三区| 99v久久综合狠狠综合久久| 午夜伊人狠狠久久| 国产日韩v精品一区二区| 欧美午夜影院一区| 大美女一区二区三区| 日韩一区精品视频| 国产精品伦理一区二区| 欧美福利视频一区| 不卡一区二区中文字幕| 日日夜夜一区二区| 国产精品久久久爽爽爽麻豆色哟哟| 色噜噜狠狠成人网p站| 极品少妇一区二区三区精品视频| 亚洲视频精选在线| 欧美不卡一区二区三区| 91色婷婷久久久久合中文| 国产一区二区三区久久久| 亚洲成人自拍一区| 国产精品久久久久三级| 日韩精品一区二区在线观看| 99re热视频精品| 国产成人亚洲综合色影视| 午夜精品久久久久久不卡8050| 国产亚洲自拍一区| 在线观看91av| 欧美亚洲禁片免费| thepron国产精品| 精品一区二区影视| 午夜日韩在线电影| 亚洲免费色视频| 国产精品欧美久久久久一区二区| 欧美mv和日韩mv的网站| 欧美日韩一级二级三级| 91蜜桃在线观看| 成人激情开心网| 国产精品自拍在线| 捆绑紧缚一区二区三区视频| 石原莉奈在线亚洲二区| 亚洲一区二区在线观看视频| 亚洲欧美激情视频在线观看一区二区三区| 久久精品欧美一区二区三区麻豆| 精品成人一区二区三区四区| 日韩精品专区在线| 欧美日韩国产123区| 欧美日韩一区国产| 欧美精品18+| 日韩视频免费观看高清在线视频| 欧美久久高跟鞋激| 欧美乱妇20p| 欧美精品日韩综合在线| 欧美日韩午夜在线视频| 欧美另类videos死尸| 欧美日韩亚州综合| 欧美一区二区人人喊爽| 日韩一级二级三级精品视频| 日韩午夜精品电影| 精品国产一区二区三区忘忧草 | 国产精品成人午夜| 国产精品视频观看| 亚洲靠逼com| 亚洲观看高清完整版在线观看 | 911国产精品| 欧美一区二区精品在线| 亚洲精品在线网站| 久久精品免视看| 亚洲欧美另类图片小说| 亚洲成av人片在线观看无码| 美女性感视频久久| 国产ts人妖一区二区| 99精品偷自拍| 欧美三区在线视频| 欧美www视频| 中文字幕一区日韩精品欧美| 一区二区久久久久久| 日本午夜精品一区二区三区电影| 捆绑调教一区二区三区| 成人福利视频在线看| 欧美群妇大交群中文字幕| 精品国产电影一区二区| 国产精品国产三级国产aⅴ中文| 一区二区三区中文字幕在线观看| 日韩激情视频网站| 成人综合在线观看| 欧美日韩国产乱码电影| 久久精品日韩一区二区三区| 亚洲综合色噜噜狠狠| 国产在线精品不卡| 欧美在线一区二区三区| 日韩一二在线观看| 亚洲欧美一区二区三区极速播放| 日韩精品一二三区| 高清av一区二区| 7777精品伊人久久久大香线蕉的| 久久久影院官网| 亚洲电影视频在线| 成人福利视频网站| 91精品午夜视频| 亚洲精品国产a| 国产999精品久久久久久绿帽| 欧美性大战久久久久久久| 国产人成亚洲第一网站在线播放| 亚洲高清免费视频| 成人免费精品视频| 精品国产免费久久 | 国产91精品一区二区麻豆网站| 在线免费av一区| 欧美国产综合一区二区| 亚洲1区2区3区4区| 91日韩一区二区三区| 国产色婷婷亚洲99精品小说| 三级不卡在线观看| 欧美在线一区二区| 亚洲免费毛片网站| av毛片久久久久**hd| 久久久久久毛片| 久久国产乱子精品免费女| 欧美日韩免费高清一区色橹橹| 国产精品福利电影一区二区三区四区| 精品一区二区免费看| 51精品秘密在线观看| 亚洲一区影音先锋| 色哟哟亚洲精品| 中文一区一区三区高中清不卡| 蜜桃视频在线观看一区| 99精品视频中文字幕| 精品国产一区二区三区久久影院| 日精品一区二区| 欧美性大战xxxxx久久久| 亚洲精品欧美激情| 色就色 综合激情| 夜夜揉揉日日人人青青一国产精品 | 国产91丝袜在线观看| 久久精品免视看|