?? firfilter_da.pin
字號:
-- Copyright (C) 1991-2007 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files from any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.2V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- Bank 5: 3.3V
-- Bank 6: 3.3V
-- Bank 7: 3.3V
-- Bank 8: 3.3V
-- Bank 9: 3.3V
-- Bank 10: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- RESERVED_INPUT_WITH_WEAK_PULLUP : Pin is tri-stated with internal weak pull-up resistor.
-- RESERVED_INPUT_WITH_BUS_HOLD : Pin is tri-stated with bus-hold circuitry.
-- RESERVED_OUTPUT_DRIVEN_HIGH : Pin is output driven high.
---------------------------------------------------------------------------------
Quartus II Version 7.1 Build 156 04/30/2007 SJ Full Version
CHIP "firfilter_da" ASSIGNED TO AN: EP2S15F484C3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND : A1 : gnd : : : :
TEMPDIODEp : A2 : : : : :
VCCIO4 : A3 : power : : 3.3V : 4 :
MSEL3 : A4 : : : : 4 :
GND* : A5 : : : : 4 :
GND* : A6 : : : : 4 :
GND* : A7 : : : : 4 :
GND* : A8 : : : : 4 :
GND : A9 : gnd : : : :
GND* : A10 : : : : 9 :
VCCIO4 : A11 : power : : 3.3V : 4 :
VCCIO3 : A12 : power : : 3.3V : 3 :
GND* : A13 : : : : 3 :
GND : A14 : gnd : : : :
GND* : A15 : : : : 3 :
GND* : A16 : : : : 3 :
GND* : A17 : : : : 3 :
GND* : A18 : : : : 3 :
GND* : A19 : : : : 3 :
VCCIO3 : A20 : power : : 3.3V : 3 :
nCE : A21 : : : : 3 :
GND : A22 : gnd : : : :
VCCIO6 : AA1 : power : : 3.3V : 6 :
GND : AA2 : gnd : : : :
nCEO : AA3 : : : : 7 :
GND* : AA4 : : : : 7 :
GND* : AA5 : : : : 7 :
GND* : AA6 : : : : 7 :
GND* : AA7 : : : : 7 :
Dout[10] : AA8 : output : 3.3-V LVTTL : : 7 : N
Dout[1] : AA9 : output : 3.3-V LVTTL : : 10 : N
Dout[12] : AA10 : output : 3.3-V LVTTL : : 10 : N
GND* : AA11 : : : : 7 :
GND* : AA12 : : : : 8 :
GND* : AA13 : : : : 8 :
VREFB8 : AA14 : power : : : 8 :
GND* : AA15 : : : : 8 :
GND* : AA16 : : : : 8 :
GND* : AA17 : : : : 8 :
GND* : AA18 : : : : 8 :
TCK : AA19 : input : : : 8 :
TMS : AA20 : input : : : 8 :
GND : AA21 : gnd : : : :
VCCIO1 : AA22 : power : : 3.3V : 1 :
GND : AB1 : gnd : : : :
nIO_PULLUP : AB2 : : : : 7 :
VCCIO7 : AB3 : power : : 3.3V : 7 :
GND : AB4 : gnd : : : :
GND* : AB5 : : : : 7 :
GND* : AB6 : : : : 7 :
GND* : AB7 : : : : 7 :
Dout[15] : AB8 : output : 3.3-V LVTTL : : 7 : N
GND : AB9 : gnd : : : :
Dout[11] : AB10 : output : 3.3-V LVTTL : : 10 : N
VCCIO7 : AB11 : power : : 3.3V : 7 :
VCCIO8 : AB12 : power : : 3.3V : 8 :
GND* : AB13 : : : : 8 :
GND : AB14 : gnd : : : :
GND* : AB15 : : : : 8 :
GND* : AB16 : : : : 8 :
GND* : AB17 : : : : 8 :
GND* : AB18 : : : : 8 :
TRST : AB19 : input : : : 8 :
VCCIO8 : AB20 : power : : 3.3V : 8 :
TDI : AB21 : input : : : 8 :
GND : AB22 : gnd : : : :
VCCIO5 : B1 : power : : 3.3V : 5 :
GND : B2 : gnd : : : :
TDO : B3 : output : : : 4 :
MSEL2 : B4 : : : : 4 :
GND* : B5 : : : : 4 :
GND* : B6 : : : : 4 :
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -