亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_sdram.vhd

?? SDRAM通用接口程序
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
--#######################################################################
--
--  LOGIC CORE:          SDR SDRAM Controller							
--  MODULE NAME:         sdr_sdram()
--  COMPANY:             Altera Corporation
--                       www.altera.com		
--
--  REVISION HISTORY:  
--
--    Revision 1.1  06/06/2000	Description: Initial Release.
--
--  FUNCTIONAL DESCRIPTION:
--
--  This module is the top level module for the SDR SDRAM controller.
--
--
--  Copyright (C) 1991-2000 Altera Corporation  
--
--#######################################################################



library ieee;
use ieee.std_logic_1164.all;
    


entity sdr_sdram is
	
    generic (
         ASIZE          : integer := 23;
         DSIZE          : integer := 32;
         ROWSIZE        : integer := 12;
         COLSIZE        : integer := 9;
         BANKSIZE       : integer := 2;
         ROWSTART       : integer := 9;         
         COLSTART       : integer := 0;         
         BANKSTART      : integer := 20			
    );

    port (
         CLK            : in      std_logic;                                   --System Clock
         RESET_N        : in      std_logic;                                   --System Reset
         ADDR           : in      std_logic_vector(ASIZE-1 downto 0);          --Address for controller requests
         CMD            : in      std_logic_vector(2 downto 0);                --Controller command 
         CMDACK         : out     std_logic;                                   --Controller command acknowledgement
         DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);          --Data input
         DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);          --Data output
         DM             : in      std_logic_vector(DSIZE/8-1 downto 0);        --Data mask input
         SA             : out     std_logic_vector(11 downto 0);               --SDRAM address output
         BA             : out     std_logic_vector(1 downto 0);                --SDRAM bank address
         CS_N           : out     std_logic_vector(1 downto 0);                --SDRAM Chip Selects
         CKE            : out     std_logic;                                   --SDRAM clock enable
         RAS_N          : out     std_logic;                                   --SDRAM Row address Strobe
         CAS_N          : out     std_logic;                                   --SDRAM Column address Strobe
         WE_N           : out     std_logic;                                   --SDRAM write enable
         DQ             : inout   std_logic_vector(DSIZE-1 downto 0);          --SDRAM data bus
         DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)         --SDRAM data mask lines
	);
end sdr_sdram;





architecture RTL of sdr_sdram is

-- component declarations
	
    component command
         generic (
              ASIZE          : integer := 23;
              DSIZE          : integer := 32;
              ROWSIZE        : integer := 12;
              COLSIZE        : integer := 9;
              BANKSIZE       : integer := 2;
              ROWSTART       : integer := 9;          -- Starting position of the row address within ADDR   
              COLSTART       : integer := 0;          -- Starting position of the column address within ADDR
              BANKSTART      : integer := 20          -- Starting position of the bank address within ADDR
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
              RESET_N        : in      std_logic;                              -- System Reset
              SADDR          : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
              NOP            : in      std_logic;                              -- Decoded NOP command
              READA          : in      std_logic;                              -- Decoded READA command
              WRITEA         : in      std_logic;                              -- Decoded WRITEA command
              REFRESH        : in      std_logic;                              -- Decoded REFRESH command
              PRECHARGE      : in      std_logic;                              -- Decoded PRECHARGE command
              LOAD_MODE      : in      std_logic;                              -- Decoded LOAD_MODE command
              SC_CL          : in      std_logic_vector(1 downto 0);           -- Programmed CAS latency
              SC_RC          : in      std_logic_vector(1 downto 0);           -- Programmed RC delay
              SC_RRD         : in      std_logic_vector(3 downto 0);           -- Programmed RRD delay
              SC_PM          : in      std_logic;                              -- programmed Page Mode
              SC_BL          : in      std_logic_vector(3 downto 0);           -- Programmed burst length
              REF_REQ        : in      std_logic;                              -- Hidden refresh request
              REF_ACK        : out     std_logic;                              -- Refresh request acknowledge
              CM_ACK         : out     std_logic;                              -- Command acknowledge
              OE             : out     std_logic;                              -- OE signal for data path module
              SA             : out     std_logic_vector(11 downto 0);          -- SDRAM address
              BA             : out     std_logic_vector(1 downto 0);           -- SDRAM bank address
              CS_N           : out     std_logic_vector(1 downto 0);           -- SDRAM chip selects
              CKE            : out     std_logic;                              -- SDRAM clock enable
              RAS_N          : out     std_logic;                              -- SDRAM RAS
              CAS_N          : out     std_logic;                              -- SDRAM CAS
              WE_N           : out     std_logic                               -- SDRAM WE_N
         );
    end component;
	
	
    component sdr_data_path
         generic (
              DSIZE : integer := 32
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          OE             : in      std_logic;                              -- Data output(to the SDRAM) enable
	          DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);     -- Data input from the host
	          DM             : in      std_logic_vector(DSIZE/8-1 downto 0);   -- byte data masks
	          DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);     -- Read data output to host
	          DQIN           : in      std_logic_vector(DSIZE-1 downto 0);     -- SDRAM data bus
	          DQOUT          : out     std_logic_vector(DSIZE-1 downto 0);
              DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)    -- SDRAM data mask ouputs
	     );
    end component;
	
	
    component control_interface
         generic (
              ASIZE : integer := 32
         );
         port (
	          CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          CMD            : in      std_logic_vector(2 downto 0);           -- Command input
	          ADDR           : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
	          REF_ACK        : in      std_logic;                              -- Refresh request acknowledge
	          CM_ACK         : in      std_logic;                              -- Command acknowledge
	          NOP	          : out     std_logic;                              -- Decoded NOP command
	          READA          : out     std_logic;                              -- Decoded READA command
	          WRITEA         : out     std_logic;                              -- Decoded WRITEA command
	          REFRESH        : out     std_logic;                              -- Decoded REFRESH command
	          PRECHARGE      : out     std_logic;                              -- Decoded PRECHARGE command
	          LOAD_MODE      : out     std_logic;                              -- Decoded LOAD_MODE command
	          SADDR          : out     std_logic_vector(ASIZE-1 downto 0);     -- Registered version of ADDR
	          SC_CL          : out     std_logic_vector(1 downto 0);           -- Programmed CAS latency
	          SC_RC          : out     std_logic_vector(1 downto 0);           -- Programmed RC delay
	          SC_RRD         : out     std_logic_vector(3 downto 0);           -- Programmed RRD delay
	          SC_PM          : out     std_logic;                              -- programmed Page Mode
	          SC_BL          : out     std_logic_vector(3 downto 0);           -- Programmed burst length
	          REF_REQ        : out     std_logic;                              -- Hidden refresh request
	          CMD_ACK        : out     std_logic	                              -- Command acknowledge
	     );
    end component;

    attribute syn_black_box: boolean;

	component pll1
         port (
              inclock        : in      std_logic;
              clock1         : out     std_logic;
              locked         : out     std_logic
         );

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人免费视频国产在线观看| 精品中文字幕一区二区| 一二三区精品视频| 日本vs亚洲vs韩国一区三区二区| 久草热8精品视频在线观看| 懂色av一区二区三区免费看| 91啪亚洲精品| 日韩欧美久久久| 国产精品久久久久久久久快鸭| 亚洲国产一区二区三区青草影视| 久久成人免费电影| 色欧美88888久久久久久影院| 日韩一区二区三区高清免费看看| 亚洲国产高清aⅴ视频| 亚洲精选免费视频| 免费高清成人在线| a4yy欧美一区二区三区| 日韩一区二区在线看| 1区2区3区国产精品| 激情都市一区二区| 欧美性xxxxx极品少妇| 久久青草国产手机看片福利盒子| 一区二区在线看| 国产乱码一区二区三区| 欧美日韩一级二级| 国产精品国产三级国产aⅴ原创| 日韩成人午夜电影| 色婷婷亚洲精品| 国产亚洲欧洲一区高清在线观看| 亚洲不卡在线观看| 一本色道久久综合狠狠躁的推荐| 久久久久久久综合| 久久激情五月婷婷| 91麻豆精品国产91久久久久| 一区二区三区影院| 99久久精品99国产精品| 精品国产一区久久| 日韩中文字幕1| 欧美在线免费播放| 亚洲人快播电影网| 成人黄色网址在线观看| 久久精品欧美日韩精品| 韩国v欧美v日本v亚洲v| 欧美一级欧美三级| 日韩精品国产欧美| 欧美二区乱c少妇| 亚洲1区2区3区视频| 色哦色哦哦色天天综合| 一区二区在线看| 91免费版在线| 亚洲靠逼com| 欧美综合视频在线观看| 一区二区三区中文字幕电影| 91丨九色丨蝌蚪丨老版| 亚洲丝袜美腿综合| 色婷婷国产精品综合在线观看| 中文字幕在线不卡视频| 99久久99久久综合| 亚洲女与黑人做爰| 欧美色图12p| 男女性色大片免费观看一区二区 | 国产成人精品免费一区二区| 亚洲精品一区二区在线观看| 美女免费视频一区二区| 久久综合九色综合欧美98| 国产真实乱子伦精品视频| 久久久久国产精品麻豆ai换脸 | 蜜臀av性久久久久av蜜臀妖精 | 色婷婷综合视频在线观看| 一区二区三区欧美日韩| 欧美网站大全在线观看| 日韩高清不卡一区| 欧美精品一区二区三区在线播放| 国产成人免费网站| 亚洲乱码一区二区三区在线观看| 在线视频国内一区二区| 婷婷一区二区三区| 国产亚洲一区字幕| 色又黄又爽网站www久久| 天天综合网 天天综合色| 久久综合久久综合久久| 99riav一区二区三区| 亚洲综合免费观看高清在线观看| 91精品国产综合久久久久久久| 国产一区二区调教| 亚洲欧美日韩国产中文在线| 91精品国产乱| 不卡的av网站| 日韩制服丝袜先锋影音| 国产精品美女久久福利网站| 欧美日韩和欧美的一区二区| 韩国女主播成人在线| 亚洲乱码国产乱码精品精小说| 中文字幕五月欧美| 欧美日韩免费观看一区二区三区| 另类小说一区二区三区| 国产精品国产三级国产专播品爱网 | 91婷婷韩国欧美一区二区| 日本vs亚洲vs韩国一区三区二区 | 国产精品国产a| 欧美日韩亚洲综合在线| 国产一区二三区| 一区二区三区中文字幕电影| 精品久久人人做人人爽| 欧美一a一片一级一片| 国产精品影视在线观看| 亚洲成av人片在www色猫咪| 国产日韩v精品一区二区| 在线成人免费视频| av电影在线观看一区| 精品一区二区三区免费毛片爱| 亚洲免费观看高清完整版在线观看 | 中文欧美字幕免费| 日韩欧美国产午夜精品| 91国在线观看| 成人高清av在线| 国产一区二区三区在线观看免费视频| 亚洲一区二区三区四区在线| 国产精品嫩草影院av蜜臀| 日韩欧美三级在线| 91精品婷婷国产综合久久性色| 99麻豆久久久国产精品免费| 国产在线视频一区二区三区| 日本亚洲欧美天堂免费| 亚洲国产美国国产综合一区二区| 国产精品电影一区二区三区| 欧美激情在线免费观看| 精品国产1区2区3区| 91精品国产综合久久久久久久久久| 在线影院国内精品| 99re这里都是精品| 波多野结衣一区二区三区| 国产成人午夜高潮毛片| 国产在线一区观看| 国产一区视频导航| 国模无码大尺度一区二区三区| 久久激五月天综合精品| 久久国内精品自在自线400部| 日韩不卡在线观看日韩不卡视频| 亚洲在线一区二区三区| 一区二区三区日韩欧美| 一区二区三区在线观看视频| 亚洲精品国产a| 亚洲综合清纯丝袜自拍| 亚洲国产精品一区二区久久恐怖片| 成人爱爱电影网址| 成人小视频在线观看| 成人av电影在线观看| 99国产精品99久久久久久| 一本到不卡精品视频在线观看| 色综合天天综合色综合av| 一本到三区不卡视频| 精品视频一区二区三区免费| 欧美日韩精品三区| 日韩三级中文字幕| 久久久久久久一区| 国产精品黄色在线观看| 一区二区三区中文免费| 日韩二区在线观看| 国产中文字幕精品| 成人18视频在线播放| 色悠悠久久综合| 欧美自拍偷拍午夜视频| 欧美一级国产精品| 国产喂奶挤奶一区二区三区| 中文字幕一区二区在线观看| 亚洲精选视频免费看| 免费在线观看一区| 国产成都精品91一区二区三| 99re视频精品| 欧美日韩国产综合一区二区 | 日韩中文字幕区一区有砖一区| 丝瓜av网站精品一区二区| 伦理电影国产精品| 99精品视频一区二区| 欧美日韩精品免费观看视频| 久久久久久夜精品精品免费| 亚洲免费在线视频一区 二区| 午夜久久久久久久久| 精品中文字幕一区二区小辣椒| jvid福利写真一区二区三区| 欧美日韩在线播放三区四区| 欧美精品一区二区三区蜜桃视频 | 精品一区二区三区在线播放视频| 床上的激情91.| 欧美日韩国产高清一区二区三区 | 91香蕉国产在线观看软件| 91精品国产91久久综合桃花 | 精品国产免费一区二区三区四区 | 日韩女优制服丝袜电影| 亚洲免费观看在线视频| 久久精品国产免费| 欧美中文字幕一区二区三区亚洲| 精品久久久久久久久久久久久久久久久 | 成人精品小蝌蚪| 欧美一级片在线看| 一区二区三区美女| 成人一区在线看| 日韩午夜精品视频| 亚洲精品第1页|