亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? sdr_sdram.vhd

?? SDRAM通用接口程序
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
--#######################################################################
--
--  LOGIC CORE:          SDR SDRAM Controller							
--  MODULE NAME:         sdr_sdram()
--  COMPANY:             Altera Corporation
--                       www.altera.com		
--
--  REVISION HISTORY:  
--
--    Revision 1.1  06/06/2000	Description: Initial Release.
--
--  FUNCTIONAL DESCRIPTION:
--
--  This module is the top level module for the SDR SDRAM controller.
--
--
--  Copyright (C) 1991-2000 Altera Corporation  
--
--#######################################################################



library ieee;
use ieee.std_logic_1164.all;
    


entity sdr_sdram is
	
    generic (
         ASIZE          : integer := 23;
         DSIZE          : integer := 32;
         ROWSIZE        : integer := 12;
         COLSIZE        : integer := 9;
         BANKSIZE       : integer := 2;
         ROWSTART       : integer := 9;         
         COLSTART       : integer := 0;         
         BANKSTART      : integer := 20			
    );

    port (
         CLK            : in      std_logic;                                   --System Clock
         RESET_N        : in      std_logic;                                   --System Reset
         ADDR           : in      std_logic_vector(ASIZE-1 downto 0);          --Address for controller requests
         CMD            : in      std_logic_vector(2 downto 0);                --Controller command 
         CMDACK         : out     std_logic;                                   --Controller command acknowledgement
         DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);          --Data input
         DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);          --Data output
         DM             : in      std_logic_vector(DSIZE/8-1 downto 0);        --Data mask input
         SA             : out     std_logic_vector(11 downto 0);               --SDRAM address output
         BA             : out     std_logic_vector(1 downto 0);                --SDRAM bank address
         CS_N           : out     std_logic_vector(1 downto 0);                --SDRAM Chip Selects
         CKE            : out     std_logic;                                   --SDRAM clock enable
         RAS_N          : out     std_logic;                                   --SDRAM Row address Strobe
         CAS_N          : out     std_logic;                                   --SDRAM Column address Strobe
         WE_N           : out     std_logic;                                   --SDRAM write enable
         DQ             : inout   std_logic_vector(DSIZE-1 downto 0);          --SDRAM data bus
         DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)         --SDRAM data mask lines
	);
end sdr_sdram;





architecture RTL of sdr_sdram is

-- component declarations
	
    component command
         generic (
              ASIZE          : integer := 23;
              DSIZE          : integer := 32;
              ROWSIZE        : integer := 12;
              COLSIZE        : integer := 9;
              BANKSIZE       : integer := 2;
              ROWSTART       : integer := 9;          -- Starting position of the row address within ADDR   
              COLSTART       : integer := 0;          -- Starting position of the column address within ADDR
              BANKSTART      : integer := 20          -- Starting position of the bank address within ADDR
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
              RESET_N        : in      std_logic;                              -- System Reset
              SADDR          : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
              NOP            : in      std_logic;                              -- Decoded NOP command
              READA          : in      std_logic;                              -- Decoded READA command
              WRITEA         : in      std_logic;                              -- Decoded WRITEA command
              REFRESH        : in      std_logic;                              -- Decoded REFRESH command
              PRECHARGE      : in      std_logic;                              -- Decoded PRECHARGE command
              LOAD_MODE      : in      std_logic;                              -- Decoded LOAD_MODE command
              SC_CL          : in      std_logic_vector(1 downto 0);           -- Programmed CAS latency
              SC_RC          : in      std_logic_vector(1 downto 0);           -- Programmed RC delay
              SC_RRD         : in      std_logic_vector(3 downto 0);           -- Programmed RRD delay
              SC_PM          : in      std_logic;                              -- programmed Page Mode
              SC_BL          : in      std_logic_vector(3 downto 0);           -- Programmed burst length
              REF_REQ        : in      std_logic;                              -- Hidden refresh request
              REF_ACK        : out     std_logic;                              -- Refresh request acknowledge
              CM_ACK         : out     std_logic;                              -- Command acknowledge
              OE             : out     std_logic;                              -- OE signal for data path module
              SA             : out     std_logic_vector(11 downto 0);          -- SDRAM address
              BA             : out     std_logic_vector(1 downto 0);           -- SDRAM bank address
              CS_N           : out     std_logic_vector(1 downto 0);           -- SDRAM chip selects
              CKE            : out     std_logic;                              -- SDRAM clock enable
              RAS_N          : out     std_logic;                              -- SDRAM RAS
              CAS_N          : out     std_logic;                              -- SDRAM CAS
              WE_N           : out     std_logic                               -- SDRAM WE_N
         );
    end component;
	
	
    component sdr_data_path
         generic (
              DSIZE : integer := 32
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          OE             : in      std_logic;                              -- Data output(to the SDRAM) enable
	          DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);     -- Data input from the host
	          DM             : in      std_logic_vector(DSIZE/8-1 downto 0);   -- byte data masks
	          DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);     -- Read data output to host
	          DQIN           : in      std_logic_vector(DSIZE-1 downto 0);     -- SDRAM data bus
	          DQOUT          : out     std_logic_vector(DSIZE-1 downto 0);
              DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)    -- SDRAM data mask ouputs
	     );
    end component;
	
	
    component control_interface
         generic (
              ASIZE : integer := 32
         );
         port (
	          CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          CMD            : in      std_logic_vector(2 downto 0);           -- Command input
	          ADDR           : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
	          REF_ACK        : in      std_logic;                              -- Refresh request acknowledge
	          CM_ACK         : in      std_logic;                              -- Command acknowledge
	          NOP	          : out     std_logic;                              -- Decoded NOP command
	          READA          : out     std_logic;                              -- Decoded READA command
	          WRITEA         : out     std_logic;                              -- Decoded WRITEA command
	          REFRESH        : out     std_logic;                              -- Decoded REFRESH command
	          PRECHARGE      : out     std_logic;                              -- Decoded PRECHARGE command
	          LOAD_MODE      : out     std_logic;                              -- Decoded LOAD_MODE command
	          SADDR          : out     std_logic_vector(ASIZE-1 downto 0);     -- Registered version of ADDR
	          SC_CL          : out     std_logic_vector(1 downto 0);           -- Programmed CAS latency
	          SC_RC          : out     std_logic_vector(1 downto 0);           -- Programmed RC delay
	          SC_RRD         : out     std_logic_vector(3 downto 0);           -- Programmed RRD delay
	          SC_PM          : out     std_logic;                              -- programmed Page Mode
	          SC_BL          : out     std_logic_vector(3 downto 0);           -- Programmed burst length
	          REF_REQ        : out     std_logic;                              -- Hidden refresh request
	          CMD_ACK        : out     std_logic	                              -- Command acknowledge
	     );
    end component;

    attribute syn_black_box: boolean;

	component pll1
         port (
              inclock        : in      std_logic;
              clock1         : out     std_logic;
              locked         : out     std_logic
         );

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美羞羞免费网站| 日本伊人午夜精品| 777xxx欧美| 福利一区二区在线观看| 亚洲成人动漫在线免费观看| 日本一区二区三区视频视频| 91精品国产综合久久婷婷香蕉| 成人午夜视频在线| 美女脱光内衣内裤视频久久网站| 日韩美女精品在线| 精品国产一区久久| 欧美日韩在线播放三区四区| 成人app网站| 精品一区精品二区高清| 亚洲精品乱码久久久久久| 久久综合成人精品亚洲另类欧美| 欧美日韩的一区二区| av色综合久久天堂av综合| 九九久久精品视频| 日韩av成人高清| 一区二区三区中文字幕电影| 国产日韩成人精品| 亚洲日本一区二区| 亚洲永久免费视频| 国产欧美日韩精品在线| 精品国产成人系列| 欧美精品日韩一区| 日本一区二区不卡视频| 欧美乱妇15p| 欧美日韩电影在线| 欧美性生活一区| a美女胸又www黄视频久久| 国产乱一区二区| 卡一卡二国产精品 | 国产无一区二区| 日韩免费看的电影| 日韩美一区二区三区| 日韩欧美www| 日韩一区二区在线看| 欧美久久免费观看| 欧美精品欧美精品系列| 欧美男男青年gay1069videost | 色综合色狠狠综合色| 丁香天五香天堂综合| 国产成人精品亚洲日本在线桃色| 精品一区二区三区视频在线观看| 久久精品国产秦先生| 激情久久久久久久久久久久久久久久| 久久成人18免费观看| 狠狠色综合播放一区二区| 国产一区二区三区免费看| 韩国成人精品a∨在线观看| 国产伦精品一区二区三区在线观看| 久久草av在线| 国产成都精品91一区二区三| 成人福利视频在线看| 一本久道中文字幕精品亚洲嫩| 91成人国产精品| 欧美日韩高清影院| 日韩一卡二卡三卡四卡| 2020国产精品自拍| 国产欧美一区二区在线| 亚洲丝袜另类动漫二区| 亚洲大片一区二区三区| 蜜臀av性久久久久蜜臀aⅴ四虎| 国产中文一区二区三区| 国产suv一区二区三区88区| 91丨九色丨尤物| 欧美色爱综合网| 精品国产一区二区三区四区四| 国产农村妇女精品| 一区二区三区精品在线| 久久99精品国产91久久来源| 成人黄页毛片网站| 欧美视频第二页| 精品国产百合女同互慰| 国产精品国产馆在线真实露脸 | 国产精品色呦呦| 一区二区免费在线播放| 日本成人在线一区| 粗大黑人巨茎大战欧美成人| 欧美三级视频在线观看| 久久久亚洲午夜电影| 一区二区三区日韩| 国精品**一区二区三区在线蜜桃| 91一区二区在线| 日韩欧美国产三级电影视频| 亚洲视频资源在线| 久久99国产精品免费网站| 91视频在线观看免费| 日韩一区二区精品葵司在线| 国产精品福利一区二区| 日韩av二区在线播放| 99精品视频一区| 日韩精品一区二区三区视频播放| 亚洲欧洲综合另类| 久久99精品久久久久久久久久久久| 丁香婷婷综合色啪| 日韩手机在线导航| 亚洲一区二区三区在线| 国产不卡免费视频| 日韩精品一区二区三区四区| 又紧又大又爽精品一区二区| 国产成人免费在线视频| 91精品久久久久久久91蜜桃| 18欧美乱大交hd1984| 国产伦精品一区二区三区视频青涩| 欧美性做爰猛烈叫床潮| 中文字幕乱码一区二区免费| 精品午夜久久福利影院| 欧美日韩国产首页| 《视频一区视频二区| 国产精品一区二区黑丝| 日韩欧美一级在线播放| 亚洲永久精品国产| 欧美国产日韩在线观看| 琪琪一区二区三区| 欧美性生活久久| 亚洲精品国产精华液| 成人av在线一区二区| 久久女同精品一区二区| 久久精品久久久精品美女| 欧美性受xxxx| 亚洲一区二区三区爽爽爽爽爽| 成人视屏免费看| 久久精品在这里| 久久aⅴ国产欧美74aaa| 欧美一级生活片| 调教+趴+乳夹+国产+精品| 欧美性猛交一区二区三区精品| 亚洲天堂免费看| a亚洲天堂av| 中文字幕第一页久久| 国产麻豆精品视频| 国产日韩欧美精品综合| 国产成人av一区二区三区在线观看| 2欧美一区二区三区在线观看视频| 美日韩一级片在线观看| 日韩精品一区二区在线| 欧美一级黄色录像| 欧美日韩一区小说| 91九色最新地址| 国产精品久久久久久久久快鸭| 一本久道久久综合中文字幕| 国产欧美视频一区二区三区| 国产福利不卡视频| 国产精品无人区| 成人黄色免费短视频| 中文字幕一区二区视频| av一区二区三区四区| 一区二区三区四区乱视频| 欧美日韩一区二区不卡| 五月婷婷综合网| 日韩欧美你懂的| 国产一区欧美二区| 欧美国产一区视频在线观看| 91老师国产黑色丝袜在线| 亚洲福利一区二区三区| 欧美一区二区日韩一区二区| 激情综合五月婷婷| 国产欧美精品国产国产专区| 91免费国产在线观看| 亚洲va韩国va欧美va精品 | 日韩亚洲国产中文字幕欧美| 久草中文综合在线| 欧美国产日韩一二三区| 91精品福利视频| 奇米在线7777在线精品| 国产区在线观看成人精品| 99久久综合色| 亚洲成人av资源| 久久久99久久精品欧美| 日本韩国一区二区| 日韩电影网1区2区| 国产视频不卡一区| 91久久精品一区二区三| 精品一二三四区| 亚洲精品乱码久久久久久黑人| 日韩欧美资源站| jizz一区二区| 免费成人av在线播放| 日韩理论片网站| 精品国产免费人成在线观看| 色视频成人在线观看免| 亚洲激情男女视频| 国产成人免费视频网站高清观看视频| 亚洲一区二区综合| 日韩精品最新网址| 9191久久久久久久久久久| 韩国精品主播一区二区在线观看| 亚洲精品少妇30p| 欧美成人a∨高清免费观看| 色欧美片视频在线观看| 六月丁香婷婷久久| 亚洲一区视频在线| 中文字幕精品一区| 日韩欧美在线综合网| 色呦呦日韩精品| 国产 欧美在线| 强制捆绑调教一区二区|