亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? mem_interface_top_rd_data_0.txt

?? 基于FPGA 實現(xiàn)DDR SDRAM的控制器
?? TXT
?? 第 1 頁 / 共 2 頁
字號:
///////////////////////////////////////////////////////////////////////////////
// Copyright (c) 2005 Xilinx, Inc.
// This design is confidential and proprietary of Xilinx, All Rights Reserved.
///////////////////////////////////////////////////////////////////////////////
//   ____  ____
//  /   /\/   /
// /___/  \  /   Vendor             : Xilinx
// \   \   \/    Version            : $Name: mig_v1_7 $
//  \   \        Application        : MIG
//  /   /        Filename           : mem_interface_top_rd_data_0.v
// /___/   /\    Date Last Modified : $Date: 2007/02/15 12:06:16 $
// \   \  /  \   Date Created       : Mon May 2 2005
//  \___\/\___\
//
// Device      : Virtex-4
// Design Name : DDR SDRAM
// Description: The delay between the read data with respect to the command 
//              issued is calculted in terms of no. of clocks. This data is
//              then stored into the FIFOs and then read back and given as 
//              the ouput for comparison.
///////////////////////////////////////////////////////////////////////////////

`timescale 1ns / 1ps

`include "../rtl/mem_interface_top_parameters_0.v"

module mem_interface_top_rd_data_0
  (
   input                     CLK,
   input                     RESET,
   input                     ctrl_rden,
   input [`data_width-1:0]   READ_DATA_RISE,
   input [`data_width-1:0]   READ_DATA_FALL,
   output                    READ_DATA_VALID,
   output                    comp_done,
   output [`data_width-1:0]  READ_DATA_FIFO_RISE,
   output [`data_width-1:0]  READ_DATA_FIFO_FALL
   );


   reg [`ReadEnable-1:0]     rd_en_r1;
   reg [`ReadEnable-1:0]     rd_en_r2;
   reg [`ReadEnable-1:0]     rd_en_r3;
   reg [`ReadEnable-1:0]     rd_en_r4;
   reg [`ReadEnable-1:0]     rd_en_r5;
   reg [`ReadEnable-1:0]     rd_en_r6;
   reg [`ReadEnable-1:0]     rd_en_r7;
   reg                       comp_done_r;
   reg                       comp_done_r1;
   reg                       comp_done_r2;
   reg                       rst_r;
   reg [`data_strobe_width-1:0] rd_en_rise ;
   reg [`data_strobe_width-1:0] rd_en_fall ;
   reg                          fifo_rd_enable;
   reg                          fifo_rd_enable1;
   wire [`ReadEnable-1:0]       ctrl_rden1;
   wire [`ReadEnable-1:0]       first_rising_rden ;
   wire comp_done_0; 
wire comp_done_1; 
   wire [2:0] rise_clk_count0;
wire [2:0] fall_clk_count0;

wire [2:0] rise_clk_count1;
wire [2:0] fall_clk_count1;


   
  wire  read_data_valid0;
  

  wire  read_data_valid1;
  

  wire  read_data_valid2;
  

  wire  read_data_valid3;
  

  wire  read_data_valid4;
  

  wire  read_data_valid5;
  

  wire  read_data_valid6;
  

  wire  read_data_valid7;
  

   assign    ctrl_rden1 = { ctrl_rden , ctrl_rden };
   assign    READ_DATA_VALID = read_data_valid0;

   mem_interface_top_pattern_compare8 pattern_0
        ( .clk              (CLK),
          .rst              (RESET),
          .ctrl_rden        (ctrl_rden1[0]),
          .rd_data_rise     (READ_DATA_RISE[31 : 24]),
          .rd_data_fall     (READ_DATA_FALL[31 : 24]),
          .comp_done        (comp_done_0),
          .first_rising     (first_rising_rden[0]),
          .rise_clk_count   (rise_clk_count0),
          .fall_clk_count   (fall_clk_count0)
        );


mem_interface_top_pattern_compare8 pattern_1
        ( .clk              (CLK),
          .rst              (RESET),
          .ctrl_rden        (ctrl_rden1[1]),
          .rd_data_rise     (READ_DATA_RISE[63 : 56]),
          .rd_data_fall     (READ_DATA_FALL[63 : 56]),
          .comp_done        (comp_done_1),
          .first_rising     (first_rising_rden[1]),
          .rise_clk_count   (rise_clk_count1),
          .fall_clk_count   (fall_clk_count1)
        );



   always @( posedge CLK )
     rst_r <= RESET;

   always @(posedge CLK) begin
      if(rst_r)
        begin
           rd_en_r1 <= `ReadEnable'h0;
           rd_en_r2 <= `ReadEnable'h0;
           rd_en_r3 <= `ReadEnable'h0;
           rd_en_r4 <= `ReadEnable'h0;
           rd_en_r5 <= `ReadEnable'h0;
           rd_en_r6 <= `ReadEnable'h0;
           rd_en_r7 <= `ReadEnable'h0;
        end
      else
        begin
           rd_en_r1 <= ctrl_rden1;
           rd_en_r2 <= rd_en_r1;
           rd_en_r3 <= rd_en_r2;
           rd_en_r4 <= rd_en_r3;
           rd_en_r5 <= rd_en_r4;
           rd_en_r6 <= rd_en_r5;
           rd_en_r7 <= rd_en_r6;
        end
   end

   always @(posedge CLK) begin
      if(rst_r)
        begin
           comp_done_r  <= 1'b0;
           comp_done_r1 <= 1'b0;
           comp_done_r2 <= 1'b0;
        end
      else
        begin
           comp_done_r  <=  comp_done_0 && comp_done_1  ;
           comp_done_r1 <= comp_done_r;
           comp_done_r2 <= comp_done_r1;
        end
   end

   assign comp_done = (rst_r == 1'b1) ? 1'b0 :  comp_done_0 && comp_done_1  ;

   
always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[0] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[0] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[0] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[0] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[0] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[0] <= rd_en_r6[0];

    default :
        rd_en_rise[0] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[0] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[0] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[0] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[0] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[0] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[0] <= rd_en_r6[0];

    default :
        rd_en_fall[0] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[1] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[1] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[1] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[1] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[1] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[1] <= rd_en_r6[0];

    default :
        rd_en_rise[1] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[1] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[1] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[1] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[1] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[1] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[1] <= rd_en_r6[0];

    default :
        rd_en_fall[1] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[2] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[2] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[2] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[2] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[2] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[2] <= rd_en_r6[0];

    default :
        rd_en_rise[2] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[2] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[2] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[2] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[2] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[2] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[2] <= rd_en_r6[0];

    default :
        rd_en_fall[2] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[3] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[3] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[3] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[3] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[3] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[3] <= rd_en_r6[0];

    default :
        rd_en_rise[3] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[3] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[3] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[3] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[3] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[3] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[3] <= rd_en_r6[0];

    default :
        rd_en_fall[3] <= 1'b0;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产成人av网| 国产精品亚洲人在线观看| 99久久精品国产精品久久| 国产精品色哟哟| 91丨porny丨在线| 自拍偷拍亚洲激情| 日本高清不卡视频| 亚洲一区二区在线免费观看视频| 一区二区三区在线视频播放| 老色鬼精品视频在线观看播放| 欧美一区二区视频在线观看2022| 秋霞影院一区二区| 精品盗摄一区二区三区| 国产高清在线精品| 亚洲视频每日更新| 制服丝袜亚洲精品中文字幕| 久久99最新地址| 亚洲国产精品黑人久久久| 91视频com| 天天综合色天天| 久久理论电影网| 色呦呦日韩精品| 三级一区在线视频先锋 | 成人app网站| 亚洲一区二区三区在线| 精品久久久久一区| 色综合久久久网| 全国精品久久少妇| 国产精品入口麻豆九色| 欧美日韩一区二区三区免费看| 精品一区二区影视| 一区二区视频在线| 精品久久国产老人久久综合| 色av成人天堂桃色av| 精品一二三四区| 亚洲精品免费播放| 久久久91精品国产一区二区三区| 欧美亚洲国产bt| 国产99久久久国产精品潘金| 偷偷要91色婷婷| 亚洲婷婷在线视频| wwwwww.欧美系列| 欧美视频一区二区三区在线观看 | 亚洲精品乱码久久久久久日本蜜臀| 欧美成人a视频| 欧美午夜精品久久久久久超碰 | 亚洲一级在线观看| 国产精品乱码人人做人人爱| 91精品国产91久久久久久一区二区| fc2成人免费人成在线观看播放 | 九色|91porny| 国产欧美日韩在线看| 日韩欧美电影在线| 欧美手机在线视频| 北条麻妃一区二区三区| 国产在线精品免费| 免费不卡在线视频| 亚洲成年人影院| 亚洲永久免费av| 亚洲日本在线天堂| 中文字幕中文字幕在线一区 | 国产精品亚洲一区二区三区妖精| 青青草原综合久久大伊人精品 | 久久久久久久久久久电影| 欧美日韩一区高清| 欧美综合亚洲图片综合区| 99热精品一区二区| 成人激情黄色小说| 粉嫩绯色av一区二区在线观看| 极品销魂美女一区二区三区| 日韩av不卡一区二区| 偷拍自拍另类欧美| 婷婷丁香久久五月婷婷| 五月综合激情日本mⅴ| 亚洲综合成人在线| 亚洲成人精品一区二区| 亚洲成av人片在线观看| 亚洲成人高清在线| 日韩影院免费视频| 青青国产91久久久久久| 久久机这里只有精品| 精品亚洲国产成人av制服丝袜| 国产在线视频不卡二| 韩国女主播一区二区三区| 国精产品一区一区三区mba桃花 | 欧美大片一区二区| 精品国内二区三区| 久久免费视频色| 国产精品久久久久久久久免费樱桃| 国产精品麻豆视频| 亚洲精品国产成人久久av盗摄 | 中文字幕在线不卡一区二区三区| 日本一区免费视频| 亚洲人午夜精品天堂一二香蕉| 亚洲摸摸操操av| 五月天激情综合网| 美女精品自拍一二三四| 国产精品77777| 91网址在线看| 欧美高清hd18日本| 久久女同精品一区二区| 中文字幕中文字幕在线一区| 亚洲va欧美va天堂v国产综合| 日本 国产 欧美色综合| 国产又黄又大久久| 99精品久久久久久| 欧美精品三级在线观看| 精品国产一区二区在线观看| 国产精品免费av| 一区二区三区日韩精品视频| 日本在线不卡视频一二三区| 国产精品一区二区91| 色婷婷综合久色| 欧美zozo另类异族| 一区二区三区视频在线观看| 韩国视频一区二区| 色婷婷亚洲综合| 精品动漫一区二区三区在线观看| 亚洲精品久久久久久国产精华液| 日本三级亚洲精品| 91老司机福利 在线| 欧美日韩视频专区在线播放| 亚洲国产精品成人综合| 午夜视频一区二区| 成人激情文学综合网| 欧美一区在线视频| 亚洲蜜臀av乱码久久精品| 国内精品伊人久久久久av一坑 | 欧美一区二区三区日韩| 国产精品麻豆网站| 紧缚捆绑精品一区二区| 欧美亚洲免费在线一区| 国产三级欧美三级日产三级99| 五月婷婷久久丁香| 97精品电影院| 国产欧美一区二区精品忘忧草| 丝袜美腿成人在线| 在线免费不卡视频| 中文字幕欧美一| 国产高清不卡二三区| 91精品一区二区三区久久久久久| 亚洲欧美另类综合偷拍| 国产传媒日韩欧美成人| 日韩欧美一卡二卡| 性做久久久久久久久| 91最新地址在线播放| 国产欧美精品区一区二区三区 | 色欧美片视频在线观看| 国产亚洲一区二区三区在线观看 | 国产成人aaaa| 精品久久久久久无| 日本免费新一区视频| 欧美性一二三区| 一区二区三区四区av| 91性感美女视频| 中文字幕五月欧美| 不卡视频在线观看| 日本一区二区动态图| 国产精品18久久久久久vr| 久久久久国产精品免费免费搜索| 美日韩黄色大片| 日韩欧美国产精品| 日韩av一区二区三区| 91精品免费在线观看| 麻豆视频一区二区| 精品国产一区二区三区久久影院| 九色综合国产一区二区三区| 欧美成人激情免费网| 国内精品嫩模私拍在线| 欧美成人三级电影在线| 美国十次了思思久久精品导航| 欧美一卡二卡在线观看| 久久成人久久鬼色| 久久蜜桃香蕉精品一区二区三区| 激情久久久久久久久久久久久久久久| 日韩免费福利电影在线观看| 国产一区二区三区黄视频 | 国产精品二区一区二区aⅴ污介绍| 国产成a人亚洲精品| 中文字幕av一区二区三区免费看| 成人中文字幕电影| 亚洲欧美一区二区三区孕妇| 欧美性做爰猛烈叫床潮| 奇米综合一区二区三区精品视频| 精品91自产拍在线观看一区| 国产成人精品亚洲午夜麻豆| 中文字幕在线播放不卡一区| 色菇凉天天综合网| 热久久久久久久| 欧美激情在线一区二区三区| 99久久精品国产导航| 婷婷综合在线观看| 久久久美女毛片| 一本一道综合狠狠老| 99精品视频一区二区| 婷婷一区二区三区| 国产亚洲成年网址在线观看| 91美女福利视频| 久久不见久久见免费视频1| 国产女人18水真多18精品一级做|