亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? frequency_divider.fit.rpt

?? 用VERILOG HDL實現的任意 頻率分頻器源代碼
?? RPT
?? 第 1 頁 / 共 3 頁
字號:
Fitter report for Frequency_divider
Sun Aug 17 15:20:55 2008
Version 5.0 Build 148 04/26/2005 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Fitter Device Options
  5. Fitter Equations
  6. Pin-Out File
  7. Fitter Resource Usage Summary
  8. Input Pins
  9. Output Pins
 10. I/O Bank Usage
 11. All Package Pins
 12. Output Pin Default Load For Reported TCO
 13. Fitter Resource Utilization by Entity
 14. Delay Chain Summary
 15. Pad To Core Delay Chain Fanout
 16. Control Signals
 17. Global & Other Fast Signals
 18. Non-Global High Fan-Out Signals
 19. Interconnect Usage Summary
 20. LAB Logic Elements
 21. LAB-wide Signals
 22. LAB Signals Sourced
 23. LAB Signals Sourced Out
 24. LAB Distinct Inputs
 25. Fitter Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic       
functions, and any output files any of the foregoing           
(including device programming or simulation files), and any    
associated documentation or information are expressly subject  
to the terms and conditions of the Altera Program License      
Subscription Agreement, Altera MegaCore Function License       
Agreement, or other applicable license agreement, including,   
without limitation, that your use is for the sole purpose of   
programming logic devices manufactured by Altera and sold by   
Altera or its authorized distributors.  Please refer to the    
applicable agreement for further details.



+------------------------------------------------------------------+
; Fitter Summary                                                   ;
+-----------------------+------------------------------------------+
; Fitter Status         ; Successful - Sun Aug 17 15:20:55 2008    ;
; Quartus II Version    ; 5.0 Build 148 04/26/2005 SJ Full Version ;
; Revision Name         ; Frequency_divider                        ;
; Top-level Entity Name ; F_Div_20                                 ;
; Family                ; Cyclone                                  ;
; Device                ; EP1C3T100C6                              ;
; Timing Models         ; Final                                    ;
; Total logic elements  ; 12 / 2,910 ( < 1 % )                     ;
; Total pins            ; 3 / 65 ( 4 % )                           ;
; Total virtual pins    ; 0                                        ;
; Total memory bits     ; 0 / 59,904 ( 0 % )                       ;
; Total PLLs            ; 0 / 1 ( 0 % )                            ;
+-----------------------+------------------------------------------+


+----------------------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                                      ;
+----------------------------------------------------+--------------------------------+--------------------------------+
; Option                                             ; Setting                        ; Default Value                  ;
+----------------------------------------------------+--------------------------------+--------------------------------+
; Device                                             ; EP1C3T100C6                    ;                                ;
; Use smart compilation                              ; Off                            ; Off                            ;
; Placement Effort Multiplier                        ; 1.0                            ; 1.0                            ;
; Router Effort Multiplier                           ; 1.0                            ; 1.0                            ;
; Optimize Hold Timing                               ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
; Optimize Fast-Corner Timing                        ; Off                            ; Off                            ;
; Optimize Timing                                    ; Normal compilation             ; Normal compilation             ;
; Optimize IOC Register Placement for Timing         ; On                             ; On                             ;
; Limit to One Fitting Attempt                       ; Off                            ; Off                            ;
; Final Placement Optimizations                      ; Automatically                  ; Automatically                  ;
; Fitter Initial Placement Seed                      ; 1                              ; 1                              ;
; Slow Slew Rate                                     ; Off                            ; Off                            ;
; PCI I/O                                            ; Off                            ; Off                            ;
; Weak Pull-Up Resistor                              ; Off                            ; Off                            ;
; Enable Bus-Hold Circuitry                          ; Off                            ; Off                            ;
; Auto Global Memory Control Signals                 ; Off                            ; Off                            ;
; Auto Packed Registers -- Cyclone                   ; Auto                           ; Auto                           ;
; Auto Delay Chains                                  ; On                             ; On                             ;
; Auto Merge PLLs                                    ; On                             ; On                             ;
; Perform Physical Synthesis for Combinational Logic ; Off                            ; Off                            ;
; Perform Register Duplication                       ; Off                            ; Off                            ;
; Perform Register Retiming                          ; Off                            ; Off                            ;
; Fitter Effort                                      ; Auto Fit                       ; Auto Fit                       ;
; Physical Synthesis Effort Level                    ; Normal                         ; Normal                         ;
; Logic Cell Insertion - Logic Duplication           ; Auto                           ; Auto                           ;
; Auto Register Duplication                          ; Off                            ; Off                            ;
; Auto Global Clock                                  ; On                             ; On                             ;
; Auto Global Register Control Signals               ; On                             ; On                             ;
+----------------------------------------------------+--------------------------------+--------------------------------+


+-------------------------------------------------------------------------+
; Fitter Device Options                                                   ;
+----------------------------------------------+--------------------------+
; Option                                       ; Setting                  ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
; Enable INIT_DONE output                      ; Off                      ;
; Configuration scheme                         ; Active Serial            ;
; Error detection CRC                          ; Off                      ;
; Reserve all unused pins                      ; As output driving ground ;
; Base pin-out file on sameframe device        ; Off                      ;
+----------------------------------------------+--------------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in D:/Prac/QuartusII/Frequency_divider/Frequency_divider.fit.eqn.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/Prac/QuartusII/Frequency_divider/Frequency_divider.pin.


+--------------------------------------------------------------------+
; Fitter Resource Usage Summary                                      ;
+---------------------------------------------+----------------------+
; Resource                                    ; Usage                ;
+---------------------------------------------+----------------------+
; Total logic elements                        ; 12 / 2,910 ( < 1 % ) ;
;     -- Combinational with no register       ; 3                    ;
;     -- Register only                        ; 0                    ;
;     -- Combinational with a register        ; 9                    ;
;                                             ;                      ;
; Logic element usage by number of LUT inputs ;                      ;
;     -- 4 input functions                    ; 3                    ;
;     -- 3 input functions                    ; 1                    ;
;     -- 2 input functions                    ; 7                    ;
;     -- 1 input functions                    ; 1                    ;
;     -- 0 input functions                    ; 0                    ;
;                                             ;                      ;
; Logic elements by mode                      ;                      ;
;     -- normal mode                          ; 5                    ;
;     -- arithmetic mode                      ; 7                    ;
;     -- qfbk mode                            ; 0                    ;
;     -- register cascade mode                ; 0                    ;
;     -- synchronous clear/load mode          ; 8                    ;
;     -- asynchronous clear/load mode         ; 0                    ;
;                                             ;                      ;
; Total LABs                                  ; 2 / 291 ( < 1 % )    ;
; Logic elements in carry chains              ; 8                    ;
; User inserted logic elements                ; 0                    ;
; Virtual pins                                ; 0                    ;
; I/O pins                                    ; 3 / 65 ( 4 % )       ;
;     -- Clock pins                           ; 1 / 2 ( 50 % )       ;
; Global signals                              ; 1                    ;
; M4Ks                                        ; 0 / 13 ( 0 % )       ;
; Total memory bits                           ; 0 / 59,904 ( 0 % )   ;
; Total RAM block bits                        ; 0 / 59,904 ( 0 % )   ;
; Global clocks                               ; 1 / 8 ( 12 % )       ;
; Maximum fan-out node                        ; Fin                  ;
; Maximum fan-out                             ; 9                    ;
; Total fan-out                               ; 50                   ;
; Average fan-out                             ; 2.94                 ;
+---------------------------------------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                    ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name    ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Fin     ; 10    ; 1        ; 0            ; 8            ; 2           ; 9                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; Reset_N ; 23    ; 1        ; 0            ; 2            ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                   ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久国产三级精品| 久久久777精品电影网影网 | 91久久一区二区| 日韩三级视频中文字幕| 国产精品麻豆久久久| 免费观看日韩电影| 欧美在线短视频| 国产精品麻豆欧美日韩ww| 另类小说视频一区二区| 欧美性猛片xxxx免费看久爱| 国产丝袜美腿一区二区三区| 麻豆精品一区二区三区| 欧美日韩黄视频| 亚洲日本护士毛茸茸| 国产精品2024| www国产成人| 免费一级片91| 91精品国产综合久久香蕉的特点 | 欧美成人video| 亚洲成av人片在www色猫咪| 91在线视频播放地址| 欧美国产一区在线| 国产盗摄精品一区二区三区在线 | 91福利视频网站| 国产精品欧美一级免费| 高清不卡一区二区| 久久久蜜臀国产一区二区| 国产一区二区三区免费看| 日韩欧美在线观看一区二区三区| 视频一区二区三区中文字幕| 欧美视频一区二区三区| 亚洲成人精品在线观看| 欧美日韩综合在线免费观看| 亚洲电影一区二区| 666欧美在线视频| 丝袜美腿亚洲色图| 日韩午夜在线观看视频| 久久精品理论片| 亚洲精品一区二区三区99| 精品一区二区在线播放| 国产亚洲女人久久久久毛片| 成人激情午夜影院| 成人免费一区二区三区视频 | 在线播放亚洲一区| 麻豆精品一区二区三区| 26uuu亚洲综合色| 成人动漫av在线| 亚洲综合网站在线观看| 91精品在线麻豆| 国产麻豆视频一区| 国产精品国产a级| 欧美午夜一区二区三区免费大片| 午夜av区久久| 久久久久久久久久久黄色| av在线不卡免费看| 亚洲国产欧美在线人成| 欧美成人一区二区三区| 成人av资源在线观看| 亚洲欧美视频在线观看| 欧美精品久久一区二区三区| 韩国精品免费视频| 亚洲女女做受ⅹxx高潮| 91精品国产91久久久久久最新毛片 | 麻豆精品一二三| 国产精品国产精品国产专区不片| 欧美丝袜丝交足nylons图片| 国产一区91精品张津瑜| 中文字幕亚洲电影| 欧美一区二区三区免费观看视频 | 中文一区二区完整视频在线观看| 在线国产电影不卡| 国产在线精品免费| 一区二区三区美女视频| 久久影院午夜论| 欧美日韩一区二区三区视频| 国产乱子伦一区二区三区国色天香| 亚洲色图欧洲色图| 欧美不卡一二三| 欧美午夜免费电影| www.日韩av| 国产尤物一区二区在线| 偷拍与自拍一区| 亚洲日本在线天堂| 国产欧美va欧美不卡在线| 3d成人h动漫网站入口| av在线不卡电影| 国产精品亚洲第一区在线暖暖韩国| 五月天中文字幕一区二区| 国产精品国产三级国产普通话蜜臀| 欧美成人一区二区| 欧美精品日韩一区| 在线看国产一区| 91视频.com| 成人91在线观看| 国产激情视频一区二区在线观看 | 日本不卡高清视频| 一区二区高清视频在线观看| 中文字幕一区二区三区视频 | 一区二区三区精密机械公司| 中文av一区特黄| 国产亚洲成av人在线观看导航| 欧美精品色综合| 欧美三级蜜桃2在线观看| 色偷偷久久人人79超碰人人澡| 大美女一区二区三区| 国内精品伊人久久久久av一坑 | 一区二区久久久| 亚洲免费观看高清完整| 亚洲天天做日日做天天谢日日欢 | 亚洲电影激情视频网站| 亚洲人成精品久久久久| 亚洲婷婷国产精品电影人久久| 国产精品美女久久久久av爽李琼 | 成人免费va视频| 风间由美一区二区av101| 国产精品 欧美精品| 国产一区二区三区| 国产成人在线视频网站| 国产91精品久久久久久久网曝门| 成人午夜精品在线| eeuss国产一区二区三区| 91小视频免费观看| 欧美午夜在线观看| 欧美一区二区三区视频免费| 精品国产在天天线2019| 国产香蕉久久精品综合网| 国产女人aaa级久久久级| 中文字幕一区三区| 亚洲伦理在线免费看| 午夜视频久久久久久| 日韩精品成人一区二区在线| 经典三级视频一区| 国产成人啪午夜精品网站男同| 成人动漫中文字幕| 欧美四级电影在线观看| 日韩美女一区二区三区四区| 久久综合九色综合久久久精品综合| 国产亚洲欧美在线| 一区二区不卡在线视频 午夜欧美不卡在| 亚洲一级二级三级| 麻豆精品蜜桃视频网站| 成人亚洲一区二区一| 欧美日韩在线播放一区| 日韩精品中文字幕在线一区| 国产精品午夜春色av| 亚洲成人1区2区| 国产成人亚洲综合a∨婷婷图片 | 久久99久久精品| 成人动漫视频在线| 51久久夜色精品国产麻豆| 亚洲国产精品精华液2区45| 亚洲一区在线看| 国产精品自在在线| 欧美日韩一级大片网址| 国产视频不卡一区| 日本在线不卡一区| 欧美一区二区三区公司| 国产欧美日韩在线| 天涯成人国产亚洲精品一区av| 国产精品香蕉一区二区三区| 欧美日韩国产影片| 欧美国产激情一区二区三区蜜月 | 成人性生交大片免费看中文 | 国产视频在线观看一区二区三区| 一区二区三区四区精品在线视频| 国内精品久久久久影院薰衣草| 欧洲一区在线电影| 日本一区二区免费在线| 日日嗨av一区二区三区四区| 91色porny| 欧美国产一区二区| 国产在线看一区| 欧美高清视频不卡网| 亚洲品质自拍视频| 丁香另类激情小说| 精品国产自在久精品国产| 天堂久久一区二区三区| 91麻豆精品视频| 国产精品美女久久久久aⅴ| 国产在线乱码一区二区三区| 日韩三级精品电影久久久| 亚洲午夜免费视频| 色综合久久久久| 国产精品国产三级国产三级人妇 | 国产精品免费久久| 狠狠色丁香久久婷婷综| 欧美大肚乱孕交hd孕妇| 天堂精品中文字幕在线| 欧美视频完全免费看| 亚洲女人的天堂| 日本精品一区二区三区高清 | 在线观看视频一区| 日韩伦理电影网| a美女胸又www黄视频久久| 国产精品久久久久毛片软件| 国产99久久久久| 中文字幕av一区二区三区| 成人免费电影视频| 综合在线观看色| 在线观看国产精品网站|