亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_sdram_tb.v

?? SDRAM的vegilog代碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          SDR SDRAM Controller test bench			
*  MODULE NAME:         sdr_sdram_tb()
*  COMPANY:             Northwest Logic, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/12/2000     Initial Release.
*         
*             1.1  07/12/2000     Modified to support burst terminate and precharge
*                                 during full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the test bench for the SDR SDRAM controller.
*
*  Trade Secret of Northwest Logic, Inc.  Do not disclose.
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
*
*  Copying or other reproduction of this code except
*  for archival purposes is prohibited without the prior written
*  consent of Northwest Logic.
*
*             RESTRICTED RIGHTS LEGEND
*
*  Use, duplication, or disclosure by the Government is subject to
*  restrictions as set forth in paragraph (b) (3) (B) of the Rights
*  in Technical Data and Computer Software clause in DAR 7-104.9(a).
*
******************************************************************************/
`timescale 1ps / 1ps

module sdr_sdram_tb();


// defines for the testbench
`define         BL              8               // burst length
`define         CL              3               // cas latency
`define         RCD             2               // RCD
`define         LOOP_LENGTH     1024            // memory test loop length


`include        "params.v"


reg                             clk;                    // Generated System Clock
reg                             clk2;                   // staggered system clock for sdram models

reg                             reset_n;                // Reset

reg     [2:0]                   cmd;
reg     [`ASIZE-1:0]            addr;
reg                             ref_ack;
reg     [`DSIZE-1:0]            datain;
reg     [`DSIZE/8-1:0]          dm;


wire                            cmdack;
wire    [`DSIZE-1:0]            dataout;
wire    [11:0]                  sa;
wire    [1:0]                   ba;
wire    [1:0]                   cs_n;
wire                            cke;
wire                            ras_n;
wire                            cas_n;
wire                            we_n;
wire    [`DSIZE-1:0]            dq;
wire    [`DSIZE/8-1:0]          dqm;
reg     [`ASIZE-1:0]            test_data;
reg     [`DSIZE-1:0]            test_addr;
reg     [11:0]                  mode_reg;


integer                         j;
integer                         x,y,z;
integer                         bl;


// SDR SDRAM controller
sdr_sdram sdr_sdram1 (
                .CLK(clk),
                .RESET_N(reset_n),
                .ADDR(addr),
                .CMD(cmd),
                .CMDACK(cmdack),
                .DATAIN(datain),
                .DATAOUT(dataout),
                .DM(dm),
                .SA(sa),
                .BA(ba),
                .CS_N(cs_n),
                .CKE(cke),
                .RAS_N(ras_n),
                .CAS_N(cas_n),
                .WE_N(we_n),
                .DQ(dq),
                .DQM(dqm)
                );

// micron memory models

mt48lc8m16a2 mem00      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem01      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));
                        
mt48lc8m16a2 mem10      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem11      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));


initial begin
        clk = 1;
        clk2 = 1;
        reset_n = 0;                                             // reset the system
        #100000 reset_n = 1;
end


// system clocks

//133mhz clock always block
always begin
        #2750 clk2 = ~clk2;                                  
        #1000 clk = ~clk;
end

//100mhz clock always block
//always begin
//        #3 clk2 = ~clk2;                                  
//        #2 clk = ~clk;
//end



//      write_burst(address, start_value, data_mask, RCD, BL)
//
//      This task performs a write access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      BL              :    BL is the burst length the devices have been configured for.

task    burst_write;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [3 : 0]             BL;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;                             // Issue a WRITEA command
                datain <= start_value;                      // Assert the first data value
                dm     <= data_mask;
                @(cmdack==1);                               // wait for the ack from the controller
                @(posedge clk);
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)               // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to BL
                begin
                         #1000;
                        datain <= start_value + i;          // clock the data into the controller
                        @(posedge clk);
                        
                end
                dm <= 0;
        end
endtask



//      burst_read(address, start_value, CL, RCD, BL)
//
//      This task performs a read access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :       Address in SDRAM to start the burst access
//      start_value     :       Starting value for the burst read sequence.  The read burst task
//                                simply increments and compares the data values from the start_value.
//      CL              :       CAS latency the sdram devices have been configured for.
//      RCD             :       RCD value the controller has been configured for.
//      BL              :       BL is the burst length the sdram devices have been configured for


task    burst_read;

        input   [`ASIZE-1 : 0]         address;
        input   [`DSIZE-1 : 0]         start_value;
        input   [1 : 0]                CL;
        input   [1 : 0]                RCD;
        input   [3 : 0]                BL;
        integer                        i;
        reg     [`DSIZE-1 : 0]         read_data;
        
        begin
                addr  <= address;
                cmd   <= 3'b001;                            // Issue the READA command
                @(cmdack == 1);                             // wait for an ack from the controller
                @(posedge clk);
                #1000;
                cmd <= 3'b000;                              // Issue a NOP
                for (i=1 ; i<=(CL+RCD+1); i=i+1)            // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to burst length(BL), collecting and comparing the data
                begin
                        @(posedge clk);
                        read_data <= dataout;
                        #2000;
                        if (read_data !== start_value + i - 1)
                        begin
                                $display("Read error at %h read %h expected %h", (addr+i-1), read_data, (start_value + i -1));
                                $stop;
                        end
                end
                #1000000;
                cmd <= 3'b100;                           // issue a precharge command to close the page                          
                @(posedge clk);
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;

        end
endtask


//      page_write_burst(address, start_value, data_mask, RCD, length)
//
//      This task performs a page write burst access of size length 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      length          :    burst length of the access.

task    page_write_burst;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [15 : 0]            length;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;
                datain <= start_value;
                dm     <= data_mask;
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)
                @(posedge clk);

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美色爱综合网| 色久综合一二码| 欧美综合在线视频| 欧美一级精品在线| 久久美女高清视频| 亚洲电影中文字幕在线观看| 精品一区二区在线看| 欧美三电影在线| 精品国产乱子伦一区| 亚洲婷婷综合久久一本伊一区 | 粉嫩aⅴ一区二区三区四区| 91免费在线看| 欧美国产精品v| 国产一区二区三区免费播放| 欧美日本视频在线| 亚洲曰韩产成在线| 99久久伊人久久99| 国产精品女上位| 国产成人在线观看| 久久精品视频免费观看| 蜜桃传媒麻豆第一区在线观看| 91黄视频在线观看| 17c精品麻豆一区二区免费| 国产一区二区精品久久| 欧美人牲a欧美精品| 一区二区在线免费观看| 国产成人av电影在线观看| 精品国产免费一区二区三区四区| 日韩在线a电影| 日韩午夜在线观看| 日本欧美一区二区在线观看| 欧美调教femdomvk| 一区二区三区精品视频在线| 99re热视频这里只精品| 亚洲色图制服诱惑 | 欧美日韩国产一二三| 亚洲天天做日日做天天谢日日欢| 国产乱人伦精品一区二区在线观看 | 亚洲色图在线播放| 91在线免费视频观看| 国产精品婷婷午夜在线观看| 国产不卡视频一区二区三区| 欧美精品一区二区不卡| 黑人巨大精品欧美黑白配亚洲| 久久女同精品一区二区| 国产69精品久久99不卡| 国产精品视频免费看| 99久久婷婷国产精品综合| 亚洲一区二区在线播放相泽| 欧美一级欧美三级| 国产专区欧美精品| 中文av一区二区| 91美女片黄在线观看91美女| 天天操天天综合网| 精品成人私密视频| 99精品久久久久久| 亚洲v日本v欧美v久久精品| 日韩一区国产二区欧美三区| 国产成人鲁色资源国产91色综 | 成人激情图片网| 国产精品卡一卡二| 色94色欧美sute亚洲线路一久| 亚洲一区影音先锋| 久久夜色精品一区| 在线中文字幕一区二区| 蜜臀久久99精品久久久画质超高清| 精品成人免费观看| 在线视频一区二区免费| 精品一区二区精品| 一区二区三区日本| 久久久久久久免费视频了| 色综合久久天天| 老司机午夜精品| 亚洲午夜电影网| 欧美激情在线看| 91精品国产91综合久久蜜臀| 成人动漫一区二区在线| 免费成人美女在线观看| 最新国产精品久久精品| 日韩欧美卡一卡二| 一本久久精品一区二区| 国产麻豆精品95视频| 一区二区三区日本| 国产日产欧美一区二区三区| 欧美日韩另类一区| av资源网一区| 国产精品1区2区3区在线观看| 夜色激情一区二区| 欧美激情一区在线观看| 欧美酷刑日本凌虐凌虐| 东方欧美亚洲色图在线| 日韩精品91亚洲二区在线观看| 国产欧美精品一区二区色综合朱莉 | 蜜桃久久久久久| 最新日韩在线视频| 国产亚洲欧洲一区高清在线观看| 在线成人高清不卡| 欧美亚洲丝袜传媒另类| 国产精品一二三在| 老色鬼精品视频在线观看播放| 亚洲欧洲成人自拍| 久久久综合视频| 精品国产1区二区| 在线成人免费视频| 欧美性大战久久| 9色porny自拍视频一区二区| 久久精品国产99| 日韩在线a电影| 丝袜美腿成人在线| 亚洲国产日韩精品| 午夜精品福利一区二区三区av | 欧美一区二区视频在线观看| 日本久久电影网| 99精品国产热久久91蜜凸| 大胆亚洲人体视频| 国产91对白在线观看九色| 国产精品一区二区不卡| 国产经典欧美精品| 高潮精品一区videoshd| 国产成人免费视频网站高清观看视频| 国产一区二区精品久久99| 国产成人亚洲综合a∨婷婷图片| 狠狠色丁香婷婷综合久久片| 国产精品一区二区果冻传媒| 蜜臀av在线播放一区二区三区 | 精品少妇一区二区三区免费观看| 日韩一区二区精品| 日韩欧美国产精品一区| 2023国产精品自拍| 国产欧美综合在线观看第十页| 国产网站一区二区三区| 国产精品美日韩| 一区二区三区在线影院| 性欧美大战久久久久久久久| 精品中文字幕一区二区 | 日本成人在线看| 久久9热精品视频| 国内精品国产成人国产三级粉色| 久久成人av少妇免费| 成人av资源在线观看| 91久久香蕉国产日韩欧美9色| 欧美精品tushy高清| 国产日韩欧美一区二区三区乱码 | 久久综合丝袜日本网| 国产精品久久久久久久裸模| 亚洲狠狠丁香婷婷综合久久久| 日日摸夜夜添夜夜添亚洲女人| 久久精品国产一区二区三| 国产精品一区二区在线观看网站 | 日韩女优av电影在线观看| 日韩欧美一级精品久久| 国产精品美女久久久久久久久 | 99久久久精品| 色综合久久久网| 精品国产乱码久久久久久老虎| 国产精品美女久久久久aⅴ国产馆 国产精品美女久久久久av爽李琼 国产精品美女久久久久高潮 | 国产精品一区二区在线播放 | 久久精品视频一区二区三区| 久久精品视频网| 国产精品丝袜一区| 一区二区在线看| 久久精品国内一区二区三区| 色综合天天综合给合国产| 日韩欧美一二三| 亚洲色图欧美在线| 日韩精品亚洲一区| 91视频www| 国产欧美日韩麻豆91| 亚洲自拍另类综合| 韩国午夜理伦三级不卡影院| 成人午夜电影网站| 欧美色视频在线观看| 久久影院午夜片一区| 尤物av一区二区| 国产麻豆9l精品三级站| 日韩视频中午一区| 国产精品动漫网站| 国产精品一区二区在线观看不卡 | 成人福利视频网站| 精品国产伦一区二区三区观看方式 | 波多野结衣在线一区| 日韩一卡二卡三卡| 国产精品久久久久aaaa樱花| 亚洲成人免费电影| 蜜臀91精品一区二区三区| 91一区一区三区| 国产亚洲成av人在线观看导航| 免费在线观看成人| 日本精品一区二区三区四区的功能| 国产色91在线| 粉嫩av一区二区三区粉嫩| 欧美va在线播放| 蜜桃视频一区二区三区| 欧美一区二区私人影院日本| 婷婷开心激情综合| 欧美乱妇23p| 久久精品国产成人一区二区三区| 欧美高清视频不卡网| 五月婷婷久久丁香| 日韩一级二级三级|