亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? command.v

?? SDRAM的vegilog代碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          Command module			
*  MODULE NAME:         command()
*  COMPANY:             Northwest Logic Design, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/11/2000     Description: Initial Release.
*             1.1  07/10/2000     Description: change precharge to terminate
*                                              for full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the command processor module for the SDR SDRAM controller.
*
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
******************************************************************************/
module command(
        CLK,
        RESET_N,
        SADDR,
        NOP,
        READA,
        WRITEA,
        REFRESH,
        PRECHARGE,
        LOAD_MODE,
        SC_CL,
        SC_RC,
        SC_RRD,
        SC_PM,
        SC_BL,
        REF_REQ,
        REF_ACK,
        CM_ACK,
        OE,
        SA,
        BA,
        CS_N,
        CKE,
        RAS_N,
        CAS_N,
        WE_N
        );

`include        "params.v"

input                           CLK;                    // System Clock
input                           RESET_N;                // System Reset
input   [`ASIZE-1:0]            SADDR;                  // Address
input                           NOP;                    // Decoded NOP command
input                           READA;                  // Decoded READA command
input                           WRITEA;                 // Decoded WRITEA command
input                           REFRESH;                // Decoded REFRESH command
input                           PRECHARGE;              // Decoded PRECHARGE command
input                           LOAD_MODE;              // Decoded LOAD_MODE command
input   [1:0]                   SC_CL;                  // Programmed CAS latency
input   [1:0]                   SC_RC;                  // Programmed RC delay
input   [3:0]                   SC_RRD;                 // Programmed RRD delay
input                           SC_PM;                  // programmed Page Mode
input   [3:0]                   SC_BL;                  // Programmed burst length
input                           REF_REQ;                // Hidden refresh request
output                          REF_ACK;                // Refresh request acknowledge
output                          CM_ACK;                 // Command acknowledge
output                          OE;                     // OE signal for data path module
output  [11:0]                  SA;                     // SDRAM address
output  [1:0]                   BA;                     // SDRAM bank address
output  [1:0]                   CS_N;                   // SDRAM chip selects
output                          CKE;                    // SDRAM clock enable
output                          RAS_N;                  // SDRAM RAS
output                          CAS_N;                  // SDRAM CAS
output                          WE_N;                   // SDRAM WE_N

            
reg                             CM_ACK;
reg                             REF_ACK;
reg                             OE;
reg     [11:0]                  SA;
reg     [1:0]                   BA;
reg     [1:0]                   CS_N;
reg                             CKE;
reg                             RAS_N;
reg                             CAS_N;
reg                             WE_N;



// Internal signals
reg                             do_nop;
reg                             do_reada;
reg                             do_writea;
reg                             do_writea1;
reg                             do_refresh;
reg                             do_precharge;
reg                             do_load_mode;
reg                             command_done;
reg     [7:0]                   command_delay;
reg     [3:0]                   rw_shift;
reg                             do_act;
reg                             rw_flag;
reg                             do_rw;
reg     [7:0]                   oe_shift;
reg                             oe1;
reg                             oe2;
reg                             oe3;
reg                             oe4;
reg     [3:0]                   rp_shift;
reg                             rp_done;

wire    [`ROWSIZE - 1:0]        rowaddr;
wire    [`COLSIZE - 1:0]        coladdr;
wire    [`BANKSIZE - 1:0]       bankaddr;

assign   rowaddr   = SADDR[`ROWSTART + `ROWSIZE - 1: `ROWSTART];          // assignment of the row address bits from SADDR
assign   coladdr   = SADDR[`COLSTART + `COLSIZE - 1:`COLSTART];           // assignment of the column address bits
assign   bankaddr  = SADDR[`BANKSTART + `BANKSIZE - 1:`BANKSTART];        // assignment of the bank address bits



// This always block monitors the individual command lines and issues a command
// to the next stage if there currently another command already running.
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0) 
        begin
                do_nop          <= 0;
                do_reada        <= 0;
                do_writea       <= 0;
                do_refresh      <= 0;
                do_precharge    <= 0;
                do_load_mode    <= 0;
                command_done    <= 0;
                command_delay   <= 0;
                rw_flag         <= 0;
                rp_shift        <= 0;
                rp_done         <= 0;
        end
        
        else
        begin

//  Issue the appropriate command if the sdram is not currently busy     
                if ((REF_REQ == 1 | REFRESH == 1) & command_done == 0 & do_refresh == 0 & rp_done == 0         // Refresh
                        & do_reada == 0 & do_writea == 0)
                        do_refresh <= 1;                                   
                else
                        do_refresh <= 0;
                       

                if ((READA == 1) & (command_done == 0) & (do_reada == 0) & (rp_done == 0) & (REF_REQ == 0))    // READA
                        do_reada <= 1;
                else
                        do_reada <= 0;
                    
                if ((WRITEA == 1) & (command_done == 0) & (do_writea == 0) & (rp_done == 0) & (REF_REQ == 0))  // WRITEA
                begin
                        do_writea <= 1;
                        do_writea1 <= 1;
                end
                else
                begin
                        do_writea <= 0;
                        do_writea1 <= 0;
                end
                if ((PRECHARGE == 1) & (command_done == 0) & (do_precharge == 0))                              // PRECHARGE
                        do_precharge <= 1;
                else
                        do_precharge <= 0;
 
                if ((LOAD_MODE == 1) & (command_done == 0) & (do_load_mode == 0))                              // LOADMODE
                        do_load_mode <= 1;
                else
                        do_load_mode <= 0;
                                               
// set command_delay shift register and command_done flag
// The command delay shift register is a timer that is used to ensure that
// the SDRAM devices have had sufficient time to finish the last command.

                if ((do_refresh == 1) | (do_reada == 1) | (do_writea == 1) | (do_precharge == 1)
                     | (do_load_mode))
                begin
                        command_delay <= 8'b11111111;
                        command_done  <= 1;
                        rw_flag <= do_reada;                                                  

                end
                
                else
                begin
                        command_done        <= command_delay[0];                // the command_delay shift operation
                        command_delay[6:0]  <= command_delay[7:1];                                
                        command_delay[7]    <= 0;
                end 
                
 
 // start additional timer that is used for the refresh, writea, reada commands               
                if (command_delay[0] == 0 & command_done == 1)
                begin
                        rp_shift <= 4'b1111;
                        rp_done <= 1;
                end
                else
                begin
                        rp_done         <= rp_shift[0];
                        rp_shift[2:0]   <= rp_shift[3:1];
                        rp_shift[3]     <= 0;
                end
        end

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99精品欧美一区二区三区小说| 一本一道综合狠狠老| 亚洲欧美色一区| 日韩一区二区高清| 在线观看日韩国产| 高清shemale亚洲人妖| 日韩高清不卡一区二区| 国产精品美女www爽爽爽| 91精品国产欧美一区二区| 91麻豆精品一区二区三区| 国产一区二区三区四区五区美女| 亚洲国产视频一区二区| 国产精品乱码久久久久久| 欧美成人精品3d动漫h| 欧美日韩久久一区二区| 91久久奴性调教| 成人av午夜影院| 国产一区二区电影| 蜜桃av一区二区| 日本va欧美va欧美va精品| 午夜久久电影网| 一区二区三区免费看视频| 中文字幕一区二区三| 久久久久久久精| 久久亚洲二区三区| 欧美精品一区二区三区蜜桃| 91精品国产全国免费观看 | 欧美日韩亚洲另类| 99麻豆久久久国产精品免费优播| 精品无人码麻豆乱码1区2区| 久久国产生活片100| 美腿丝袜在线亚洲一区| 捆绑调教一区二区三区| 日韩电影一区二区三区| 日日骚欧美日韩| 日韩二区在线观看| 爽爽淫人综合网网站| 视频一区在线视频| 婷婷夜色潮精品综合在线| 亚洲电影你懂得| 午夜精品一区二区三区电影天堂 | 国产精品丝袜久久久久久app| 337p粉嫩大胆噜噜噜噜噜91av| 欧美va亚洲va| 久久夜色精品国产欧美乱极品| 久久久精品欧美丰满| 国产亚洲午夜高清国产拍精品 | 国产日韩欧美综合在线| 日本一区二区三区国色天香| 亚洲国产经典视频| 自拍偷拍国产亚洲| 一区二区高清在线| 亚洲www啪成人一区二区麻豆| 午夜精品视频一区| 久久精品国产在热久久| 国产999精品久久久久久| 成人av高清在线| 一本久久a久久精品亚洲| 欧美亚洲综合另类| 日韩一区二区三区视频| 久久精品人人做人人综合 | 欧美视频在线观看一区| 在线不卡一区二区| 精品欧美黑人一区二区三区| 中文字幕av一区 二区| 亚洲图片另类小说| 日精品一区二区| 国产精品一区二区三区99| 波多野结衣视频一区| 中文字幕在线不卡一区| 亚洲人成网站在线| 天堂蜜桃一区二区三区| 国产久卡久卡久卡久卡视频精品| 99精品桃花视频在线观看| 欧美日韩中文一区| www国产成人| 亚洲精品久久久蜜桃| 久久av中文字幕片| 99re热这里只有精品免费视频| 欧美精品一级二级三级| 久久午夜老司机| 亚洲国产日日夜夜| 国产伦精品一区二区三区免费| 在线欧美日韩精品| 久久嫩草精品久久久久| 一级特黄大欧美久久久| 国产资源在线一区| 欧洲色大大久久| 2017欧美狠狠色| 亚洲国产精品天堂| 成人手机电影网| 4438亚洲最大| 亚洲色欲色欲www在线观看| 日韩精品电影在线观看| 色综合久久久久久久久| 26uuu亚洲| 亚洲v日本v欧美v久久精品| jlzzjlzz欧美大全| 精品日韩欧美一区二区| 香蕉影视欧美成人| 99久久久国产精品| 久久久久国产精品人| 三级不卡在线观看| 色噜噜狠狠色综合中国| 国产欧美一区二区精品仙草咪| 日韩电影在线看| 国产欧美日韩一区二区三区在线观看| 婷婷六月综合亚洲| 色八戒一区二区三区| 国产亚洲va综合人人澡精品| 另类小说综合欧美亚洲| 欧美在线一区二区| 亚洲啪啪综合av一区二区三区| 国精品**一区二区三区在线蜜桃| 制服丝袜日韩国产| 亚洲动漫第一页| 91丨porny丨最新| 久久夜色精品一区| 国内国产精品久久| 日韩欧美不卡在线观看视频| 亚洲成av人片一区二区梦乃| 欧日韩精品视频| 亚洲男人电影天堂| 成人高清视频在线| 国产精品情趣视频| 粉嫩在线一区二区三区视频| 久久综合九色综合97婷婷| 美女视频网站久久| 欧美变态凌虐bdsm| 麻豆精品一区二区| 精品毛片乱码1区2区3区| 午夜视频在线观看一区| 精品视频1区2区3区| 亚洲影院理伦片| 欧美日韩亚洲丝袜制服| 亚洲国产va精品久久久不卡综合| 欧美中文字幕不卡| 亚洲最色的网站| 欧美日韩一级大片网址| 视频一区欧美精品| 日韩一级视频免费观看在线| 欧美日韩黄色一区二区| 亚洲电影第三页| 日韩亚洲欧美成人一区| 美女一区二区三区| 国产亚洲欧洲997久久综合| 懂色中文一区二区在线播放| 国产精品伦理在线| 91亚洲精品一区二区乱码| 亚洲欧洲av一区二区三区久久| 色视频成人在线观看免| 亚洲一二三级电影| 欧美一区二区三区免费在线看| 激情五月播播久久久精品| 久久久午夜电影| 91原创在线视频| 亚洲国产精品一区二区久久| 日韩亚洲欧美在线观看| 国产精品亚洲一区二区三区妖精| 国产精品久久久久久久浪潮网站| av一区二区三区| 午夜精品福利久久久| 欧美成人性福生活免费看| 丁香网亚洲国际| 一二三区精品视频| 欧美一级生活片| 久久精子c满五个校花| 国产午夜精品美女毛片视频| www.欧美.com| 亚洲永久免费视频| 精品国产乱码久久久久久影片| 成人免费毛片a| 午夜av一区二区三区| 欧美精品一区在线观看| 99精品国产91久久久久久| 偷窥国产亚洲免费视频| 久久一日本道色综合| 在线精品亚洲一区二区不卡| 日本亚洲最大的色成网站www| 国产亚洲成aⅴ人片在线观看| 在线视频欧美精品| 国内精品写真在线观看| 亚洲另类中文字| 久久久电影一区二区三区| 欧美在线视频不卡| 日韩欧美一区二区不卡| 成人av电影在线观看| 青草国产精品久久久久久| 国产精品三级av在线播放| 666欧美在线视频| 91影视在线播放| 麻豆91在线播放| 亚洲一区二区综合| 国产欧美综合在线| 日韩一区二区电影| 91久久奴性调教| 成人免费看的视频| 加勒比av一区二区| 亚欧色一区w666天堂| 中文字幕av在线一区二区三区|