亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? altclklock.v

?? SDRAM的vegilog代碼
?? V
字號(hào):
// megafunction wizard: %ALTCLKLOCK%
// GENERATION: STANDARD
// VERSION: WM1.0
// MODULE: altclklock 

// ============================================================
// File Name: PLL1.v
// Megafunction Name(s):
// 			altclklock
// ============================================================
// ************************************************************
// THIS IS A WIZARD-GENERATED FILE. DO NOT EDIT THIS FILE!
// ************************************************************


//Copyright (C) 1991-2000 Altera Corporation
//Any megafunction design, and related net list (encrypted or decrypted),
//support information, device programming or simulation file, and any other
//associated documentation or information provided by Altera or a partner
//under Altera's Megafunction Partnership Program may be used only to
//program PLD devices (but not masked PLD devices) from Altera.  Any other
//use of such megafunction design, net list, support information, device
//programming or simulation file, or any other related documentation or
//information is prohibited for any other purpose, including, but not
//limited to modification, reverse engineering, de-compiling, or use with
//any other silicon devices, unless such use is explicitly licensed under
//a separate agreement with Altera or a megafunction partner.  Title to
//the intellectual property, including patents, copyrights, trademarks,
//trade secrets, or maskworks, embodied in any such megafunction design,
//net list, support information, device programming or simulation file, or
//any other related documentation or information provided by Altera or a
//megafunction partner, remains with Altera, the megafunction partner, or
//their respective licensors.  No other licenses, including any licenses
//needed under any third party's intellectual property, are provided herein.
`timescale 1 ps / 1 ps

module altclklock (
	inclock,
//	inclocken,
//	fbin,
	locked,
	clock0,
	clock1);

/* synthesis black_box */

	input	  inclock;
//	input	  inclocken;
//	input	  fbin;
	output	  locked;
	output	  clock0;
	output	  clock1;

/* synopsys translate_off*/

 
parameter inclock_period=7500;                    // 133mhz
//parameter inclock_period=10000;                    // 100mhz
parameter inclock_settings = "UNUSED";
parameter valid_lock_cycles = 3;
parameter invalid_lock_cycles = 3;
parameter valid_lock_multiplier = 1;
parameter invalid_lock_multiplier = 1;
parameter operation_mode = "NORMAL";
parameter clock0_boost = 2;
parameter clock0_divide = 1;
parameter clock1_boost = 1;
parameter clock1_divide = 1;
parameter clock0_settings = "UNUSED";
parameter clock1_settings = "UNUSED";
parameter outclock_phase_shift = 0;




reg clock0, clock1, locked;
reg new_clock0, new_clock1, locked_int;
reg start_new_clock0, start_new_clock1, outclock_start_edge;
reg first_clock0_cycle, first_clock1_cycle;
reg prev_inclock;
wire inclocken;
// internal reg

integer pll0_half_period, pll1_half_period, phase_delay0, phase_delay1;
integer inclock_edge_count;
real lowcycle, highcycle;
reg  cycleviolation;


initial
begin
  locked_int = 0;
  inclock_edge_count = 0;
  first_clock0_cycle = 1;
  first_clock1_cycle = 1;
  lowcycle = 0;
  highcycle = 0;
  cycleviolation = 0;
end
   
assign inclocken = 1;  
always @ (inclock /*or inclocken*/)
begin
   if (locked_int == 0) begin
      pll0_half_period = (inclock_period * clock0_divide)/(2 * clock0_boost);
      pll1_half_period = (inclock_period * clock1_divide)/(2 * clock1_boost);
//      if (outclock_phase_shift < 180.000) begin
         outclock_start_edge = 1; 
//         phase_delay0 = (0.500 - (outclock_phase_shift/360.000)) * (2.000 * pll0_half_period);
//         phase_delay1 = (0.500 - (outclock_phase_shift/360.000)) * (2.000 * pll1_half_period);
//     end

//      else if (outclock_phase_shift == 180.000) begin
//         outclock_start_edge = 0;
//         phase_delay0 = (outclock_phase_shift/360.000) * (2.000 * pll0_half_period);
 //        phase_delay1 = (outclock_phase_shift/360.000) * (2.000 * pll1_half_period);
  //    end
 
   //   else begin
    //     outclock_start_edge = 0; 
     //    phase_delay0 = ((outclock_phase_shift/360.000) - 0.500) * (2.000 * pll0_half_period);
      //   phase_delay1 = ((outclock_phase_shift/360.000) - 0.500) * (2.000 * pll1_half_period);
   
   //   end
      phase_delay0 = outclock_phase_shift;
      phase_delay1 = outclock_phase_shift;
      start_new_clock0 = outclock_start_edge;
      start_new_clock1 = !outclock_start_edge;
   end
      
   if ((inclocken == 0) || (cycleviolation == 1)) begin
      inclock_edge_count = 0;
      locked_int = 0;
      locked = 0;
   end
   else if  (inclock != prev_inclock) begin // inclock edge detected
      if (inclock == 1) begin
         if (($realtime - lowcycle) != (inclock_period/2)) begin
            $display ($time, "Error: Duty Cycle violation");
            cycleviolation = 1;
         end
         highcycle = $realtime;
      end
      if (inclock == 0) begin
         if (($realtime - highcycle) != (inclock_period/2)) begin
            $display ($time, "Error: Duty Cycle violation");
            cycleviolation = 1;
         end
         lowcycle = $realtime;
      end
      inclock_edge_count = inclock_edge_count + 1; 
      if (inclock_edge_count == valid_lock_cycles) begin
         cycleviolation = 0;
         locked_int = 1;
         locked = 1;
      end
   end

	prev_inclock = inclock;
end

always @ (new_clock0 or locked_int)
begin
      if (locked_int == 1) begin
         if (first_clock0_cycle == 1) begin
            clock0 = start_new_clock0;
             # phase_delay0 new_clock0 <= ~start_new_clock0 ;
         end
         else begin
            clock0 = new_clock0; 
            # (pll0_half_period) new_clock0 <= ~new_clock0 ;
         end
         first_clock0_cycle = 0;
      end
      else begin
         first_clock0_cycle = 1;
      end
end

always @ (new_clock1 or locked_int)
begin
      if (locked_int == 1) begin
         if (first_clock1_cycle == 1) begin
            clock1 = start_new_clock1;
            #phase_delay1 new_clock1 <= ~start_new_clock1 ;
         end
         else begin
            clock1 = new_clock1; 
            # (pll1_half_period) new_clock1 <= ~new_clock1 ;
         end
         first_clock1_cycle = 0;
      end
      else begin
         first_clock1_cycle = 1;
      end
end
//synopsys translate_on
endmodule
















// ============================================================
// CNX file retrieval info
// ============================================================
// Retrieval info: PRIVATE: DISPLAY_FREQUENCY STRING "25.0"
// Retrieval info: PRIVATE: USING_FREQUENCY NUMERIC "0"
// Retrieval info: PRIVATE: DEVICE_FAMILY NUMERIC "1"
// Retrieval info: PRIVATE: FEEDBACK_SOURCE NUMERIC "1"
// Retrieval info: PRIVATE: PHASE_UNIT NUMERIC "0"
// Retrieval info: PRIVATE: USING_PROGRAMMABLE_PHASE_SHIFT NUMERIC "0"
// Retrieval info: CONSTANT: INCLOCK_PERIOD NUMERIC "40000"
// Retrieval info: CONSTANT: CLOCK0_BOOST NUMERIC "1"
// Retrieval info: CONSTANT: CLOCK1_BOOST NUMERIC "1"
// Retrieval info: CONSTANT: OPERATION_MODE STRING "EXTERNAL_FEEDBACK"
// Retrieval info: CONSTANT: VALID_LOCK_CYCLES NUMERIC "5"
// Retrieval info: CONSTANT: INVALID_LOCK_CYCLES NUMERIC "5"
// Retrieval info: CONSTANT: VALID_LOCK_MULTIPLIER NUMERIC "5"
// Retrieval info: CONSTANT: INVALID_LOCK_MULTIPLIER NUMERIC "5"
// Retrieval info: CONSTANT: CLOCK0_DIVIDE NUMERIC "1"
// Retrieval info: CONSTANT: CLOCK1_DIVIDE NUMERIC "1"
// Retrieval info: USED_PORT: inclock 0 0 0 0 INPUT NODEFVAL inclock
// Retrieval info: USED_PORT: locked 0 0 0 0 OUTPUT NODEFVAL locked
// Retrieval info: USED_PORT: inclocken 0 0 0 0 INPUT NODEFVAL inclocken
// Retrieval info: USED_PORT: fbin 0 0 0 0 INPUT NODEFVAL fbin
// Retrieval info: USED_PORT: clock0 0 0 0 0 OUTPUT NODEFVAL clock0
// Retrieval info: USED_PORT: clock1 0 0 0 0 OUTPUT NODEFVAL clock1
// Retrieval info: CONNECT: @inclock 0 0 0 0 inclock 0 0 0 0
// Retrieval info: CONNECT: locked 0 0 0 0 @locked 0 0 0 0
// Retrieval info: CONNECT: @inclocken 0 0 0 0 inclocken 0 0 0 0
// Retrieval info: CONNECT: @fbin 0 0 0 0 fbin 0 0 0 0
// Retrieval info: CONNECT: clock0 0 0 0 0 @clock0 0 0 0 0
// Retrieval info: CONNECT: clock1 0 0 0 0 @clock1 0 0 0 0

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品国精品国产尤物美女| 99久久精品99国产精品| 69堂亚洲精品首页| 日本亚洲视频在线| 日韩一区二区电影| 国产一区亚洲一区| 国产三级一区二区| 91亚洲大成网污www| 一区二区欧美在线观看| 69精品人人人人| 国产精品自在欧美一区| 国产精品不卡视频| 欧美电影在线免费观看| 蜜臀久久99精品久久久久久9| 欧美成人三级电影在线| 福利电影一区二区| 亚洲一区免费在线观看| 欧美电影免费观看高清完整版在线| 极品少妇一区二区| 亚洲视频综合在线| 欧美欧美午夜aⅴ在线观看| 狠狠色狠狠色综合日日91app| 欧美国产1区2区| 欧美三级电影网| 国产精品99久久不卡二区| 亚洲女与黑人做爰| 日韩美女主播在线视频一区二区三区| 国产成人午夜精品影院观看视频| 亚洲精品国产视频| 精品国精品国产尤物美女| 一本色道久久综合精品竹菊| 免费成人av在线播放| 国产精品成人一区二区艾草 | av在线播放成人| 亚洲二区视频在线| 亚洲成a人片在线不卡一二三区| 精品成人免费观看| 欧美午夜理伦三级在线观看| 国产精品综合久久| 日韩成人精品视频| 中文字幕一区二区视频| 欧美一卡2卡3卡4卡| 色综合天天视频在线观看| 另类小说视频一区二区| 亚洲一二三区在线观看| 欧美国产日韩一二三区| 欧美一区二区美女| 在线精品亚洲一区二区不卡| 成人午夜短视频| 久久成人精品无人区| 日日欢夜夜爽一区| 一区二区三区在线视频观看 | 亚洲小说春色综合另类电影| 久久免费电影网| 日韩欧美一二三四区| 在线观看精品一区| 成人黄动漫网站免费app| 国产在线精品一区二区夜色| 日韩在线一二三区| 亚洲第一成人在线| 一区二区免费看| 自拍偷拍欧美激情| 中文字幕一区二区三区色视频| 精品国产制服丝袜高跟| 日韩一级片网址| 日韩一区二区在线看| 欧美精品一二三区| 欧美日韩一区二区欧美激情| 欧美在线观看一区二区| 色婷婷精品久久二区二区蜜臂av| 丁香激情综合国产| 床上的激情91.| 国产成人精品aa毛片| 国产成人免费视频| 国产东北露脸精品视频| 国产成人鲁色资源国产91色综| 国产一区二区中文字幕| 国产一区二区三区黄视频| 国产一区二区电影| 处破女av一区二区| 成人毛片在线观看| 93久久精品日日躁夜夜躁欧美| fc2成人免费人成在线观看播放| 岛国精品在线观看| 91亚洲精品一区二区乱码| 99久久综合狠狠综合久久| 91丝袜美腿高跟国产极品老师 | 欧美一级搡bbbb搡bbbb| 91精品国产欧美一区二区成人 | 不卡视频一二三四| 91丨九色丨黑人外教| 在线观看不卡视频| 欧美日韩久久一区二区| 日韩一区二区中文字幕| 久久综合狠狠综合| 日韩一区日韩二区| 亚洲国产你懂的| 美女一区二区三区在线观看| 精久久久久久久久久久| 丁香激情综合国产| 欧洲视频一区二区| 欧美电影免费观看完整版| 国产日韩欧美综合在线| 樱花影视一区二区| 蜜臀av一区二区| av电影在线观看完整版一区二区| 色系网站成人免费| 日韩一级高清毛片| 中文字幕一区二区三| 亚洲成人1区2区| 国产精品一区二区你懂的| 色婷婷精品大视频在线蜜桃视频| 欧美日韩国产在线观看| 欧美韩日一区二区三区| 亚洲午夜视频在线| 国产精品综合在线视频| 欧美性猛片xxxx免费看久爱| 亚洲精品一区二区三区影院| 自拍av一区二区三区| 美女视频一区二区| 日本福利一区二区| 国产夜色精品一区二区av| 亚洲国产精品人人做人人爽| 国产精品1024| 欧美高清视频一二三区| 国产精品卡一卡二卡三| 六月婷婷色综合| 91免费小视频| 国产欧美一区二区精品性色 | 国产精品卡一卡二卡三| 日韩精彩视频在线观看| a美女胸又www黄视频久久| 日韩视频一区在线观看| 亚洲一卡二卡三卡四卡| 福利一区二区在线| 精品久久人人做人人爽| 日韩一区在线免费观看| 国产精品一区二区三区99| 欧美人与禽zozo性伦| 国产精品传媒在线| 久久丁香综合五月国产三级网站| 一本色道久久综合亚洲aⅴ蜜桃 | 国产91丝袜在线播放九色| 欧美三级蜜桃2在线观看| 亚洲欧洲日韩在线| 成人黄色网址在线观看| 精品福利在线导航| 97精品久久久午夜一区二区三区| 日韩欧美一区在线观看| 婷婷丁香激情综合| 在线观看日韩高清av| 亚洲视频一二三| 粉嫩一区二区三区在线看| 国产午夜亚洲精品羞羞网站| 久久成人18免费观看| 欧美一区二区啪啪| 免费看日韩精品| 欧美高清视频不卡网| 日韩成人免费电影| 欧美一区二区三区的| 日本不卡视频在线观看| 欧美精品乱码久久久久久按摩| 一区二区高清视频在线观看| 色天使久久综合网天天| 亚洲天堂久久久久久久| 色综合久久综合中文综合网| 亚洲精品成人悠悠色影视| 一本色道久久加勒比精品| 中文字幕一区二区三区四区不卡 | 亚洲电影激情视频网站| 欧美熟乱第一页| 亚洲国产日日夜夜| 欧美唯美清纯偷拍| 亚洲一区二区三区国产| 欧美日韩高清一区二区| 日韩电影免费在线| 日韩午夜精品视频| 国产精品一区二区在线观看不卡 | 激情成人午夜视频| 久久久久久久免费视频了| 三级久久三级久久| 精品成人免费观看| 不卡一区二区中文字幕| 亚洲乱码一区二区三区在线观看| 欧美影视一区在线| 日韩1区2区3区| 久久久久久一二三区| 国产精品一区二区黑丝| 国产精品国产成人国产三级| 日本韩国精品一区二区在线观看| 国产精品天干天干在线综合| 色噜噜久久综合| 丝袜亚洲另类丝袜在线| www激情久久| av激情综合网| 男人操女人的视频在线观看欧美| 精品伦理精品一区| 99久久伊人久久99| 日韩在线a电影| 欧美韩日一区二区三区四区|