亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? ddr_sdram.vhd

?? ddr sdram 的vhdl實現
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
--
--  LOGIC CORE:          DDR SDRAM Controller							
--  MODULE NAME:         ddr_sdram()
--  COMPANY:             Northwest Logic, Inc.
--                       www.nwlogic.com	
--
--  REVISION HISTORY:  
--
--    Revision 1.0  06/27/2000	Description: Initial Release.
--
--  FUNCTIONAL DESCRIPTION:
--
--  This module is the top level module for the DDR SDRAM controller.
--
--  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
--




library ieee;
use ieee.std_logic_1164.all;
    


entity ddr_sdram is
	
    generic (
         ASIZE          : integer := 22;
         DSIZE          : integer := 128;
         ROWSIZE        : integer := 12;
         COLSIZE        : integer := 8;
         BANKSIZE       : integer := 2;
         ROWSTART       : integer := 8;         
         COLSTART       : integer := 0;         
         BANKSTART      : integer := 19			
    );

    port (
         CLK            : in      std_logic;                                   --System Clock
         RESET_N        : in      std_logic;                                   --System Reset
         ADDR           : in      std_logic_vector(ASIZE-1 downto 0);          --Address for controller requests
         CMD            : in      std_logic_vector(2 downto 0);                --Controller command 
         CMDACK         : out     std_logic;                                   --Controller command acknowledgement
         DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);          --Data input
         DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);          --Data output
         DM             : in      std_logic_vector(DSIZE/8-1 downto 0);        --Data mask input
         SA             : out     std_logic_vector(11 downto 0);               --SDRAM address output
         BA             : out     std_logic_vector(1 downto 0);                --SDRAM bank address
         CS_N           : out     std_logic_vector(1 downto 0);                --SDRAM Chip Selects
         CKE            : out     std_logic;                                   --SDRAM clock enable
         RAS_N          : out     std_logic;                                   --SDRAM Row address Strobe
         CAS_N          : out     std_logic;                                   --SDRAM Column address Strobe
         WE_N           : out     std_logic;                                   --SDRAM write enable
         DQ             : inout   std_logic_vector(DSIZE/2-1 downto 0);        --SDRAM data bus
         DQM            : out     std_logic_vector(DSIZE/16-1 downto 0);       --SDRAM data mask lines
         DQS            : inout   std_logic_vector(DSIZE/16-1 downto 0)
         );
end ddr_sdram;





architecture RTL of ddr_sdram is

-- component declarations
	
    component ddr_command
         generic (
              ASIZE          : integer := 22;
              DSIZE          : integer := 128;
              ROWSIZE        : integer := 12;
              COLSIZE        : integer := 8;
              BANKSIZE       : integer := 2;
              ROWSTART       : integer := 8;          -- Starting position of the row address within ADDR   
              COLSTART       : integer := 0;          -- Starting position of the column address within ADDR
              BANKSTART      : integer := 19          -- Starting position of the bank address within ADDR
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
              RESET_N        : in      std_logic;                              -- System Reset
              SADDR          : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
              NOP            : in      std_logic;                              -- Decoded NOP command
              READA          : in      std_logic;                              -- Decoded READA command
              WRITEA         : in      std_logic;                              -- Decoded WRITEA command
              REFRESH        : in      std_logic;                              -- Decoded REFRESH command
              PRECHARGE      : in      std_logic;                              -- Decoded PRECHARGE command
              LOAD_MODE      : in      std_logic;                              -- Decoded LOAD_MODE command
              SC_CL          : in      std_logic_vector(1 downto 0);           -- Programmed CAS latency
              SC_RC          : in      std_logic_vector(1 downto 0);           -- Programmed RC delay
              SC_RRD         : in      std_logic_vector(3 downto 0);           -- Programmed RRD delay
              SC_PM          : in      std_logic;                              -- programmed Page Mode
              SC_BL          : in      std_logic_vector(3 downto 0);           -- Programmed burst length
              REF_REQ        : in      std_logic;                              -- Hidden refresh request
              REF_ACK        : out     std_logic;                              -- Refresh request acknowledge
              CM_ACK         : out     std_logic;                              -- Command acknowledge
              OE             : out     std_logic;                              -- OE signal for data path module
              SA             : out     std_logic_vector(11 downto 0);          -- SDRAM address
              BA             : out     std_logic_vector(1 downto 0);           -- SDRAM bank address
              CS_N           : out     std_logic_vector(1 downto 0);           -- SDRAM chip selects
              CKE            : out     std_logic;                              -- SDRAM clock enable
              RAS_N          : out     std_logic;                              -- SDRAM RAS
              CAS_N          : out     std_logic;                              -- SDRAM CAS
              WE_N           : out     std_logic                               -- SDRAM WE_N
         );
    end component;
	
	
    component ddr_data_path
         port (
              CLK100         : in      std_logic;                              -- System Clock
              CLK200         : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          OE             : in      std_logic;                              -- Data output(to the SDRAM) enable
	          DATAIN         : in      std_logic_vector(31 downto 0);     -- Data input from the host
	          DM             : in      std_logic_vector(3 downto 0);   -- byte data masks
	          DATAOUT        : out     std_logic_vector(31 downto 0);     -- Read data output to host
	          DQIN           : in      std_logic_vector(15 downto 0);     -- SDRAM data bus
	          DQOUT          : out     std_logic_vector(15 downto 0);
              DQM            : out     std_logic_vector(1 downto 0);    -- SDRAM data mask ouputs
              DQS            : inout   std_logic_vector(1 downto 0);
              SC_CL          : in      std_logic_vector(1 downto 0);
              DQOE           : out     std_logic
        	     );
    end component;
	
	
    component ddr_control_interface
         generic (
              ASIZE : integer := 32
         );
         port (
	          CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          CMD            : in      std_logic_vector(2 downto 0);           -- Command input
	          ADDR           : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
	          REF_ACK        : in      std_logic;                              -- Refresh request acknowledge
	          CM_ACK         : in      std_logic;                              -- Command acknowledge
	          NOP	          : out     std_logic;                              -- Decoded NOP command
	          READA          : out     std_logic;                              -- Decoded READA command
	          WRITEA         : out     std_logic;                              -- Decoded WRITEA command
	          REFRESH        : out     std_logic;                              -- Decoded REFRESH command
	          PRECHARGE      : out     std_logic;                              -- Decoded PRECHARGE command
	          LOAD_MODE      : out     std_logic;                              -- Decoded LOAD_MODE command
	          SADDR          : out     std_logic_vector(ASIZE-1 downto 0);     -- Registered version of ADDR
	          SC_CL          : out     std_logic_vector(1 downto 0);           -- Programmed CAS latency
	          SC_RC          : out     std_logic_vector(1 downto 0);           -- Programmed RC delay
	          SC_RRD         : out     std_logic_vector(3 downto 0);           -- Programmed RRD delay
	          SC_PM          : out     std_logic;                              -- programmed Page Mode
	          SC_BL          : out     std_logic_vector(3 downto 0);           -- Programmed burst length
	          REF_REQ        : out     std_logic;                              -- Hidden refresh request
	          CMD_ACK        : out     std_logic	                              -- Command acknowledge
	     );
    end component;

    attribute syn_black_box: boolean;

	component pll1
         port (
              inclock        : in      std_logic;
              locked         : out     std_logic;
              clock0         : out     std_logic;
              clock1         : out     std_logic
         );
    end component;
 attribute syn_black_box of pll1: component is true;	        
         
         
         
	

    -- signal declarations
    signal    ISA       :    std_logic_vector(11 downto 0);                    --SDRAM address output
    signal    IBA       :    std_logic_vector(1 downto 0);                     --SDRAM bank address
    signal    ICS_N     :    std_logic_vector(1 downto 0);                     --SDRAM Chip Selects
    signal    ICKE      :    std_logic;                                        --SDRAM clock enable
    signal    IRAS_N    :    std_logic;                                        --SDRAM Row address Strobe
    signal    ICAS_N    :    std_logic;                                        --SDRAM Column address Strobe
    signal    IWE_N     :    std_logic; 
    signal    DQIN      :    std_logic_vector(DSIZE/2-1 downto 0);
    signal    IDATAOUT  :    std_logic_vector(DSIZE-1 downto 0);
    signal    DQOUT     :    std_logic_vector(DSIZE/2-1 downto 0);                                       --SDRAM write enable
                                                                               
    signal    saddr     :    std_logic_vector(ASIZE-1 downto 0);            
    signal    sc_cl     :    std_logic_vector(1 downto 0);                   
    signal    sc_rc     :    std_logic_vector(1 downto 0);                   
    signal    sc_rrd    :    std_logic_vector(3 downto 0);                   
    signal    sc_pm     :    std_logic;                   
    signal    sc_bl     :    std_logic_vector(3 downto 0);                   
    signal    load_mode :    std_logic;                       
    signal    nop       :    std_logic;                 
    signal    reada     :    std_logic;                   
    signal    writea    :    std_logic;                    
    signal    refresh   :    std_logic;                     
    signal    precharge :    std_logic;                       
    signal    oe        :    std_logic;                
    signal    ref_req   :    std_logic;                
    signal    ref_ack   :    std_logic;                

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品色婷婷| 亚洲精品国产无套在线观| 国产精品网曝门| 亚洲成人精品影院| 成人精品小蝌蚪| 欧美一区二区福利在线| 一区二区三区在线观看欧美| 国产精品白丝jk黑袜喷水| 欧美日韩一本到| 成人免费在线视频观看| 国产盗摄视频一区二区三区| 欧美一级一区二区| 亚洲最大成人综合| 99国产精品久久久久久久久久 | 国产午夜精品久久久久久久| 一区二区三区波多野结衣在线观看| 激情欧美日韩一区二区| 欧美日本免费一区二区三区| 悠悠色在线精品| 成人app网站| 国产喷白浆一区二区三区| 精品一区中文字幕| 欧美一区二区三区成人| 夜夜精品浪潮av一区二区三区| 成人国产免费视频| 国产午夜三级一区二区三| 国产黄色精品网站| 中文字幕不卡三区| 成人99免费视频| 一区在线中文字幕| 91视频精品在这里| 亚洲人妖av一区二区| 色综合久久久网| 亚洲精品中文在线观看| 色8久久人人97超碰香蕉987| 亚洲免费av网站| 欧美日韩国产中文| 日本不卡一二三| 欧美tickling网站挠脚心| 国产在线视频精品一区| 国产丝袜在线精品| 成人午夜视频网站| 亚洲视频一二区| 欧美在线观看一二区| 香蕉久久夜色精品国产使用方法| 欧美日韩精品综合在线| 裸体一区二区三区| 久久久精品天堂| 91蜜桃在线观看| 午夜欧美电影在线观看| 精品国产免费人成电影在线观看四季| 开心九九激情九九欧美日韩精美视频电影| 欧美精品一区男女天堂| 成人一区在线看| 亚洲主播在线播放| 精品日韩一区二区三区| 成人高清视频免费观看| 夜夜爽夜夜爽精品视频| 5858s免费视频成人| 国产精品一二三在| 亚洲嫩草精品久久| 欧美日韩在线精品一区二区三区激情 | 国产精品丝袜久久久久久app| 成人精品视频.| 日韩中文字幕亚洲一区二区va在线| 日韩精品一区二区三区蜜臀| 国产精品99久久久久久久vr| 夜夜精品浪潮av一区二区三区| 欧美成人精品1314www| 91色porny在线视频| 狂野欧美性猛交blacked| 国产精品久久久久aaaa| 欧美一区二区视频在线观看| 丰满少妇在线播放bd日韩电影| 亚洲午夜日本在线观看| 26uuu国产一区二区三区| 欧美这里有精品| 国内久久精品视频| 亚洲永久精品国产| 国产三级三级三级精品8ⅰ区| 欧美性感一区二区三区| 成人国产在线观看| 麻豆成人av在线| 亚洲在线视频网站| 中文字幕av不卡| 久久网站最新地址| 91精品久久久久久久99蜜桃| 色诱视频网站一区| 国产一区二区精品在线观看| 日韩精品1区2区3区| 亚洲欧美日韩一区二区| 国产精品视频麻豆| 精品免费国产二区三区| 宅男噜噜噜66一区二区66| 色国产综合视频| 高清国产一区二区| 激情小说亚洲一区| 日本美女一区二区| 丝袜美腿成人在线| 亚洲国产一区二区在线播放| 亚洲婷婷综合久久一本伊一区| 国产午夜精品一区二区| 亚洲精品在线观看网站| 日韩三级免费观看| 欧美一区午夜视频在线观看| 欧美日韩久久不卡| 欧美日韩在线不卡| 欧美日韩国产a| 欧美日韩亚洲不卡| 欧美丝袜自拍制服另类| 欧美人妇做爰xxxⅹ性高电影| 欧美三级韩国三级日本一级| 91婷婷韩国欧美一区二区| caoporn国产精品| www.66久久| 色综合色狠狠综合色| 色综合天天狠狠| 欧美在线观看视频一区二区 | 国产不卡在线一区| 国产成人啪午夜精品网站男同| 狠狠色综合日日| 国产成人综合在线观看| 成人性视频网站| 97久久精品人人做人人爽| 色女孩综合影院| 欧美区在线观看| 欧美本精品男人aⅴ天堂| 久久午夜电影网| 中文字幕一区二区三区蜜月| 一区二区三区四区不卡在线| 亚洲成人资源在线| 美女视频一区在线观看| 成人小视频免费在线观看| 99久久综合国产精品| 欧美在线播放高清精品| 日韩亚洲欧美一区| 国产日韩亚洲欧美综合| 亚洲激情欧美激情| 日韩精品电影在线| 国产jizzjizz一区二区| 色婷婷综合五月| 日韩一区二区三区四区五区六区| 久久亚洲综合av| 中文字幕一区免费在线观看| 亚洲成av人片在线观看| 国产在线播放一区三区四| 97久久精品人人澡人人爽| 欧美男男青年gay1069videost | 国产一区二区影院| 91网站在线观看视频| 欧美一区二区福利视频| 国产精品久久久久一区| 日本aⅴ精品一区二区三区| 高清在线观看日韩| 欧美日韩视频第一区| 国产欧美一二三区| 亚洲成人av一区二区| 国产精品一区二区三区四区| 欧美亚洲国产一区二区三区| 久久久精品一品道一区| 婷婷久久综合九色综合绿巨人 | 亚洲天堂免费在线观看视频| 日本伊人午夜精品| 91美女视频网站| 久久久久久久久久久电影| 亚洲www啪成人一区二区麻豆 | 国产清纯在线一区二区www| 亚洲成a人v欧美综合天堂| 丰满白嫩尤物一区二区| 日韩一级片网站| 亚洲女爱视频在线| 成人av网站在线| 欧美成人一区二区三区在线观看| 一区二区三区日韩精品| 丁香婷婷综合五月| 日韩欧美的一区二区| 三级亚洲高清视频| 欧美亚洲国产bt| 亚洲视频中文字幕| 国产成人自拍高清视频在线免费播放| 91麻豆精品国产91久久久资源速度| 国产精品久久久久影院| 国产99久久久久| 精品91自产拍在线观看一区| 日韩精品一二三四| 欧美日本视频在线| 亚洲成人精品一区| 欧美最新大片在线看 | 欧美喷水一区二区| 一区二区高清在线| 91蝌蚪porny成人天涯| 中文字幕亚洲电影| 91亚洲男人天堂| 亚洲免费观看高清完整版在线| 99久久国产综合精品女不卡| 国产精品第五页| 91亚洲精品久久久蜜桃网站| 亚洲精品免费视频| 92国产精品观看| 亚洲免费av在线|