仍然是解決Windows程式開發(fā)各種疑難雜癥時(shí)的靈丹妙藥。在第五版的《Windows程式開發(fā)設(shè)計(jì)指南》中,作者身違背受敬重的Windows Pioneer Award(Windows開路先鋒獎(jiǎng))得主,依據(jù)最新版本W(wǎng)indows作業(yè)系統(tǒng),以可靠的取材資料校定這一本經(jīng)典之作一再一次深入探索了Win32程式設(shè)計(jì)介面的根本重心。
標(biāo)簽: Windows 程式 開發(fā)設(shè)計(jì)
上傳時(shí)間: 2017-09-11
上傳用戶:葉山豪
機(jī)械工業(yè)出版社的《jsp2.0動(dòng)態(tài)網(wǎng)站開發(fā)實(shí)例指南》的源代碼
標(biāo)簽: jsp 2.0 機(jī)械工業(yè) 出版社
上傳時(shí)間: 2013-12-21
上傳用戶:lunshaomo
國標(biāo)類相關(guān)專輯 313冊(cè) 701MGB1002-1996《家用和類似用途單相插頭插入插座型式、基本參數(shù)和尺寸》.pdf
標(biāo)簽:
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
器件數(shù)據(jù)手冊(cè)專輯 120冊(cè) 2.15G2004年《電子零件e購指南》 56篇 79.8M pdf版.rar
標(biāo)簽:
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
元器件樣本專輯 116冊(cè) 3.03G2004年《電子零件e購指南》 56篇 79.8M pdf版.zip
標(biāo)簽:
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
本工程是PC透過RS232傳資料進(jìn)開發(fā)版,輸入資料給開發(fā)版做DO及AO的動(dòng)作及開發(fā)版收到訊號(hào)後回傳DI及AI的資料.主要是通信及其處理
上傳時(shí)間: 2013-12-21
上傳用戶:xmsmh
CCS是TI公司針對(duì)TMS320系列DSP的集成開發(fā)環(huán)境,在Windows操作系統(tǒng)下,采用圖形接口界面,提供有環(huán)境配置、源文件編輯、程序調(diào)試、跟蹤和分析等工具。CCS有兩種工作模式,即軟件仿真器模式:可以脫離DSP芯片,在PC機(jī)上模擬DSP的指令集和工作機(jī)制,主要用于前期算法實(shí)現(xiàn)和調(diào)試。硬件在線編程模式:可以實(shí)時(shí)運(yùn)行在DSP芯片上,與硬件開發(fā)板相結(jié)合在線編程和調(diào)試應(yīng)用程序。CCS的開發(fā)系統(tǒng)主要由以下組件構(gòu)成:①TMS320C54x集成代碼產(chǎn)生工具;②CCS集成開發(fā)環(huán)境;③DSP/BIOS實(shí)時(shí)內(nèi)核插件及其應(yīng)用程序接口API;④主機(jī)和DSP之間的實(shí)時(shí)數(shù)據(jù)交換(RTDX)插件以及相應(yīng)的程序接口API;⑤由TI公司以外的第三方提供的各種應(yīng)用模塊插件。
上傳時(shí)間: 2022-07-27
上傳用戶:
為適應(yīng)組合導(dǎo)航計(jì)算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計(jì)算機(jī)的應(yīng)用領(lǐng)域,本文設(shè)計(jì)出一種基于浮點(diǎn)型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協(xié)同合作的導(dǎo)航計(jì)算機(jī)系統(tǒng)。 論文在闡述了組合導(dǎo)航計(jì)算機(jī)的特點(diǎn)和應(yīng)用要求后,提出基于DSP和FPGA的組合導(dǎo)航計(jì)算機(jī)系統(tǒng)方案。該方案以DSP為導(dǎo)航解算處理器,由FPGA完成IMU信號(hào)的采集和緩存以及系統(tǒng)控制信號(hào)的整合;DSP通過EMIF接口實(shí)現(xiàn)和FPGA通信。在此基礎(chǔ)上研究了各擴(kuò)展通信接口、系統(tǒng)硬件原理圖和PCB的開發(fā),且在FPGA中使用調(diào)用IP核來實(shí)現(xiàn)FIR低通濾波數(shù)據(jù)處理機(jī)抖激光陀螺的機(jī)抖振動(dòng)的影響。其次,詳細(xì)闡述了利用TI公司的DSP集成開發(fā)環(huán)境和DSP/BIOS準(zhǔn)實(shí)時(shí)操作系統(tǒng)開發(fā)多任務(wù)系統(tǒng)軟件的具體方案。本文引入DSP/BIOS實(shí)時(shí)操作系統(tǒng)提供的多任務(wù)機(jī)制,將采集處理按照功能劃分四個(gè)相對(duì)獨(dú)立的任務(wù),這些任務(wù)在DSP/BIOS的調(diào)度下,按照用戶指定的優(yōu)先級(jí)運(yùn)行,大大提高系統(tǒng)的工作效率。最后給了DSP芯片Bootloader的制作方法。 導(dǎo)航計(jì)算機(jī)系統(tǒng)研制開發(fā)是軟、硬件研究緊密結(jié)合的過程。在微型導(dǎo)航計(jì)算機(jī)系統(tǒng)方案建立的基礎(chǔ)上,本文首先討論了系統(tǒng)硬件整體設(shè)計(jì)和軟件開發(fā)流程;其次針對(duì)導(dǎo)航計(jì)算機(jī)系統(tǒng)各個(gè)功能模塊以及多項(xiàng)關(guān)鍵技術(shù)進(jìn)行了設(shè)計(jì)與開發(fā)工作,涉及系統(tǒng)數(shù)據(jù)通信模塊、模擬信號(hào)采集模塊和數(shù)據(jù)存儲(chǔ)模塊;最后,對(duì)導(dǎo)航計(jì)算機(jī)系統(tǒng)進(jìn)行了聯(lián)合調(diào)試工作,并對(duì)各個(gè)模塊進(jìn)行了詳細(xì)的功能測(cè)試與驗(yàn)證,完成了微型導(dǎo)航計(jì)算機(jī)系統(tǒng)的制作。 以DSP/FPGA作為導(dǎo)航計(jì)算機(jī)硬件平臺(tái)的捷聯(lián)式慣性導(dǎo)航實(shí)時(shí)數(shù)據(jù)系統(tǒng)能夠滿足系統(tǒng)所要求的高精度、實(shí)時(shí)性、穩(wěn)定性要求,適應(yīng)了其高性能、低成本、低功耗的發(fā)展方向。
標(biāo)簽: FPGA DSP 導(dǎo)航計(jì)算機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:lishuoshi1996
21世紀(jì)高等院校規(guī)劃教材 ? 第1章緒論 ? 第2章TMS320C54x數(shù)字信號(hào)處理器硬件結(jié)構(gòu) ? 第3 章TMS320C54x 的數(shù)據(jù)尋址方式 ? 第4章TMS320C54x匯編指令系統(tǒng) ? 第5章TMS320C54x軟件開發(fā) ? 第6章CCS集成開發(fā)環(huán)境 ? 第7章匯編語言程序設(shè)計(jì) ? 第8章TMS320C54x片內(nèi)外設(shè)及應(yīng)用實(shí)例
標(biāo)簽: DSP
上傳時(shí)間: 2013-08-05
上傳用戶:wangdean1101
采用基于TI公司高性能Davinci系列的SEED-DTK_6437作為主要硬件平臺(tái),實(shí)現(xiàn)TMS320DM6437與TMS320VC5402處理器之間的通信。在DSP集成開發(fā)環(huán)境CCS3.3中采用C語言和匯編語言混合編程,對(duì)攝像頭采集到的實(shí)時(shí)視頻圖像實(shí)現(xiàn)了變倍算法從軟件到硬件平臺(tái)的移植。同時(shí)加入人機(jī)接口,實(shí)現(xiàn)了系統(tǒng)縮放倍數(shù)的切換、變倍算法的選擇和感興趣區(qū)域的提取等功能。測(cè)試結(jié)果表明,系統(tǒng)具有交互性強(qiáng)、性能穩(wěn)定和實(shí)時(shí)性良好等特點(diǎn)。
標(biāo)簽: DSP 電子 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-10-10
上傳用戶:MATAIYES
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1