繼電保護裝置是保證電力系統安全穩定運行的重要裝置之一,近幾年來,隨著變電站綜合自動化技術的發展及其在全國變電站的推廣,研究和開發集保護、測量、控制和通訊于一體的微機測控保護裝置已成為各國電力部門的普遍要求。 本文首先對研究丌發的35kV線路微機測控保護裝置的軟硬件做了簡述,介紹了本裝置所采用的保護算法,并給出了保護的流程圖和邏輯框圖。隨后介紹了我國變電站自動化通信系統中正在應用的幾種常用電力遠動規約,詳細介紹了目前使用比較廣泛的繼電保護通信規約IEC 60870-5-103,對規約的應用層功能、鏈路傳輸規則、103規約三層參考模型及通訊幀格式進行了詳細的分析,并給出了103規約在35kV線路微機測控保護裝置上的實現,上位機軟件基于Visual C++6.0編程,采用SQLServer作為數據庫服務器軟件。 最后,本文對裝置進行了專業測試,測試結果表明,本裝置能實現基本的保護功能以及實現遙控、遙信、遙測等通信功能,與傳統微機保護裝置相對比本裝置具有測量精度高、動作迅速可靠、可以進行遠程通信等優點。
上傳時間: 2013-04-24
上傳用戶:huyanju
直接轉矩控制技術在電力機車牽引、汽車工業以及家用電器等工業控制領域得到了廣泛的應用。在運動控制系統中,直接轉矩控制作為一種新型的交流調速技術,其控制思想新穎、控制結構簡單、控制手段直接、轉矩響應迅速,正在運動控制領域中發揮著巨大的作用。雖然直接轉矩控制的優勢是矢量控制所不能實現的,但是直接轉矩控制依然存在一系列不能忽視的問題。直接轉矩控制采用兩點式轉矩和磁鏈滯環控制器,使轉矩和磁鏈被控制在給定值的一定范圍以內,這種控制方法不可避免地帶來電機輸出轉矩脈動過大和逆變器開關頻率不恒定等問題。直接轉矩控制采用定子磁鏈定向,只用便于測量的定子電阻來估計定子磁鏈,這樣在低速運行時會帶來磁鏈估計的誤差。雖然在全速范圍內估計定子磁鏈運用低速時采用的電流-轉速模型和高速時采用的電壓-電流模型的合成模型,即電壓-轉速模型,然而兩種模型的平滑切換又是一個新的問題。直接轉矩控制在基頻以下調速的理論和應用已經實現,在基頻以上的弱磁調速范圍內的理論和應用還需要進一步的研究。 為了解決這些問題,本文針對異步電動機在兩相靜止坐標系下的數學模型,對傳統直接轉矩控制系統和兩種改進的直接轉矩控制系統進行了研究。在傳統直接轉矩控制系統中,詳細討論了定子磁鏈估計的三種基本模型,設計了定子磁鏈估計的加權模型,使電機在全速運行的范圍內都能夠得到準確的定子磁鏈。針對轉矩脈動過大和逆變器開關頻率不恒定的問題,本文設計了兩種改進的直接轉矩控制系統。在基于占空比控制的直接轉矩控制系統中,通過對一個采樣周期內非零電壓矢量作用時間占采樣周期的占空比的優化,解決了轉矩脈動過大的問題;在一個采樣周期內,從非零電壓矢量到零電壓矢量的轉換只有一次,實現了開關頻率的恒定。在基于滑模變結構的直接轉矩控制系統中,本文設計了轉矩和磁鏈滑模變結構控制器代替傳統直接轉矩控制系統中的轉矩和磁鏈滯環控制器;運用空間矢量脈寬調制技術,實現了開關頻率的恒定。本文把傳統直接轉矩控制系統和兩種改進的直接轉矩控制系統擴展到基頻以上的弱磁范圍內的異步電動機調速系統中,對其進行了相關研究。 為了驗證上述各種控制系統的正確性和有效性,本文采用Matlab/Simulink仿真軟件對其進行了仿真驗證。針對傳統直接轉矩控制系統,對定子磁鏈估計的加權模型進行了仿真驗證。仿真結果表明所設計的定子磁鏈的加權模型能夠在電機運行的全速范圍內準確地估計定子磁鏈。針對基于占空比控制的直接轉矩控制系統和基于滑模變結構的直接轉矩控制系統,本文分別對負載轉矩有擾動和無擾動、給定轉速為恒定值和不為恒定值四種情況進行了仿真驗證,并分別和傳統直接轉矩控制系統的仿真結果進行了對比。仿真結果表明,兩種改進的直接轉矩控制系統均能有效的減小轉矩脈動和轉速的穩態誤差。針對電機運行在基頻以上的弱磁調速情形,本文運用三種不同的直接轉矩控制方法分別進行了仿真驗證。仿真結果表明,兩種改進的直接轉矩控制系統在弱磁調速范圍內依然優于傳統直接轉矩控制系統,依然能夠減小轉矩脈動和轉速的穩態誤差。
上傳時間: 2013-04-24
上傳用戶:253189838
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)
上傳時間: 2013-11-24
上傳用戶:541657925
/*--------- 8051內核特殊功能寄存器 -------------*/ sfr ACC = 0xE0; //累加器 sfr B = 0xF0; //B 寄存器 sfr PSW = 0xD0; //程序狀態字寄存器 sbit CY = PSW^7; //進位標志位 sbit AC = PSW^6; //輔助進位標志位 sbit F0 = PSW^5; //用戶標志位0 sbit RS1 = PSW^4; //工作寄存器組選擇控制位 sbit RS0 = PSW^3; //工作寄存器組選擇控制位 sbit OV = PSW^2; //溢出標志位 sbit F1 = PSW^1; //用戶標志位1 sbit P = PSW^0; //奇偶標志位 sfr SP = 0x81; //堆棧指針寄存器 sfr DPL = 0x82; //數據指針0低字節 sfr DPH = 0x83; //數據指針0高字節 /*------------ 系統管理特殊功能寄存器 -------------*/ sfr PCON = 0x87; //電源控制寄存器 sfr AUXR = 0x8E; //輔助寄存器 sfr AUXR1 = 0xA2; //輔助寄存器1 sfr WAKE_CLKO = 0x8F; //時鐘輸出和喚醒控制寄存器 sfr CLK_DIV = 0x97; //時鐘分頻控制寄存器 sfr BUS_SPEED = 0xA1; //總線速度控制寄存器 /*----------- 中斷控制特殊功能寄存器 --------------*/ sfr IE = 0xA8; //中斷允許寄存器 sbit EA = IE^7; //總中斷允許位 sbit ELVD = IE^6; //低電壓檢測中斷控制位 8051
上傳時間: 2013-10-30
上傳用戶:yxgi5
TLC2543是TI公司的12位串行模數轉換器,使用開關電容逐次逼近技術完成A/D轉換過程。由于是串行輸入結構,能夠節省51系列單片機I/O資源;且價格適中,分辨率較高,因此在儀器儀表中有較為廣泛的應用。 TLC2543的特點 (1)12位分辯率A/D轉換器; (2)在工作溫度范圍內10μs轉換時間; (3)11個模擬輸入通道; (4)3路內置自測試方式; (5)采樣率為66kbps; (6)線性誤差±1LSBmax; (7)有轉換結束輸出EOC; (8)具有單、雙極性輸出; (9)可編程的MSB或LSB前導; (10)可編程輸出數據長度。 TLC2543的引腳排列及說明 TLC2543有兩種封裝形式:DB、DW或N封裝以及FN封裝,這兩種封裝的引腳排列如圖1,引腳說明見表1 TLC2543電路圖和程序欣賞 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double sum_final1; double sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe}; void delay(unsigned char b) //50us { unsigned char a; for(;b>0;b--) for(a=22;a>0;a--); } void display(uchar a,uchar b,uchar c,uchar d) { P0=duan[a]|0x80; P2=wei[0]; delay(5); P2=0xff; P0=duan[b]; P2=wei[1]; delay(5); P2=0xff; P0=duan[c]; P2=wei[2]; delay(5); P2=0xff; P0=duan[d]; P2=wei[3]; delay(5); P2=0xff; } uint read(uchar port) { uchar i,al=0,ah=0; unsigned long ad; clock=0; _cs=0; port<<=4; for(i=0;i<4;i++) { d_in=port&0x80; clock=1; clock=0; port<<=1; } d_in=0; for(i=0;i<8;i++) { clock=1; clock=0; } _cs=1; delay(5); _cs=0; for(i=0;i<4;i++) { clock=1; ah<<=1; if(d_out)ah|=0x01; clock=0; } for(i=0;i<8;i++) { clock=1; al<<=1; if(d_out) al|=0x01; clock=0; } _cs=1; ad=(uint)ah; ad<<=8; ad|=al; return(ad); } void main() { uchar j; sum=0;sum1=0; sum_final=0; sum_final1=0; while(1) { for(j=0;j<128;j++) { sum1+=read(1); display(a1,b1,c1,d1); } sum=sum1/128; sum1=0; sum_final1=(sum/4095)*5; sum_final=sum_final1*1000; a1=(int)sum_final/1000; b1=(int)sum_final%1000/100; c1=(int)sum_final%1000%100/10; d1=(int)sum_final%10; display(a1,b1,c1,d1); } }
上傳時間: 2013-11-19
上傳用戶:shen1230
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
上傳時間: 2013-10-21
上傳用戶:13788529953
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-11-06
上傳用戶:smallfish
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-10-13
上傳用戶:lml1234lml
題目:利用條件運算符的嵌套來完成此題:學習成績>=90分的同學用A表示,60-89分之間的用B表示,60分以下的用C表示。 1.程序分析:(a>b)?a:b這是條件運算符的基本例子。
上傳時間: 2015-01-08
上傳用戶:lifangyuan12