Eclipse 是一個(gè)很好的集成開發(fā)環(huán)境,它的RCP更是一個(gè)亮點(diǎn),我好不容易找的一本專門教程;這個(gè)文件是教程的CD,很重要,因?yàn)閲?yán)格按CD的說明,才能安裝好書中的代碼。其中主要的代碼是一個(gè)即時(shí)通訊軟件。
標(biāo)簽: Eclipse 集成開發(fā)環(huán)境
上傳時(shí)間: 2017-03-05
上傳用戶:exxxds
單片微型計(jì)算機(jī)是微型計(jì)算機(jī)發(fā)展中的一個(gè)重要分支,是把構(gòu)成一臺微型計(jì)算機(jī)的主要部件如中央處理器(CPU)、存儲器(RAM/ROM)和各種功能I/O接口集成在一塊芯片上的單芯片微型計(jì)算機(jī)(Single Chip Micro Computer),簡稱單片機(jī).由于它的結(jié)構(gòu)與指令功能都是按工業(yè)控制要求設(shè)計(jì)的,且近年來單片機(jī)著力擴(kuò)展了各種控制功能如A/D、PWM等,因此我們更多時(shí)候稱其為一個(gè)單片形態(tài)的微控制器(Single Chip Micro Controller),或直接稱其為微控制器(Micro Controller)。
標(biāo)簽: 微型計(jì)算機(jī) 發(fā)展 分支
上傳時(shí)間: 2014-01-18
上傳用戶:zhaoq123
HUSPA是WCDMA在R6版本中的新技術(shù),本文對其上下行鏈路進(jìn)行了仿真
標(biāo)簽: HUSPA WCDMA 版本 新技術(shù)
上傳時(shí)間: 2014-01-06
上傳用戶:gut1234567
本文提出了加快發(fā)展之路 從理論設(shè)計(jì),通過Matlab / Simulink環(huán)境 在定點(diǎn)算法對其行為模擬的 在FPGA或定制實(shí)現(xiàn)硅片。這個(gè)了 實(shí)現(xiàn)了netlist移植的Simulink系統(tǒng) 描述成的硬件描述語言[VHDL]。在這個(gè)例子中,這個(gè) Simulink-to-VHDL轉(zhuǎn)換器被設(shè)計(jì)來使用 代碼來描述結(jié)構(gòu)VHDL系統(tǒng)互連, 允許簡單的行為說明基本模塊。 結(jié)果VHDL bit-true交付后代碼 比較定點(diǎn)Simulink仿真模型等效 模擬。
標(biāo)簽: Simulink netlist Matlab FPGA
上傳時(shí)間: 2017-03-09
上傳用戶:duoshen1989
通過到數(shù)據(jù)庫的ODBC連接來將數(shù)據(jù)從SQL Server提交給MapInfo Professional。使用集成到SQL Server的SpatialWare,可以從MapInfo Professional與希望訪問指定的SQL Server表實(shí)現(xiàn)連接。附加控件允許用戶所需表的一部分,也可提取適合用戶標(biāo)準(zhǔn)的查詢來提取數(shù)據(jù)。當(dāng)完成修改數(shù)據(jù),可能簡單地存儲表并安全地存儲在SQL Server中。
標(biāo)簽: Server Professional SpatialWare SQL
上傳時(shí)間: 2017-03-20
上傳用戶:皇族傳媒
寬帶無線通信中各種可能的調(diào)制解調(diào)編譯碼程序,以及simulink鏈路搭建程序。
標(biāo)簽: 寬帶無線通信 調(diào)制解調(diào) 編譯碼 程序
上傳時(shí)間: 2017-04-01
上傳用戶:zhenyushaw
Asp.net酒店管理系統(tǒng)源碼-HMS_51aspx,含數(shù)據(jù)庫建模文件;文件夾中的“PowerDesigner建?!蹦夸浵掳齻€(gè)可運(yùn)行文件HMS1.cdm,HMS.cdm,HMS.pdm分別為HMS系統(tǒng)的實(shí)體關(guān)系簡圖、實(shí)體關(guān)系圖和數(shù)據(jù)庫模型,使用PowerDesigner集成開發(fā)環(huán)境打開任意一個(gè)文件即可運(yùn)行。
標(biāo)簽: PowerDesigner HMS aspx Asp
上傳時(shí)間: 2013-12-17
上傳用戶:lwwhust
研究了多速率mesh網(wǎng)絡(luò)中節(jié)點(diǎn)的吞吐量.:提出了多速率無線Mesh網(wǎng)絡(luò)中節(jié)點(diǎn)吞吐量分析模型,用以分析在公平性保證條件下基于IEEE 802·11協(xié) 議構(gòu)建的無線Mesh網(wǎng)絡(luò)節(jié)點(diǎn)吞吐量.該模型計(jì)算出不同速率無線鏈路發(fā)送數(shù)據(jù)包的時(shí)間,尋找網(wǎng)絡(luò)中單位時(shí)間 內(nèi)完成數(shù)據(jù)包發(fā)送時(shí)間最大的瓶頸沖突域,根據(jù)瓶頸沖突域內(nèi)負(fù)載流量速率得到節(jié)點(diǎn)吞吐量最大值.仿真結(jié)果表 明,該方法計(jì)算出的節(jié)點(diǎn)最大吞吐量與網(wǎng)絡(luò)仿真結(jié)果一致,可以準(zhǔn)確分析多速率無線Mesh網(wǎng)絡(luò)節(jié)點(diǎn)吞吐量.
上傳時(shí)間: 2014-07-09
上傳用戶:refent
程序所在目錄:ex6_AD 板上引出的兩路A/D 轉(zhuǎn)換對應(yīng)DSP 的A/D 模塊分別是通道0 和通道8,輸入電壓0-5V 。 本開發(fā)板使用DA 的輸出作為AD 的輸入,因此需將5J2 的1-2,3-4 分別用短路子短接。 打開CC2000,進(jìn)行如下操作: 1.Project->Open ,打開該目錄中的工程文件。 2.Project->Rebuild ALL,編譯鏈接 3.File->Load Program 4.光標(biāo)移到Que()函數(shù)的asm(" NOP ")所處的行。 5. Debug->Toggle breakpoint (快捷鍵F9) 6. Debug->Animate (快捷鍵F12) 7. View->Watch Window ,在出現(xiàn)的watch 窗體中點(diǎn)右鍵分別插入變量AD_SIG0,AD_SIG8,則可看到所采到的這兩路信號的電壓值。 如果結(jié)果稍微不精確,請不要在意,這可能是因?yàn)闆]有采用專用基準(zhǔn)源,以及信號不穩(wěn)定的緣故。另外,TMS320LF2407 的內(nèi)置A/D 的精度并不是很高。在前面兩種情況已得到保證的情況下,變化幅度仍較大。( ^_^ 呵呵,外面好一點(diǎn)的一片A/D 芯片就不低于100 塊,所以想想能湊合著用也就可以了。)
上傳時(shí)間: 2013-12-17
上傳用戶:refent
從因子分析的角度出發(fā)解決基因表達(dá)譜分析問題。為解決獨(dú)立成分分析方法在求解過程中的不穩(wěn)定性,提出一種基于選擇性獨(dú)立成分分析的DNA微陣列數(shù)據(jù)集成分類器。首先對基因表達(dá)水平的重構(gòu)誤差進(jìn)行分析,選擇部分重構(gòu)誤差較小的獨(dú)立成分進(jìn)行樣本重構(gòu),然后基于重構(gòu)后的樣本同時(shí)訓(xùn)練多個(gè)支持向量機(jī)基分類器,最后選擇部分分類正確率較高的基分類器進(jìn)行最大投票以得到最終結(jié)果。在3個(gè)常用測試集上驗(yàn)證了本文設(shè)計(jì)方法的有效性。
上傳時(shí)間: 2013-12-06
上傳用戶:蟲蟲蟲蟲蟲蟲
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1