隨著我國信息化發展進程加快,信息化覆蓋面擴大,信息安全問題也就隨之增多,其影響和后果也更加廣泛和嚴重。同時,信息安全及其對經濟發展、國家安全和社會穩定的重大影響,正日益突出地顯現出來,受到越來越多的關注。在和平年代,通過對信息載體進行大規模的物理破壞,從而達到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來都沒有放棄過,他們把目標對準了信息載體中的數據,由于數據的易失性,計算機數據成為信息安全中的最大隱患,同時也是破壞信息安全的一個突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對計算機數據的竊取,保護硬盤中的數據。破壞者在得到硬盤后,也不能夠得到硬盤中的數據,從而達到保護信息安全的目的。加密卡提供兩個符合ATA-6標準的接口,串接在主板IDE接口和硬盤之間。存儲在硬盤上的數據,是經過加密以后的加密數據;從硬盤上讀出的數據,必須經過該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術實現IDE接口和加密算法,以減小加解密帶來的速度上的影響。 論文的工作重點主要有以下幾個方面的內容:FPGA及VHDL語言的研究,ATA協議標準研究及IDE接口的FPGA實現。論文對ATA協議做了細致的研究,分析了硬盤接口的工作機制以及主機與硬盤之間的通信協議,并在此基礎上,重點研究了用FPGA的編程功能來實現一個計算機硬件底層接口協議的方法,詳細介紹了芯片的內部框圖及FPGA的軟件流程圖,提出了在實現過程中應注意的要點,最終用FPGA構建了一個雙向IDE硬盤通道,實現了兩套符合ATA-6規范的IDE接口。
上傳時間: 2013-08-02
上傳用戶:Ants
protel99元件庫元件名稱及中英對照.doc
上傳時間: 2013-04-24
上傳用戶:gououo
書中以國家“3C”認證為出發點,引出產品對電磁兼容的基本要求,給出相關產品所必須進行的電磁兼容測試項目及所采用測試標準。本書無意成為現有標準的翻版,而希望成為讀者在學習、理解和掌握標準時的一種補充。為此,書中重點說明每種試驗的目的、作者對標準的理解、試驗中對試驗儀器的要求、必須有的試驗配置、正確的試驗方法和對標準的點評等。考慮到國內眾多企業在開展電磁兼容試驗的同時,也在考慮試驗場地的建設,為此本書也選編了部分這方面的內容,說明了各種場地的特點、主要技術指標及選用中的注意事項。
上傳時間: 2013-07-09
上傳用戶:gmh1314
1.打開功能是專門用于對C語言文件自動提取顯示所需要的漢字,進行點陣碼數據轉換的,在您的C語言程序中,有一點需要特別留意:您的注解中請不要使用雙引號,否則會引起提取錯誤。軟件包中的文件ee.c作為一個簡單例程供提取測試用。2。提取以后的點陣碼可以隨意修改點陣數據,使用鼠標的左鍵為加一點,右鍵為擦除一點。修改完畢請按旁邊的確認鍵將數據記錄到點陣碼中,否則您的修改將自動放棄。3。點陣碼可以隨意平移,請謹慎使用。平移之前請查看一遍所有的字符點陣圖,平移有可能會丟失邊界點,移出了邊界的點陣將被丟棄,不可恢復。平移
上傳時間: 2013-06-16
上傳用戶:tyg88888
cortex在rvmdk中設置方式,及STM32在RVMDK中入門講解之開發環境的建立
上傳時間: 2013-06-10
上傳用戶:sh19831212
教你如何在Cadence Pspice中使用變壓器
上傳時間: 2013-05-23
上傳用戶:飛翔的胸毛
正交頻分復用(OFDM)是一種無線環境下的高速傳輸技術,它使用一系列低速子載波并行傳輸數據,具有抗多徑干擾的能力、能以很高的頻譜利用率實現高速數據傳輸等優點。數字音頻廣播(DAB)系統中采用OFDM調制技術。 本文首先概述了OF'DM的基本原理和實現方法,分析了DAB中不同模式下OFDM調制的參數和特點。實現OFDM的核心技術是快速傅立葉變換(FFT)。本文在分析研究了多種FFT算法的基礎上選擇了最適合FPGA實現的,滿足DAB系統中OFDM調制要求的FFT算法,即將2048點FFT分解為基-4和基-2混合基算法。 本文研究重點是使用FPGA實現2048點復數FFT處理器。2048點FFT由五級基-4運算和一級基-2運算組成。針對這一算法以及FPGA特點,進行系統結構設計、各個模塊設計、FPGA實現和測試。一個基-4和基-2復用的蝶形運算模塊是整個FFT處理器的核心部分。此外系統還包括:系統控制模塊,地址產生模塊,RAM和ROM。本文特別針對2048點按頻率抽取基-4/2順序處理的FFT處理器提出了一種巧妙的數據地址和旋轉因子地址生成的方法。 仿真和驗證表明,運算的結果可以達到一定的精度要求,運算速度滿足系統要求,說明該OFDM調制器的設計是可行的,可以應用于DAB系統中
上傳時間: 2013-06-05
上傳用戶:star_in_rain
隨著圖像分辨率的越來越高,軟件實現的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發展使得硬件實現圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內外的一個熱門領域。 本文在FPGA平臺上,用Verilog HDL實現了一個研究圖像處理算法的可重復配置的硬件模塊架構,架構包括PC機預處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負責具體算法的實現,根據不同的圖像處理算法可以獨立實現。架構為計算模塊實現了一個可添加、移出接口,不同的算法設計只要符合該接口就可以方便的加入到模塊架構中來進行調試和運行。 在硬件架構的基礎上本文實現了排序濾波,中值濾波,卷積運算及高斯濾波,形態學算子運算等經典的圖像處理算法。討論了FPGA的圖像處理算法的設計方法及優化策略,通過性能分析,FPGA實現圖像處理在時間上比軟件處理有了很大的提高;通過結果的比較,發現FPGA的處理結果達到了軟件處理幾乎同等的效果水平。最后本文在實現較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進,提高了算法的可用性,同時為進一步的研究提供了更加便利的平臺。 整個設計都是在ISE8.2和ModelSim第三方仿真軟件環境下開發的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現FPGA為核心處理芯片的實時圖像處理系統有著積極的作用。
上傳時間: 2013-05-30
上傳用戶:水瓶kmoon5
激光光譜探測是激光偵查、激光告警、污染物檢測等領域中采用的重要技術。通過對來襲激光的光譜特征進行識別,可以為光電對抗提供依據。本文在分析和研究現有激光光譜探測技術的基礎上,提出了通過非掃描M-Z干涉法來獲取激光信號的相干圖,并對該圖進行快速傅立葉變換,從而實時獲得激光光譜的技術。 在研究中,由M-Z干涉具形成的激光干涉條紋經CCD相機轉換后以時間序列依次輸出電信號,該時間序列的快速傅立葉變換用FPGA實現。論文依據告警系統響應時間和信噪比的要求,確定了探測器陣列的結構類型和有關參數;設計了CCD相機和FPGA的接口電路;編寫了數據傳輸和存儲模塊。 在快速傅立葉變換的實現上,首先確定了采用基2按時間抽取的方法作為實現算法;應用型號為XC3S400的FPGA芯片,依靠ISE8.1軟件開發平臺,用硬件語言編寫了精度為10位,序列長度為512點的快速傅里葉變換程序,并將所有程序成功下載到FPGA的配置芯片中。 此外,論文還設計了顯示、電壓轉換、FPGA配置電路。最后,對設計的快速傅里葉變換模塊進行了測試,將FPGA運算結果與理論計算結果進行了比較,結果表明FPGA計算結果達到應有的精度,運行速度可以滿足激光光譜的實時探測要求。
上傳時間: 2013-08-04
上傳用戶:hzy5825468
在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
上傳時間: 2013-07-06
上傳用戶:LouieWu