亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 學術論文 > 應用于十萬門FPGA的全數字鎖相環設計

應用于十萬門FPGA的全數字鎖相環設計

  • 資源大小:1771 K
  • 上傳時間: 2013-07-06
  • 上傳用戶:jiajuncai
  • 資源積分:2 下載積分
  • 標      簽: FPGA 應用于 全數字 鎖相環

資 源 簡 介

在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。

相 關 資 源

主站蜘蛛池模板: 崇义县| 韶山市| 荣成市| 赞皇县| 平遥县| 江孜县| 禹州市| 阜平县| 隆安县| 拜泉县| 安吉县| 抚远县| 东台市| 正定县| 库伦旗| 民县| 许昌县| 石首市| 山西省| 永丰县| 西乌珠穆沁旗| 克拉玛依市| 新和县| 龙川县| 会宁县| 喀什市| 江口县| 炉霍县| 紫金县| 涡阳县| 巨鹿县| 郧西县| 隆尧县| 台江县| 郯城县| 新宁县| 大庆市| 洛川县| 宁武县| 正阳县| 峨眉山市|