隨著現(xiàn)代工業(yè)的高速發(fā)展,電力系統(tǒng)的非線性負(fù)荷日益增多,嚴(yán)重地污染了電網(wǎng)的環(huán)境,威脅著電網(wǎng)中的各種電氣設(shè)備的安全經(jīng)濟(jì)運(yùn)行,不論從保證電力系統(tǒng)和供電系統(tǒng)的安全經(jīng)濟(jì)運(yùn)行或是從保證設(shè)備和人身的安全來看,對(duì)諧波污染造成的危害影響加以經(jīng)常監(jiān)測和限制都是極為迫切的。諧波測量是諧波治理的重要前提條件,也是分析解決諧波治理問題的基本問題。國內(nèi)外已有各種諧波檢測的研究,形成了多種諧波檢測方法,基于快速傅立葉變化的FFT是當(dāng)前諧波檢測中應(yīng)用最為廣泛的一種諧波檢測方法。特別是經(jīng)過技術(shù)補(bǔ)償后的FFT算法,在諧波檢測中具有更好的性能。但該方法在實(shí)現(xiàn)上主要是采用通用DSP器件(比如TI公司產(chǎn)品),其實(shí)時(shí)性不強(qiáng),影響了檢測性能。隨著微電子技術(shù)和數(shù)字信號(hào)處理技術(shù)的發(fā)展,基于FPGA的數(shù)字信號(hào)處理具有高速、開發(fā)簡便、易于形成ASIC等優(yōu)勢而得到了廣泛的應(yīng)用。論文在分析諧波測量方法的基礎(chǔ)上,提出了基于FPGA實(shí)現(xiàn)電網(wǎng)諧波測量系統(tǒng)。以嵌入式處理器NiosⅡ?yàn)楹诵模瑢?shí)現(xiàn)了電網(wǎng)諧波分析的周期圖功率譜分析方法。在整個(gè)系統(tǒng)硬件設(shè)計(jì)的基礎(chǔ)上,主要完成了基-28點(diǎn)、16點(diǎn)、32的FFT模塊、完成了求模運(yùn)算模塊以及輸出顯示模塊。通過比較仿真得到的方波、正弦信號(hào)的譜結(jié)構(gòu)與實(shí)際系統(tǒng)輸出的譜結(jié)構(gòu),驗(yàn)證了該實(shí)現(xiàn)方法的正確性。
上傳時(shí)間: 2013-06-30
上傳用戶:無聊來刷下
軟件無線電技術(shù)自20世紀(jì)90年代提出以后,在許多通信系統(tǒng)中得到了廣泛應(yīng)用。本文研究了一種軟件無線電數(shù)字通信系統(tǒng)方案的設(shè)計(jì),并著重研究了其中中頻處理單元的設(shè)計(jì)和實(shí)現(xiàn)。針對(duì)實(shí)際應(yīng)用,本文提出了一個(gè)基于FPGA和DSP的軟件無線電中頻/基帶數(shù)字化處理系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)的特點(diǎn)是所有的中頻信號(hào)處理算法全部由軟件實(shí)現(xiàn),它主要包括高速A/D、超大規(guī)模FPGA芯片、高速DSP芯片和外部存儲(chǔ)器等,其中超大規(guī)模FPGA芯片和高速的DSP芯片是系統(tǒng)的核心。DSP芯片采用的是TI公司的C6416,F(xiàn)PGA芯片采用的是Xilinx公司的XC2V2000FG676,既兼顧速度和靈活性,又具有較強(qiáng)的通用性。 本文根據(jù)“基于FPGA的中頻數(shù)字化處理平臺(tái)的建立及若干關(guān)鍵算法的實(shí)現(xiàn)”研究課題,主要完成了軟件無線電通信系統(tǒng)中頻數(shù)字化若干關(guān)鍵算法實(shí)現(xiàn)的任務(wù),具體包括通用數(shù)字中頻板的設(shè)計(jì)、中頻板上FPGA和DSP、D/A的接口設(shè)計(jì)、各種數(shù)字通信關(guān)鍵技術(shù)(數(shù)字上/下變頻、調(diào)制解調(diào)、信道編譯碼、交織解交織等)的FPGA實(shí)現(xiàn)。本文研究的系統(tǒng)分別在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等軟件中進(jìn)行了仿真和驗(yàn)證,并已交付使用。結(jié)果表明,本文提出的方案正確可行,達(dá)到了預(yù)定要求。本文的工作對(duì)其它軟件無線電系統(tǒng)的實(shí)現(xiàn)也具有較大的參考價(jià)值。
標(biāo)簽: FPGA 中頻數(shù)字化 關(guān)鍵算法
上傳時(shí)間: 2013-04-24
上傳用戶:thinode
半導(dǎo)體中術(shù)語英文對(duì)應(yīng)漢語,對(duì)翻譯比較有用,如果看英文資料不知道可以查查。
上傳時(shí)間: 2013-04-24
上傳用戶:rishian
隨著我國信息化發(fā)展進(jìn)程加快,信息化覆蓋面擴(kuò)大,信息安全問題也就隨之增多,其影響和后果也更加廣泛和嚴(yán)重。同時(shí),信息安全及其對(duì)經(jīng)濟(jì)發(fā)展、國家安全和社會(huì)穩(wěn)定的重大影響,正日益突出地顯現(xiàn)出來,受到越來越多的關(guān)注。在和平年代,通過對(duì)信息載體進(jìn)行大規(guī)模的物理破壞,從而達(dá)到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破壞者從來都沒有放棄過,他們把目標(biāo)對(duì)準(zhǔn)了信息載體中的數(shù)據(jù),由于數(shù)據(jù)的易失性,計(jì)算機(jī)數(shù)據(jù)成為信息安全中的最大隱患,同時(shí)也是破壞信息安全的一個(gè)突破口。 本文提出研制硬盤加密卡的主要目的是為了防止對(duì)計(jì)算機(jī)數(shù)據(jù)的竊取,保護(hù)硬盤中的數(shù)據(jù)。破壞者在得到硬盤后,也不能夠得到硬盤中的數(shù)據(jù),從而達(dá)到保護(hù)信息安全的目的。加密卡提供兩個(gè)符合ATA-6標(biāo)準(zhǔn)的接口,串接在主板IDE接口和硬盤之間。存儲(chǔ)在硬盤上的數(shù)據(jù),是經(jīng)過加密以后的加密數(shù)據(jù);從硬盤上讀出的數(shù)據(jù),必須經(jīng)過該卡的解密才可被正常使用,否則只是一堆亂碼。加密卡采用FPGA技術(shù)實(shí)現(xiàn)IDE接口和加密算法,以減小加解密帶來的速度上的影響。 論文的工作重點(diǎn)主要有以下幾個(gè)方面的內(nèi)容:FPGA及VHDL語言的研究,ATA協(xié)議標(biāo)準(zhǔn)研究及IDE接口的FPGA實(shí)現(xiàn)。論文對(duì)ATA協(xié)議做了細(xì)致的研究,分析了硬盤接口的工作機(jī)制以及主機(jī)與硬盤之間的通信協(xié)議,并在此基礎(chǔ)上,重點(diǎn)研究了用FPGA的編程功能來實(shí)現(xiàn)一個(gè)計(jì)算機(jī)硬件底層接口協(xié)議的方法,詳細(xì)介紹了芯片的內(nèi)部框圖及FPGA的軟件流程圖,提出了在實(shí)現(xiàn)過程中應(yīng)注意的要點(diǎn),最終用FPGA構(gòu)建了一個(gè)雙向IDE硬盤通道,實(shí)現(xiàn)了兩套符合ATA-6規(guī)范的IDE接口。
標(biāo)簽: FPGA 硬盤 加密卡 中的應(yīng)用
上傳時(shí)間: 2013-08-02
上傳用戶:Ants
matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度
上傳時(shí)間: 2013-07-31
上傳用戶:萬有引力
基于FPGA的靜止圖像壓縮系統(tǒng)的研究-JPEG編碼器的設(shè)計(jì)電力電子與電力傳動(dòng)數(shù)字圖像在人們生活中的應(yīng)用越來越廣泛,由于原始圖像數(shù)據(jù)量比較大,因此數(shù)字圖像壓縮技術(shù)逐漸成為圖像應(yīng)用的一個(gè)核心環(huán)節(jié)。在數(shù)字圖像壓縮領(lǐng)域,國際標(biāo)準(zhǔn)化組織于1992年推出的JPEG標(biāo)準(zhǔn)應(yīng)用最為廣泛。 本文基于FPGA設(shè)計(jì)了JPEG圖像壓縮系統(tǒng),通過改進(jìn)算法,優(yōu)化結(jié)構(gòu),在合理的利用硬件資源的條件下,有效的挖掘出算法內(nèi)部的并行性。改進(jìn)了DCT變換算法,設(shè)計(jì)了并行查找表結(jié)構(gòu)的乘法器,采用了流水線優(yōu)化算法來解決時(shí)間并行性問題,提高了DCT模塊的運(yùn)算速度。依據(jù)Huffman編碼表的規(guī)律性,采用并行查找表結(jié)構(gòu),用較少的存儲(chǔ)單元完成了Huffman編碼運(yùn)算,同時(shí)提高了編碼速度。整個(gè)設(shè)計(jì)通過EDA軟件進(jìn)行了邏輯綜合及功能與時(shí)序仿真。綜合和仿真結(jié)果表明,本文提出的算法在速度和資源利用方面均達(dá)到了較好的狀態(tài),可滿足實(shí)時(shí)JPEG圖像壓縮的要求。 設(shè)計(jì)了一個(gè)硬件開發(fā)平臺(tái),對(duì)JPEG圖像壓縮系統(tǒng)進(jìn)行了驗(yàn)證。硬件平臺(tái)上使用ADV7181B來實(shí)現(xiàn)AD轉(zhuǎn)換;使用TI公司TMS320C6416型DSP芯片實(shí)現(xiàn)了系統(tǒng)配置以及通過PCI接口與上位機(jī)PC的實(shí)現(xiàn)數(shù)據(jù)交換;使用Microsoft VC++6.0開發(fā)平臺(tái)開發(fā)了系統(tǒng)控制軟件平臺(tái),實(shí)現(xiàn)對(duì)整個(gè)壓縮系統(tǒng)的控制。
標(biāo)簽: FPGA 圖像壓縮系統(tǒng)
上傳時(shí)間: 2013-05-24
上傳用戶:GHF
protel99元件庫元件名稱及中英對(duì)照.doc
上傳時(shí)間: 2013-04-24
上傳用戶:gououo
書中以國家“3C”認(rèn)證為出發(fā)點(diǎn),引出產(chǎn)品對(duì)電磁兼容的基本要求,給出相關(guān)產(chǎn)品所必須進(jìn)行的電磁兼容測試項(xiàng)目及所采用測試標(biāo)準(zhǔn)。本書無意成為現(xiàn)有標(biāo)準(zhǔn)的翻版,而希望成為讀者在學(xué)習(xí)、理解和掌握標(biāo)準(zhǔn)時(shí)的一種補(bǔ)充。為此,書中重點(diǎn)說明每種試驗(yàn)的目的、作者對(duì)標(biāo)準(zhǔn)的理解、試驗(yàn)中對(duì)試驗(yàn)儀器的要求、必須有的試驗(yàn)配置、正確的試驗(yàn)方法和對(duì)標(biāo)準(zhǔn)的點(diǎn)評(píng)等。考慮到國內(nèi)眾多企業(yè)在開展電磁兼容試驗(yàn)的同時(shí),也在考慮試驗(yàn)場地的建設(shè),為此本書也選編了部分這方面的內(nèi)容,說明了各種場地的特點(diǎn)、主要技術(shù)指標(biāo)及選用中的注意事項(xiàng)。
上傳時(shí)間: 2013-07-09
上傳用戶:gmh1314
Code Composer Studio是TI eXpressDSPTM實(shí)時(shí)軟件技術(shù)的重要組成部分,它可以使開發(fā)人員充分應(yīng)用DSP的強(qiáng)大弁遄C隨著TI的TMS320C5000 和TMS320C6000 DSP平臺(tái)的應(yīng)用范圍不斷擴(kuò)大,已經(jīng)由其應(yīng)用于下載視頻流的手持因特網(wǎng)接入產(chǎn)品擴(kuò)展到蜂窩通信網(wǎng)路和光網(wǎng)絡(luò)的通信基礎(chǔ)設(shè)施,eXpressDSPTM也便獲得了越來越多軟件工程師的青睞。eXpressDSP還包含了DSP/BIOS可伸縮內(nèi)核,TMS320TMDSP標(biāo)準(zhǔn)算法的應(yīng)用互操作性和可重復(fù)使用性以及400多家第三
標(biāo)簽: Composer Studio Code 3.1
上傳時(shí)間: 2013-06-23
上傳用戶:zzy7826
cortex在rvmdk中設(shè)置方式,及STM32在RVMDK中入門講解之開發(fā)環(huán)境的建立
上傳時(shí)間: 2013-06-10
上傳用戶:sh19831212
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1