第7章 數據庫與ADO.NET基礎 數據庫在任何應用程序開發中都非常的重要,特別在ASP.NET應用程序開發中,數據庫通常被用來保存用戶的信息、文章內容等數據,同時數據庫也能夠提供用戶進行查詢、搜索等操作。傳統的純靜態HTML頁面已經不能滿足互聯網的發展應用,使用數據庫能夠讓網站與用戶、新聞、投票等信息進行良好的整合。
上傳時間: 2017-08-24
上傳用戶:alan-ee
OFDM系統中的QAM調制,用verilog語言編寫,用于FPGA設計
上傳時間: 2017-09-12
上傳用戶:stampede
osip庫中的鏈表,用C語言實現,window、linux等均可以使用,去掉了一些關聯,根據實際使用進行了修改,增加了函數。
標簽: osip
上傳時間: 2013-12-17
上傳用戶:冇尾飛鉈
逆變控制器的發展經歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統,并從數模混合電路過渡到純數字控制的歷程。但是,通用微處理芯片是為一般目的而設計,存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實現技術的研究越來越受到關注,已成為逆變控制器發展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實現技術,依次對專用芯片的系統功能劃分,硬件算法,全系統的硬件設計及優化,流水線操作和并行化,芯片運行穩定性等問題進行了初步研究。首先引述了單相電壓型PWM逆變器連續時間和離散時間的數學模型,以及基于極點配置的單相電壓型PWM逆變器電流內環電壓外環雙閉環控制系統的設計過程,同時給出了仿真結果,仿真表明此系統具有很好的動、靜態性能,并且具有自動限流功能,提高了系統的可靠性。緊接著分析了FPGA器件的特征和結構。在給出本芯片應用目標的基礎上,制定了FPGA目標器件的選擇原則和芯片的技術規格,完成了器件選型及相關的開發環境和工具的選取。然后系統闡述了復雜FPGA設計的設計方法學,詳細介紹了基于FPGA的ASIC設計流程,概要介紹了僅使用QuartusII的開發流程,以及Modelsim、SynplifyPro、QuartusII結合使用的開發流程。在此基礎上,進行了芯片系統功能劃分,針對:DDS標準正弦波發生器,電壓電流雙環控制算法單元,硬件PI算法單元,SPWM產生器,三角波發生器,死區控制器,數據流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設計。分析了全數字鎖相環的結構和模型,以此為基礎,設計了一種應用于逆變器的,用比例積分方法替代傳統鎖相系統中的環路濾波,用相位累加器實現數控振蕩器(DCO)功能的高精度二階全數字鎖相環(DPLL)。分析了“流水線操作”等設計優化問題,并針對逆變器控制系統中,控制系統算法呈多層結構,且層與層之間還有數據流聯系,其執行順序和數據流的走向較為復雜,不利于直接采用流水線技術進行設計的特點,提出一種全新的“分層多級流水線”設計技術,有效地解決了復雜控制系統的流水線優化設計問題。本文最后對芯片運行穩定性等問題進行了初步研究。指出了設計中的“競爭冒險”和飽受困擾之苦的“亞穩態”問題,分析了產生機理,并給出了常用的解決措施。
上傳時間: 2013-05-28
上傳用戶:ice_qi
語音識別技術是信息技術領域的重要發展方向之一,小詞匯量非特定人孤立詞語音識別是語音識別領域中一個具有廣泛應用背景的分支,在家電遙控、智能玩具、人機交互等領域有著重要的應用價值.語音識別芯片從20世紀90年代開始出現,目前的語音識別芯片都是以DSP為核心集成的語音識別系統,算法主要通過軟件實現,為了提高速度和降低成本,下一代語音識別芯片將設計成軟硬件協同實現,本文的目的是使用全硬件方法實現語音識別算法,為軟硬件協同實現的方案提供參考.本論文主要完成了以下工作:(1)在選定的FPGA平臺上,完成了整個系統的硬件設計.(2)對于硬件中難于實現而且占用較多資源的乘法器、求對數、求平方根以及快速傅立葉變換等關鍵模塊,本文都根據電路的具體特點,給出了巧妙的實現方案,完成了算法需要的功能.(3)設計中使用了模塊復用和流水線技術.(4)根據設計結果,給出了各個模塊占用的硬件資源和運行速度.實驗結果表明,本文所設計的硬件系統能夠正常工作,在速度和面積方面都達到了設計要求.
上傳時間: 2013-06-12
上傳用戶:01010101
正交頻分復用(OFDM)技術是一種多載波數字調制技術,它具有頻譜利用率高、抗多徑能力強等特點,在寬帶無線多媒體通信領域中受到了廣泛的關注。 OFDM系統可分為連續工作模式和突發工作模式。在IEEE802.11a、HiperLANType2等無線局域網標準中采用了OFDM的突發工作模式,該模式下的接收機首先對符合某種特定格式的幀做出檢測。本文介紹了一種基于最小錯誤概率準則的幀檢測算法,提出了該算法的FPGA實現方案。 同步技術是OFDM最關鍵的技術之一,它包括載波頻率同步和符號同步。載波頻率同步是為了糾正接收端相對于發送端的載波頻率偏移,以保證子載波間的正交性;符號同步確定OFDM符號有用數據信息的開始時刻,也就是確定FFT窗的開始時刻。本文首先介紹了一種基于自相關的載波頻率同步算法,給出了它的FPGA實現方案,重點講述了其中用到的Cordic算法及其實現;然后介紹了分別基于互相關和自相關的兩種符號同步算法,給出了各自的FPGA實現方案,從實現的角度比較了兩種算法的優缺點,并且在FPGA設計中體現了面積復用和流水線操作的設計思想。 文章最后介紹了系統調試的情況,總結出一種ChipScopePro與Matlab相結合的調試方法,該方法在FPGA調試方面具有一定的通用性。
上傳時間: 2013-07-16
上傳用戶:Killerboo
本書比較全面地闡述了fpga在數字信號處理中的應用問題。 數字信號處理的FPGA實現 本書共分8章,主要內容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設計中常用軟件簡介、用fpga實現數字信號處理的數據規劃、多種結構類型的fir數字濾波器的fpga實現、不同結構fft的fpga實現、數字正交下變頻的fpga實現、cordic和dds的fpga實現等。本書緊密貼合工程實踐,以一個fpga設計開發人員的切身體會去敘述每一個應用實例,以一個fpga教學工作者的實踐經驗去梳理和組織繁雜的知識點。 本書可作為高等院校通信、數字信號處理、電子工程等專業的本科生教材,也可供相關專業的研究生和從事雷達、電子偵察、通信等工作的技術人員參考。
上傳時間: 2013-06-04
上傳用戶:y562413679
此文件是數字處理算法的一種,希爾伯特變換-Hilbert。曾在上課時編寫該算法,反復調試成功。該算法在工程應用中很有用。算法用C語言編寫,可直接用于C的開發環境中。省去了自己編寫的調試過程。
上傳時間: 2013-06-22
上傳用戶:三人用菜
詳細介紹了FPGA的設計的指導性原則,FPGA的設計的具體準則,FPGA設計中的常見疑問,用FPGA的不可不看!
上傳時間: 2013-08-16
上傳用戶:lunshaomo
40kHZ超聲波發射電路之一,由F1~F3三門振蕩器在F3的輸出為40kHZ方波,工作頻率主要由C1、R1和RP決定,用RP可調電阻來調節頻率。 F3的輸出激勵換能器T40-16的一端和反向器F4,F4輸出激勵換能器T40-16的另一端,因此,加入F4使激勵電壓提高了一倍。電容C3、C2平衡F3和F4的輸出,使波形穩定。電路中反向器F1~F4用CC4069六反向器中的四個反向器,剩余兩個不用(輸入端應接地)。電源用9V疊層電池。測量F3輸出頻率應為40kHZ±2kHZ,否則應調節RP。發射超聲波信號大于8m。
上傳時間: 2014-12-24
上傳用戶:chongchong1234