亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串并聯(lián)

  • 并串轉換器:將并行輸入的信號以串行方式輸出

    并串轉換器:將并行輸入的信號以串行方式輸出,這里要注意需先對時鐘進行分頻,用得到的低頻信號控制時序,有利于觀察結果(可以通過L燈觀察結果)

    標簽: 轉換器 并行 信號 串行方式

    上傳時間: 2013-12-21

    上傳用戶:jiahao131

  • 并/串轉換器即并行輸入、串行輸出轉換器

    并/串轉換器即并行輸入、串行輸出轉換器,例如一個8bit輸入的并/串轉換器,輸出時鐘頻率是輸入時鐘頻率的8倍,輸入端一個時鐘到來,8個輸入端口同時輸入數(shù)據(jù);輸出端以8倍的速度將并行輸入的8bit串行輸出,至于從高位輸出還是從低位輸出,可以再程序中指定。

    標簽: 轉換器 并行 串行 輸入

    上傳時間: 2014-01-21

    上傳用戶:2467478207

  • 使用并口的AVR單片機串行ISP

    0589、使用并口的AVR單片機串行ISP

    標簽:

    上傳時間: 2014-04-09

    上傳用戶:abner

  • 電腦串口及并口連接線大全

    電腦串口及并口連接線 在電腦的使用中往往會遇到各種各樣的連接線。這些連接線外觀上好像都差不多,但內(nèi)部結構完全不同并且不能混用。

    標簽: 電腦 串口 并口 連接線

    上傳時間: 2019-01-27

    上傳用戶:yeluopiaofei

  • 用verilog語言編寫UART串口 并附有測試文件

    用verilog語言編寫UART串口,并附有測試文件

    標簽: verilog uart 串口

    上傳時間: 2022-02-03

    上傳用戶:

  • FPGA與AD7606之間用并口通信 八個通道采集到的電壓用串口打印出來

    FPGA與AD7606之間用并口通信 八個通道采集到的電壓用串口打印出來

    標簽: fpga ad7606 通信

    上傳時間: 2022-06-26

    上傳用戶:20125101110

  • MAX31865讀取PT100溫度值,并通過串口傳輸?shù)诫娔X

    通過STM32F030F4P6進行SPI通信,讀取溫度值,電腦通過串口助手發(fā)送一個讀取溫度的指令給STM32F030F4P6,它再從MAX31865里面讀取溫度值,并通過串口將溫度值返回到終端,可以看到實際的溫度值。

    標簽: max31865 pt100 串口

    上傳時間: 2022-07-01

    上傳用戶:

  • MAX31865讀取PT100溫度值,并通過串口傳輸?shù)诫娔X上

    通過STM32F030F4P6進行SPI通信,讀取溫度值,電腦通過串口助手發(fā)送一個讀取溫度的指令給STM32F030F4P6,它再從MAX31865里面讀取溫度值,并通過串口將溫度值返回到終端,可以看到實際的溫度值

    標簽: max31865 pt100 串口

    上傳時間: 2022-07-01

    上傳用戶:

  • 串口溫度數(shù)據(jù)采集并實時顯示.rar

    串口控件使用說明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX來對發(fā)送到串口的數(shù)據(jù)進行采集處理。主要使用方法 串口設置:m_Comm.SetSettings(“波特率,校驗方式,數(shù)據(jù)位數(shù),停止位數(shù)”) 取串口數(shù)據(jù):m_Comm.GetInput() 你只首先要確定一個mscomm32.ocx控件在system目錄下并且該控件已經(jīng)被windows注冊,本程序才能正常運行。

    標簽: 串口 溫度數(shù)據(jù)采集

    上傳時間: 2013-04-24

    上傳用戶:aappkkee

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡、多媒體等新技術的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術,成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調(diào)試。硬件調(diào)試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設計的正確性。并且在硬件調(diào)試時對Rocket IO GTP收發(fā)器進行回環(huán)設計,經(jīng)過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

主站蜘蛛池模板: 开封县| 会泽县| 广灵县| 柯坪县| 巩留县| 融水| 新田县| 扬州市| 陇南市| 阿克陶县| 银川市| 大邑县| 仪陇县| 永吉县| 同心县| 九江市| 永嘉县| 兴义市| 奉化市| 德昌县| 襄垣县| 汶上县| 北京市| 云梦县| 宝坻区| 花莲市| 天峻县| 华宁县| 黑河市| 乐平市| 龙泉市| 喀喇| 上思县| 岳西县| 五寨县| 惠州市| 诸暨市| 济南市| 关岭| 周至县| 阜新市|