亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串聯(lián)(lián)型

  • Xilinx UltraScale:為您未來架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進(jìn)工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達(dá)到實現(xiàn)超過90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬   • 顯著增強(qiáng)DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • 基于verilog的串口通信實驗指導(dǎo)和源程序

    uart接口串行傳輸詳細(xì)分析

    標(biāo)簽: verilog 串口通信 實驗指導(dǎo) 源程序

    上傳時間: 2013-10-26

    上傳用戶:dxxx

  • 串口下載板Comm-B1電路圖及焊接說明(ddb文件)

    串口下載板Comm-B1電路圖及焊接說明(ddb文件),含原理圖、PCB圖

    標(biāo)簽: Comm-B ddb 串口 下載板

    上傳時間: 2013-11-19

    上傳用戶:chfanjiang

  • 基于FPGA的34位串行編碼信號設(shè)計與實現(xiàn)

        為實現(xiàn)某專用接口裝置的接口功能檢測,文中詳細(xì)地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設(shè)計思路。電路采用SOPC模塊作為中心控制器,設(shè)計簡潔、可靠。試驗表明:該設(shè)計系統(tǒng)運行正常、穩(wěn)定。

    標(biāo)簽: FPGA 串行 編碼 信號設(shè)計

    上傳時間: 2013-10-09

    上傳用戶:小寶愛考拉

  • 基于單片機(jī)和FPGA的程控型邏輯分析儀設(shè)計與實現(xiàn)

    基于單片機(jī)和FPGA的程控型邏輯分析儀設(shè)計與實現(xiàn)

    標(biāo)簽: FPGA 單片機(jī) 程控 邏輯分析儀

    上傳時間: 2013-11-05

    上傳用戶:daguda

  • 8eFPGA的微小型飛行器控制系統(tǒng)的硬件設(shè)計

    基于xscale與FPGA的微小型飛行器控制系統(tǒng)的硬件設(shè)計---論文

    標(biāo)簽: 8eFPGA 飛行器 控制系統(tǒng) 硬件設(shè)計

    上傳時間: 2015-01-02

    上傳用戶:1159797854

  • 高速PCB中微帶線的串?dāng)_分析

      對高速PCB中的微帶線在多種不同情況下進(jìn)行了有損傳輸?shù)拇當(dāng)_仿真和分析, 通過有、無端接時改變線間距、線長和線寬等參數(shù)的仿真波形中近端串?dāng)_和遠(yuǎn)端串?dāng)_波形的直觀變化和對比, 研究了高速PCB設(shè)計中串?dāng)_的產(chǎn)生和有效抑制, 相關(guān)結(jié)論對在高速PCB中合理利用微帶線進(jìn)行信號傳輸提供了一定的依據(jù).

    標(biāo)簽: PCB 微帶線 串?dāng)_分析

    上傳時間: 2015-01-02

    上傳用戶:haohao

  • 二線制串行EEPROM應(yīng)用

    本文介紹了AT24C01系列二線制串行EEPROM的使用方法及串行EEPROM與單片機(jī)的軟件接口,簡要說明其在電機(jī)控制中保存控制參數(shù)的應(yīng)用

    標(biāo)簽: EEPROM 二線制 串行

    上傳時間: 2013-11-21

    上傳用戶:lps11188

  • 基于Actel FPGA的多串口擴(kuò)展設(shè)計

    基于Actel FPGA 的多串口擴(kuò)展設(shè)計采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進(jìn)行設(shè)計,把若干接口電路的功能集成到A3P030 中,實現(xiàn)了三路以上的串口擴(kuò)展。該設(shè)計靈活性高,可根據(jù)需求靈活實現(xiàn)并行總線擴(kuò)展三路UART 或者SPI 擴(kuò)展三路UART,波特率可以靈活設(shè)置。

    標(biāo)簽: Actel FPGA 多串口 擴(kuò)展設(shè)計

    上傳時間: 2013-11-03

    上傳用戶:924484786

  • 基于FPGA實現(xiàn)的高速串行交換模塊實現(xiàn)方法研究

    采用Xlinx公司的Virtex5系列FPGA設(shè)計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關(guān)鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標(biāo)簽: FPGA 高速串行 模塊 實現(xiàn)方法

    上傳時間: 2013-10-19

    上傳用戶:angle

主站蜘蛛池模板: 崇阳县| 攀枝花市| 泗洪县| 德格县| 潢川县| 英德市| 子长县| 芜湖市| 城步| 宁陵县| 波密县| 中西区| 无为县| 赣榆县| 天长市| 永州市| 汉阴县| 斗六市| 增城市| 新河县| 澄城县| 邳州市| 金昌市| 图们市| 阜新市| 辉南县| 朔州市| 永安市| 台湾省| 彰化县| 康马县| 鸡泽县| 报价| 桦甸市| 绵阳市| 南丹县| 长岛县| 常山县| 榕江县| 克什克腾旗| 樟树市|