串行通信實(shí)驗(yàn),設(shè)置波特率為9600或19200。在計算機(jī)斷電的情況下,將實(shí)驗(yàn)板的串行接口線接到計算機(jī)的RS232接口上,計算機(jī)通過RS232接口向?qū)嶒?yàn)板發(fā)送數(shù)據(jù),實(shí)驗(yàn)板應(yīng)該能夠正確接收到這些數(shù)據(jù),并且將接收到的數(shù)據(jù)顯示到實(shí)驗(yàn)板的數(shù)碼管上;當(dāng)按下實(shí)驗(yàn)板的按鍵時,將接收到的數(shù)據(jù)正確地發(fā)給計算機(jī)。
標(biāo)簽: 串行通信 實(shí)驗(yàn)
上傳時間: 2013-12-22
上傳用戶:xauthu
基于VB實(shí)現(xiàn)PC機(jī)與單片機(jī)的串行通訊 隨著計算機(jī)技術(shù)尤其是單片微型機(jī)技術(shù)的發(fā)展,人們已越來越多地采用單片機(jī)來對一些工業(yè)控制系統(tǒng)中如溫度、流量和壓力等參數(shù)進(jìn)行檢測和控制。PC機(jī)具有強(qiáng)大的監(jiān)控和管理功能,而單片機(jī)則具有快速及靈活的控制特點(diǎn),通過PC機(jī)的RS-232串行接口與外部設(shè)備進(jìn)行通信,是許多測控系
標(biāo)簽: PC機(jī)與單片機(jī) 串行通訊 計算機(jī)技術(shù) 微型機(jī)
上傳時間: 2014-01-02
上傳用戶:秦莞爾w
本文介紹一種用單片機(jī)普通I/O 口實(shí)現(xiàn)串行通信的方法,可在單片機(jī)的最小應(yīng)用系統(tǒng)中實(shí)現(xiàn)與兩個以上串行接口設(shè)備的多機(jī)通信。
標(biāo)簽: 89C51 單片機(jī) IO口 串行通信 模擬 實(shí)現(xiàn)方法
上傳時間: 2018-08-11
上傳用戶:Yuuichi
國家863項(xiàng)目“飛行控制計算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個項(xiàng)目的進(jìn)一步引伸,用于設(shè)計SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對SCI串行通信接口的兩個模塊:SCI節(jié)點(diǎn)模型模塊和CPCI總線接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計一個同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實(shí)現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對PCI核進(jìn)行配置,得到用戶需要的PCI核;用戶邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個系統(tǒng)的設(shè)計、綜合、布局布線,利用Modelsim進(jìn)行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應(yīng)的測試應(yīng)用程序。最后,將FPGA設(shè)計下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對設(shè)計進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。
標(biāo)簽: FPGA SCI 串行通信接口
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222
I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來實(shí)現(xiàn)一個隨機(jī)讀/寫的I2C接口電路,實(shí)現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實(shí)現(xiàn)讀、寫等功能,傳輸速率實(shí)現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開發(fā)平臺上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測試結(jié)果。 首先,介紹了微電子設(shè)計的發(fā)展概況以及設(shè)計流程,重點(diǎn)介紹了HDL/FPGA的設(shè)計流程。其次,對I2C串行總線進(jìn)行了介紹,重點(diǎn)說明了總線上的數(shù)據(jù)傳輸格式并對所使用的AT24C02 E2PROM存儲器的讀/寫時序作了介紹。第三,基于Verilog _HDL設(shè)計了隨機(jī)讀/寫的I2C接口電路、測試模塊和顯示電路;接口電路由同步有限狀態(tài)機(jī)(FSM)來實(shí)現(xiàn);測試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r序,從而驗(yàn)證電路設(shè)計的正確性。最后,論文對所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。
標(biāo)簽: FPGAHDL I2C 隨機(jī)
上傳時間: 2013-06-27
上傳用戶:liuchee
標(biāo)簽: I2C 隨機(jī) 讀寫 串行總線接口
上傳時間: 2013-06-08
上傳用戶:再見大盤雞
本應(yīng)用指南講述 Spartan-3E 系列中的串行外設(shè)接口 (SPI) 配置模式。SPI 配置模式拓寬了SpartanTM-3E 設(shè)計人員可以使用的配置解決方案。SPI Flash 存儲器件引腳少、封裝外形小而且貨源廣泛。本指南討論用 SPI Flash 存儲器件配置 Spartan-3E FPGA 所需的連接
標(biāo)簽: Spartan SPI 串行 外設(shè)接口
上傳時間: 2013-08-08
上傳用戶:helmos
杜曉斌和陳興文-FPGA和單片機(jī)串行通信接口的實(shí)現(xiàn)一文提出了FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232 協(xié)議,給出了發(fā)送模塊的vhdl源代碼。\r\n
標(biāo)簽: FPGA 單片機(jī)串行 通信接口
上傳時間: 2013-08-15
上傳用戶:cylnpy
s3c2440a資料SPI(串行外圍設(shè)備接口)
標(biāo)簽: s3c2440a SPI 串行外圍 設(shè)備接口
上傳時間: 2014-06-22
上傳用戶:lingfei
摘要:為了解決信號采集系統(tǒng)的同步串行通訊問題,在理解AVR 單片機(jī)SPI接口的通訊原 理和方法的基礎(chǔ)上,分析了AVR 單片機(jī)SPI接口的工作過程,設(shè)計了AVR單片機(jī)和串行A/ D轉(zhuǎn)換器的同步串行通訊接口,并用程序描述了SPI接口通訊的過程,實(shí)現(xiàn)了AVR單片機(jī) 通過SPI接口與串行A/D轉(zhuǎn)換器之間的數(shù)據(jù)通訊。最后,用實(shí)驗(yàn)和數(shù)據(jù)分析驗(yàn)證了設(shè)計方 案的可行性。 關(guān)鍵詞:SPI接口;AVR單片機(jī);串行A/D
標(biāo)簽: AVR SPI 單片機(jī) 串行AD
上傳時間: 2013-10-31
上傳用戶:lilei900512
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1