S3C6410 線路設(shè)計時一定要參考的文件,尤其是DDR Layout guide一定要看.以免開發(fā)出的板子不能動.
標簽: S3C6410 Layout guide DDR
上傳時間: 2017-05-01
上傳用戶:lacsx
我做的畢業(yè)設(shè)計,用AT89S51 控制LCD1602作為顯示. DS1302時鐘芯片顯示時間,DS18B20測量溫度,還有4X4的鍵盤驅(qū)動.實現(xiàn)了一個計算功能.可以用PROTUES 仿真軟件仿真,當(dāng)時我還做出實物來了.
標簽: PROTUES 1602 1302 DS
上傳時間: 2013-11-29
上傳用戶:拔絲土豆
高速乘法器 高速乘法器 高速乘法器 高速乘法器
標簽: 乘法器
上傳時間: 2014-02-07
上傳用戶:wmwai1314
用HDPLD實現(xiàn)的高速并行乘法器,其輸入為兩個帶符號位的4位二進制數(shù)
標簽: HDPLD 高速并行 乘法器
上傳時間: 2017-05-16
上傳用戶:rocwangdp
C & C++ 程式設(shè)計風(fēng)格指導(dǎo)教程.pdf- 寫出格式化的code
標簽: code 程式 教程
上傳時間: 2013-12-24
上傳用戶:qq521
布斯乘法器的語言描述功能違反外 暗暗達到
標簽: 乘法器 語言
上傳時間: 2017-05-22
上傳用戶:我干你啊
FPGA 開發(fā)板源碼。芯片為Mars EP1C6F.VHDL語言。可實現(xiàn)一些基本的功能。如乘法器、加法器、多路選擇器等。
標簽: FPGA Mars VHDL EP
上傳時間: 2017-05-25
上傳用戶:shizhanincc
FPGA開發(fā)板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎(chǔ)實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。
標簽: Verilog EP1C6F FPGA Mars
上傳時間: 2014-11-10
上傳用戶:15736969615
ASP.NET_程式設(shè)計基礎(chǔ)篇,是依vb.net為後臺開發(fā)語言,從平臺的介紹,語言,控制項使用,database的連線都有基礎(chǔ)的講解。 程式設(shè)計基礎(chǔ)篇
標簽: ASP NET net vb
上傳時間: 2017-05-26
上傳用戶:源碼3
L3_1.m: 純量量化器的設(shè)計(程式) L3_2.m: 量化造成的假輪廓(程式) L3_3.m: 向量量化器之碼簿的產(chǎn)生(程式) L3_4.m: 利用LBG訓(xùn)練三個不同大小與維度的碼簿並分別進行VQ(程式) gau.m: ML量化器設(shè)計中分母的計算式(函式) gau1.m: ML量化器設(shè)計中分子的計算式(函式) LBG.m: LBG訓(xùn)練法(函式) quantize.m:高斯機率密度函數(shù)的非均勻量化(函式) VQ.m: 向量量化(函式) L3_2.bmp: 影像檔 lena.mat: Matlab的矩陣變數(shù)檔
標簽: 量化 程式 LBG 向量
上傳時間: 2013-12-26
上傳用戶:jiahao131
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1