數字信號處理的DSP實現,這是一本有關數字信號處理當中各種經典算法的FPGA實現的書,內容很豐富,值得推薦!
標簽: DSP 數字信號處理
上傳時間: 2013-08-21
上傳用戶:DXM35
數字信號處理的FPGA實現,這本書教有指導意義,很值得一看
標簽: FPGA 數字信號處理
上傳時間: 2013-08-22
上傳用戶:sammi
針對超聲波應用系統易受噪聲干擾以及超聲波信號的空間衰減現象影響, 從而要求\r\n超聲波傳感器工作在其最佳特性的特點, 論證了驅動脈沖信號的控制精度對傳感器工作特\r\n性的影響, 給出了傳感器驅動信號脈沖寬度與傳感器頻率之間的最佳關系式, 提出了采用復\r\n雜可編程邏輯器件(CPLD) 產生傳感器驅動控制信號的方法, 將該方法應用于一超聲波流\r\n量計測量系統中, 得到了比傳統型單片機控制電路更好的控制精度和控制效果。
標簽: 超聲波 應用系統 干擾 信號
上傳時間: 2013-08-23
上傳用戶:ippler8
基于CPLD的交通燈系統設計,可以給大家參考一下喲
標簽: CPLD 交通燈 系統設計
上傳時間: 2013-08-24
上傳用戶:x18010875091
信號糾錯---CRC校驗參考設計。使用Xilinx公司器件
標簽: CRC 信號糾錯 校驗參考設計
上傳用戶:希醬大魔王
文檔是關于自適應信號處理算法研究及FPGA實現的文章,
標簽: FPGA 文檔 信號處理 算法研究
上傳時間: 2013-08-27
上傳用戶:Maple
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進行了仿真。
標簽: FPGA 數字信號處理 方面
上傳時間: 2013-08-30
上傳用戶:宋桃子
dds信號發生器程序設計,框圖,基于CPLD控制的DDS數字頻率合成器設計
標簽: dds 信號發生器 程序設計
上傳用戶:BIBI
本文:采用了FPGA方法來模擬高動態(Global Position System GPS)信號源中的C/A碼產生器。C/A碼在GPS中實現分址、衛星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。
標簽: FPGA GPS 模擬 動態
上傳時間: 2013-08-31
上傳用戶:pwcsoft
蟲蟲下載站版權所有 京ICP備2021023401號-1