FPGA 和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信 \r\n 功能:FPGA對(duì)MCU的寫(FPGA發(fā)給MCU的地址是寫進(jìn)E2PROM的地址 ,E2PROM中的數(shù)據(jù)是 FPGA發(fā)送的數(shù)據(jù)。)\r\n FPGA對(duì)MCU的讀(FPGA讀取它發(fā)給MCU在E2PROM中存取的數(shù)據(jù))\r\n 程序和圖見(jiàn)附件 懇請(qǐng)高手指導(dǎo) 小弟急啊!
上傳時(shí)間: 2013-08-15
上傳用戶:h886166
介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設(shè)計(jì)實(shí)現(xiàn)。采用了狀態(tài)機(jī)和流水線技術(shù),使得在面積和速度上達(dá)到最佳優(yōu)化;添加了輸入和輸出接口的設(shè)計(jì)以增強(qiáng)該算法應(yīng)用的靈活性。各模塊均用硬件描述語(yǔ)言實(shí)現(xiàn),最終下載到FPGA芯片Stratix EP1S25F780C5中。
上傳時(shí)間: 2013-08-20
上傳用戶:HGH77P99
USB、串口、并口是PC機(jī)和外設(shè)進(jìn)行通訊的常用接口,但對(duì)于數(shù)據(jù)量大的圖像來(lái)說(shuō),若利用串行RS-232協(xié)議進(jìn)行數(shù)據(jù)采集,速度不能達(dá)到圖像數(shù)據(jù)采集所需的要求;而用USB進(jìn)行數(shù)據(jù)采集,雖能滿足所需速度,但要求外設(shè)必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來(lái)困難。有些用戶為了利用標(biāo)準(zhǔn)并行口(SPP)進(jìn)行數(shù)據(jù)采集,但SPP協(xié)議的150kb/s傳輸率對(duì)于圖像數(shù)據(jù)采集,同樣顯得太低。因此,為了采集數(shù)據(jù)量大的圖像數(shù)據(jù),本文采用了具有較高傳輸速率的增強(qiáng)型并行口協(xié)議(EPP)和FPGA,實(shí)現(xiàn)對(duì)OV
上傳時(shí)間: 2013-08-31
上傳用戶:wsf950131
采用Verilog語(yǔ)言,實(shí)現(xiàn)了FPGA控制視頻芯片的數(shù)據(jù)采集,并將數(shù)據(jù)按幀存儲(chǔ)起來(lái)
標(biāo)簽: Verilog FPGA 語(yǔ)言 控制
上傳時(shí)間: 2013-09-01
上傳用戶:喵米米米
并口epp模式下與fpga通信例子,附源碼
上傳時(shí)間: 2013-09-03
上傳用戶:caiqinlin
PROTEL練習(xí)例子(電路圖和PCB版圖并有詳細(xì)介紹)
上傳時(shí)間: 2013-09-14
上傳用戶:nanfeicui
壓縮感知是針對(duì)稀疏或可壓縮信號(hào),在采樣的同時(shí)即可對(duì)信號(hào)數(shù)據(jù)進(jìn)行適當(dāng)壓縮的新理論,采用該理論,可以僅需少量信號(hào)的觀測(cè)值來(lái)實(shí)現(xiàn)精確重構(gòu)信號(hào)。文中概述了CS理論框架及關(guān)鍵技術(shù)問(wèn)題,介紹了信號(hào)稀疏表示、觀測(cè)矩陣和重構(gòu)算法。最后仿真實(shí)現(xiàn)了基于壓縮感知的信號(hào)重構(gòu),并對(duì)正交匹配追蹤(OMP)重構(gòu)算法性能作了分析。
標(biāo)簽: 壓縮感知 信號(hào)重構(gòu)
上傳時(shí)間: 2013-10-20
上傳用戶:shen1230
交調(diào)失真(IMD)是用于衡量放大器、增益模塊、混頻器和其他射頻元件線性度的一項(xiàng)常用 指標(biāo)。二階和三階交調(diào)截點(diǎn)(IP2和IP3)是這些規(guī)格參數(shù)的品質(zhì)因素,以其為基礎(chǔ)可以計(jì)算 不同信號(hào)幅度下的失真積。雖然射頻工程師們非常熟悉這些規(guī)格參數(shù),但當(dāng)將其用于ADC 時(shí)往往會(huì)產(chǎn)生一些困惑。本教程首先在ADC的框架下對(duì)交調(diào)失真進(jìn)行定義,然后指出將 IP2和IP3的定義應(yīng)用于ADC時(shí)必須采取的一些預(yù)防措施。
標(biāo)簽: 012 ADC MT 交調(diào)失真
上傳時(shí)間: 2013-11-05
上傳用戶:Pzj
交調(diào)失真(IMD)是用于衡量放大器、增益模塊、混頻器和其他射頻元件線性度的一項(xiàng)常用指標(biāo)。二階和三階交調(diào)截點(diǎn)(IP2和IP3)是這些規(guī)格參數(shù)的品質(zhì)因素,以其為基礎(chǔ)可以計(jì)算不同信號(hào)幅度下的失真積。雖然射頻工程師們非常熟悉這些規(guī)格參數(shù),但當(dāng)將其用于ADC時(shí)往往會(huì)產(chǎn)生一些困惑。本教程首先在ADC的框架下對(duì)交調(diào)失真進(jìn)行定義,然后指出將IP2和IP3的定義應(yīng)用于ADC時(shí)必須采取的一些預(yù)防措施。
標(biāo)簽: ADC 交調(diào)失真
上傳時(shí)間: 2014-01-07
上傳用戶:歸海惜雪
德州儀器(TI)通過(guò)多種不同的處理工藝提供了寬范圍的運(yùn)算放大器產(chǎn)品,其類型包括了高精度、微功耗、低電壓、高電壓、高速以及軌至軌。TI還開(kāi)發(fā)了業(yè)界最大的低功耗及低電壓運(yùn)算放大器產(chǎn)品選集,其設(shè)計(jì)特性可滿足寬范圍的多種應(yīng)用。為使您的選擇流程更為輕松,我們提供了一個(gè)交互式的在線運(yùn)算放大器參數(shù)搜索引擎——amplifier.ti.com/search,可供您鏈接至各種不同規(guī)格的運(yùn)算放大器。設(shè)計(jì)考慮因素為某項(xiàng)應(yīng)用選擇最佳的運(yùn)算放大器所要考慮的因素涉及到多個(gè)相關(guān)聯(lián)的需求。為此,設(shè)計(jì)人員必須經(jīng)常權(quán)衡彼此矛盾的尺寸、成本、性能等指標(biāo)因素。即使是資歷最老的工程師也可能會(huì)為此而苦惱,但您大可不必如此。緊記以下的幾點(diǎn),您將會(huì)發(fā)現(xiàn)選擇范圍將很快的縮小至可掌控的少數(shù)幾個(gè)。電源電壓(VS)——選擇表中包括了低電壓(最小值低于2.7V)及寬電壓范圍(最小值高于5V)的部分。其余運(yùn)放的選擇類型(例如精密),可通過(guò)快速查驗(yàn)供電范圍欄來(lái)適當(dāng)選擇。當(dāng)采用單電源供電時(shí),應(yīng)用可能需要具有軌至軌(rail-to-rail)性能,并考慮精度相關(guān)的參數(shù)。精度——主要與輸入偏移電壓(VOS)相關(guān),并分別考慮隨溫度漂移、電源抑制比(PSRR)以及共模抑制比(CMRR)的變化。精密(precision)一般用于描述具有低輸入偏置電壓及低輸入偏置電壓溫度漂移的運(yùn)算放大器。微小信號(hào)需要高精度的運(yùn)算放大器,例如熱電偶及其它低電平的傳感器。高增益或多級(jí)電路則有可能需求低偏置電壓。
標(biāo)簽: 放大器 數(shù)據(jù)轉(zhuǎn)換器 選擇指南
上傳時(shí)間: 2013-11-25
上傳用戶:1966649934
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1