目前的國內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號和數(shù)字圖像信號,雖然視頻信號能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號占用存儲空間太大,不便于進行傳輸。本文設(shè)計了一種基于FPGA的數(shù)字圖像壓縮卡。 在過去的十幾年中,國際標(biāo)準(zhǔn)化組織制訂了一系列的國際視頻編碼標(biāo)準(zhǔn)并廣泛應(yīng)用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 新發(fā)展的H.264/AVC比原有的視頻編碼標(biāo)準(zhǔn)大幅度提高了編碼效率,但其運算復(fù)雜度也大大增加,本文簡要分析了H.264/AVC的復(fù)雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實驗結(jié)果。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運動補償混合編碼方案,主要不同有:增強的運動預(yù)測能力,準(zhǔn)確匹配的較小塊變換,自適應(yīng)環(huán)內(nèi)濾波器,增強的熵編碼。測試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時,增加了一個數(shù)量級的復(fù)雜度。實際中恰當(dāng)?shù)厥褂肏.264/AVC編碼工具可以較低的實現(xiàn)復(fù)雜度得到與復(fù)雜配置相當(dāng)?shù)木幋a效率。故實際編碼系統(tǒng)開發(fā)需要在運算復(fù)雜性和編碼效率之間進行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復(fù)雜度,也成倍增加算法的復(fù)雜度。針對它們的作用和實現(xiàn)方法的不同,可采用不同的硬件實現(xiàn)方法。本文基于上述思路進行優(yōu)化,具體的工作包括:針對去塊濾波的復(fù)雜性,本文提出一種適合硬件實現(xiàn)的算法,使其在節(jié)省了資源的同時,很好的達到了標(biāo)準(zhǔn)所定義的性能。針對變換量化的復(fù)雜性,本文提出一種既滿足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實現(xiàn)方法。針對碼率控制的實現(xiàn),本文提出了一種有別于傳統(tǒng)實現(xiàn)方式的算法,在保證實時性的同時,極大的提高了編碼器的性能。本文基于上述算法還進行Baseline Profile編碼器的研究,給出了一種實時編碼器結(jié)構(gòu),實現(xiàn)了對高清圖像格式(720P)的實時編碼,并將其和當(dāng)前業(yè)界先進水平進行了對比,表明本文所實現(xiàn)得結(jié)構(gòu)能夠達到當(dāng)前業(yè)界的先進水平。
上傳時間: 2013-07-23
上傳用戶:yepeng139
LM3S系列UART例程:以FIFO中斷方式發(fā)送
上傳時間: 2013-04-24
上傳用戶:也一樣請求
LM3S系列UART例程:以FIFO中斷方式接收
上傳時間: 2013-05-20
上傳用戶:zklh8989
LM3S系列UART例程:以FIFO中斷方式接收
上傳時間: 2013-06-12
上傳用戶:米卡
ALLEGRO 約束規(guī)則設(shè)置步驟(以DDR 為例)
上傳時間: 2013-06-28
上傳用戶:515414293
基于FPGA的PCI接口設(shè)計的源代碼以及其仿真測試文件
標(biāo)簽: FPGA PCI 接口設(shè)計 仿真測試
上傳時間: 2013-08-05
上傳用戶:lou45566
摘要:本文主要介紹以CPLD 芯片進行十字路口的交通燈的設(shè)計,用CPLD 作為交通燈控制器的主控芯片,采用VHDL\r\n語言編寫控制程序,利用CPLD的可重復(fù)編程和在動態(tài)系統(tǒng)重構(gòu)的特性,大大地提高了數(shù)字系統(tǒng)設(shè)計的靈活性和通用性。\r\n關(guān)鍵詞:CPLD;VHDL;交通燈控制器\r\n中圖分類號:TP39\r\nAbstract :This paper introduces the electronic-traffic lamp, which is based on the VHDL and is com
上傳時間: 2013-08-11
上傳用戶:aesuser
一篇關(guān)于使用cordic實現(xiàn)動態(tài)配置以提高FPGA的整體性能的高效算法具體詳解,很實用哦
標(biāo)簽: cordic FPGA 動態(tài)配置 性能
上傳時間: 2013-08-13
上傳用戶:a471778
基于ARM 微控制器配置FPGA 的實現(xiàn)\r\n摘 要:介紹了基于ARM 內(nèi)核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的實現(xiàn)過程。這是一種靈活和經(jīng)濟的FPGA 的配置方法。介紹了ISP 和J TAG 的原\r\n理、系統(tǒng)實現(xiàn)的流程、硬件電路設(shè)計、J TAG 驅(qū)動算法的實現(xiàn)和配置時間的測試結(jié)果。
標(biāo)簽: XILINXFPGA ATMEL 4081 JTAG
上傳時間: 2013-08-15
上傳用戶:gououo
提出了基于嵌入式技術(shù)CCD 采集系統(tǒng)的新方法,并以ARM微處理器和FPGA 芯片為核心設(shè)計了嵌入式CCD 采集系統(tǒng),解決了傳統(tǒng)采集方法中系統(tǒng)過于龐大和復(fù)雜的問題,具有結(jié)構(gòu)簡單、小型化和智能化的特點。試驗結(jié)果表明,該系統(tǒng)實現(xiàn)了CCD 輸出圖像的高速采集和實時顯示,數(shù)據(jù)采集速率達到5 MHz。
上傳時間: 2013-08-15
上傳用戶:baitouyu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1