信號(hào)完整性問題是高速PCB 設(shè)計(jì)者必需面對(duì)的問題。阻抗匹配、合理端接、正確拓?fù)浣Y(jié)構(gòu)解決信號(hào)完整性問題的關(guān)鍵。傳輸線上信號(hào)的傳輸速度是有限的,信號(hào)線的布線長(zhǎng)度產(chǎn)生的信號(hào)傳輸延時(shí)會(huì)對(duì)信號(hào)的時(shí)序關(guān)系產(chǎn)生影響,所以PCB 上的高速信號(hào)的長(zhǎng)度以及延時(shí)要仔細(xì)計(jì)算和分析。運(yùn)用信號(hào)完整性分析工具進(jìn)行布線前后的仿真對(duì)于保證信號(hào)完整性和縮短設(shè)計(jì)周期是非常必要的。在PCB 板子已焊接加工完畢后才發(fā)現(xiàn)信號(hào)質(zhì)量問題和時(shí)序問題,是經(jīng)費(fèi)和產(chǎn)品研制時(shí)間的浪費(fèi)。1.1 板上高速信號(hào)分析我們?cè)O(shè)計(jì)的是基于PowerPC 的主板,主要由處理器MPC755、北橋MPC107、北橋PowerSpanII、VME 橋CA91C142B 等一些電路組成,上面的高速信號(hào)如圖2-1 所示。板上高速信號(hào)主要包括:時(shí)鐘信號(hào)、60X 總線信號(hào)、L2 Cache 接口信號(hào)、Memory 接口信號(hào)、PCI 總線0 信號(hào)、PCI 總線1 信號(hào)、VME 總線信號(hào)。這些信號(hào)的布線需要特別注意。由于高速信號(hào)較多,布線前后對(duì)信號(hào)進(jìn)行了仿真分析,仿真工具采用Mentor 公司的Hyperlynx7.1 仿真軟件,它可以進(jìn)行布線前仿真和布線后仿真。
標(biāo)簽: HyperLynx 仿真軟件 主板設(shè)計(jì) 中的應(yīng)用
上傳時(shí)間: 2013-11-17
上傳用戶:sqq
Hyperlynx仿真應(yīng)用:阻抗匹配.下面以一個(gè)電路設(shè)計(jì)為例,簡(jiǎn)單介紹一下PCB仿真軟件在設(shè)計(jì)中的使用。下面是一個(gè)DSP硬件電路部分元件位置關(guān)系(原理圖和PCB使用PROTEL99SE設(shè)計(jì)),其中DRAM作為DSP的擴(kuò)展Memory(64位寬度,低8bit還經(jīng)過3245接到FLASH和其它芯片),DRAM時(shí)鐘頻率133M。因?yàn)轭l率較高,設(shè)計(jì)過程中我們需要考慮DRAM的數(shù)據(jù)、地址和控制線是否需加串阻。下面,我們以數(shù)據(jù)線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網(wǎng)站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗(yàn)證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導(dǎo)入主芯片DSP的數(shù)據(jù)線D0腳模型。左鍵點(diǎn)芯片管腳處的標(biāo)志,出現(xiàn)未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對(duì)應(yīng)管腳。 3http://bbs.elecfans.com/ 電子技術(shù)論壇 http://www.elecfans.com 電子發(fā)燒友點(diǎn)OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數(shù)據(jù)線對(duì)應(yīng)管腳和3245的對(duì)應(yīng)管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點(diǎn)DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因?yàn)槲覀兪褂盟膶影澹诒韺幼呔€,所以要選用“Microstrip”,然后點(diǎn)“Value”進(jìn)行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長(zhǎng)度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠(yuǎn)直線間距1.4inch,對(duì)線長(zhǎng)為1.7inch)。現(xiàn)在模型就建立好了。仿真及分析下面我們就要為各點(diǎn)加示波器探頭了,按照下圖紅線所示路徑為各測(cè)試點(diǎn)增加探頭:為發(fā)現(xiàn)更多的信息,我們使用眼圖觀察。因?yàn)闀r(shí)鐘是133M,數(shù)據(jù)單沿采樣,數(shù)據(jù)翻轉(zhuǎn)最高頻率為66.7M,對(duì)應(yīng)位寬為7.58ns。所以設(shè)置參數(shù)如下:之后按照芯片手冊(cè)制作眼圖模板。因?yàn)槲覀冏铌P(guān)心的是接收端(DRAM)信號(hào),所以模板也按照DRAM芯片HY57V283220手冊(cè)的輸入需求設(shè)計(jì)。芯片手冊(cè)中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個(gè)NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(hào)(不長(zhǎng)于3ns):按下邊紅線路徑配置眼圖模板:低8位數(shù)據(jù)線沒有串阻可以滿足設(shè)計(jì)要求,而其他的56位都是一對(duì)一,經(jīng)過仿真沒有串阻也能通過。于是數(shù)據(jù)線不加串阻可以滿足設(shè)計(jì)要求,但有一點(diǎn)需注意,就是寫數(shù)據(jù)時(shí)因?yàn)榇嬖诨貨_,DRAM接收高電平在位中間會(huì)回沖到2V。因此會(huì)導(dǎo)致電平判決裕量較小,抗干擾能力差一些,如果調(diào)試過程中發(fā)現(xiàn)寫RAM會(huì)出錯(cuò),還需要改版加串阻。
上傳時(shí)間: 2013-12-17
上傳用戶:debuchangshi
ADS版圖導(dǎo)入、編輯、仿真簡(jiǎn)明教程
上傳時(shí)間: 2013-11-25
上傳用戶:YKLMC
本文基于探索正弦交流電路中電感L、電容C元件特性的目的,運(yùn)用Multisim10軟件對(duì)L、C元件的特性進(jìn)行了仿真實(shí)驗(yàn)分析,給出了Multisim仿真實(shí)驗(yàn)方案,仿真了電感、電容元件的交流電壓和電流的相位關(guān)系,正弦電壓、正弦電流有效值和電抗的數(shù)值關(guān)系,虛擬仿真實(shí)驗(yàn)結(jié)果與理論分析計(jì)算結(jié)果相一致,結(jié)論是仿真實(shí)驗(yàn)可直觀形象地描述元件的工作特性。將電路的硬件實(shí)驗(yàn)方式向多元化方式轉(zhuǎn)移,利于培養(yǎng)知識(shí)綜合、知識(shí)應(yīng)用、知識(shí)遷移的能力。
標(biāo)簽: Multisim 正弦交流電路 元件 仿真分析
上傳時(shí)間: 2013-10-15
上傳用戶:yimoney
13例常用仿真電路
標(biāo)簽: 仿真電路
上傳時(shí)間: 2014-03-20
上傳用戶:aappkkee
研究了MPC8379E處理器的相關(guān)資料和DDR2的特性,以及它們之間PCB布線的規(guī)則和仿真設(shè)計(jì)。由于MPC8379E和DDR2都具有相當(dāng)高的工作頻率,所以他們之間的走線必須滿足高速PCB布線規(guī)則,還要結(jié)合實(shí)際系統(tǒng)中的層疊、阻抗等,采取特殊布線方法。本文使用EDA工具Cadence仿真設(shè)計(jì)了DDR2拓?fù)浣Y(jié)構(gòu)和信號(hào)完整性。
上傳時(shí)間: 2013-11-15
上傳用戶:baitouyu
E8 仿真器通過專用調(diào)試接口與用戶系統(tǒng)連接,能在接近于實(shí)際產(chǎn)品的狀態(tài)下進(jìn)行調(diào)試。另外,以搭載USB 的個(gè)人計(jì)算機(jī)(IBM PC 兼容機(jī))為主機(jī),無論在實(shí)驗(yàn)室內(nèi)還是在實(shí)驗(yàn)室外都能進(jìn)行調(diào)試。
上傳時(shí)間: 2013-10-31
上傳用戶:wwwwwen5
為提高訓(xùn)練效果,仿真訓(xùn)練系統(tǒng)中需進(jìn)行信號(hào)波形測(cè)試。在介紹PCI1721板卡基本功能及主要特點(diǎn)的基礎(chǔ)上,介紹了VB編程結(jié)合PCI1721總線擴(kuò)展實(shí)現(xiàn)信號(hào)產(chǎn)生的方法,給出了信號(hào)產(chǎn)生軟件實(shí)現(xiàn)的基本方法、PCI1721實(shí)現(xiàn)多通道輸出的方法以及VRML和VB交互的實(shí)現(xiàn)方法,便于以后功能擴(kuò)展。為保證輸出波形滿足要求,實(shí)現(xiàn)脈沖信號(hào)、視頻信號(hào)、檢波信號(hào)等模擬信號(hào)的選擇輸出,設(shè)計(jì)了整形電路。這樣既可以實(shí)現(xiàn)虛擬測(cè)試又可以實(shí)現(xiàn)真正測(cè)試。
標(biāo)簽: 1721 PCI 仿真系統(tǒng) 信號(hào)測(cè)試
上傳時(shí)間: 2013-11-04
上傳用戶:shenlan
指令集仿真器(ISS)是現(xiàn)代DSP產(chǎn)品調(diào)試的有力工具,但I(xiàn)SS的開發(fā)會(huì)耗費(fèi)很大的人力物力,同時(shí)其正確性亦無法得到很好的保證。ISS自動(dòng)生成技術(shù)是解決以上問題的有效途徑,論文描述了基于英飛凌公司Tricore的ISS自動(dòng)生成的設(shè)計(jì)與實(shí)現(xiàn),并對(duì)現(xiàn)有的自動(dòng)生成技術(shù)做了一些優(yōu)化,使自動(dòng)產(chǎn)生的ISS具有更好的性能。
標(biāo)簽: 指令集 仿真器 自動(dòng) 生成技術(shù)
上傳時(shí)間: 2015-01-02
上傳用戶:DXM35
基于分析因俯仰角、滾轉(zhuǎn)角、偏航角等無人機(jī)姿態(tài)角變化對(duì)下視景象余輝處理圖產(chǎn)生的影響,在構(gòu)建下視景象成像幾何畸變數(shù)學(xué)模型的基礎(chǔ)上,本文闡述了一種下視景像姿態(tài)畸變的余輝處理的模擬仿真方法,以獲得規(guī)律性變化的余輝線段。通過對(duì)隨機(jī)亮點(diǎn)圖進(jìn)行不同姿態(tài)角的余輝仿真,得到余輝仿真圖。仿真實(shí)驗(yàn)結(jié)果驗(yàn)證了該方法的正確性,不同無人機(jī)姿態(tài)的余輝仿真得到特征各異的余輝圖。
上傳時(shí)間: 2013-11-08
上傳用戶:shanml
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1