基于Z源逆變器輸入端不斷變化,輸出保持恒定的仿真模型
上傳時(shí)間: 2014-01-24
上傳用戶:皇族傳媒
在數(shù)字電視終端MPEG II 解碼器測(cè)試中,解碼能力測(cè)試是一個(gè)很關(guān)鍵的環(huán)節(jié),即驗(yàn)證在前端輸入碼流滿足TR 101 290 標(biāo)準(zhǔn)的前提下接收終端能正常解碼,輸出同步的視音頻模擬信號(hào)。PCR 抖動(dòng) 是影響接收終端解碼的關(guān)鍵因素。本文深入探究了PCR 的功能和物理意義,并在分析PCR 抖動(dòng)原因及其 測(cè)試參數(shù)的基礎(chǔ)上,討論了基于波形、幅度和頻率三個(gè)參數(shù)的PCR 抖動(dòng)仿真模型,并且根據(jù)實(shí)際測(cè)試終端解碼器的需要,提出了具體的參數(shù)設(shè)置方法。
標(biāo)簽: MPEG II 數(shù)字電視 解碼器
上傳時(shí)間: 2017-08-22
上傳用戶:hewenzhi
IEEE 802.16信道仿真模型。信道仿真模型
上傳時(shí)間: 2016-04-22
上傳用戶:計(jì)算機(jī)網(wǎng)絡(luò)
我也不知道這是什么。看不懂,為了積分呀。。。。
上傳時(shí)間: 2016-04-22
上傳用戶:計(jì)算機(jī)網(wǎng)絡(luò)
包含Simulink仿真模型,代碼,仿真曲線圖,等步驟說(shuō)明
標(biāo)簽: PID 計(jì)算機(jī)控制系統(tǒng) 實(shí)驗(yàn) 制器設(shè)計(jì) 數(shù)字
上傳時(shí)間: 2016-06-15
上傳用戶:FAIR
通過(guò)matlab搭建異步電機(jī)矢量控制的仿真模型,已成功運(yùn)行,
上傳時(shí)間: 2017-12-20
上傳用戶:大鵬123
根據(jù)間接轉(zhuǎn)矩控制原理,基于無(wú)刷雙饋電機(jī)的模型,使用matlab軟件建立了無(wú)刷雙饋電機(jī)間接轉(zhuǎn)矩控制的仿真模型,仿真結(jié)果理想。此仿真驗(yàn)證了所建模型的合理性,并且驗(yàn)證了間接控制系統(tǒng)的穩(wěn)定性。
標(biāo)簽: 無(wú)刷 雙饋 電機(jī) 間接轉(zhuǎn)矩控制
上傳時(shí)間: 2019-07-22
上傳用戶:1111111111111
一臺(tái)數(shù)控機(jī)床的先進(jìn)程度衡量著一個(gè)國(guó)家制造業(yè)的先進(jìn)水平,而數(shù)控機(jī)床最核心的部分就是數(shù)控機(jī)床控制系統(tǒng)。近年出現(xiàn)的ARM數(shù)入式系統(tǒng)具有硬件資源豐富、性能好、成本低和功耗低等優(yōu)點(diǎn),F(xiàn)PGA技術(shù)具有可重復(fù)編程、在線升級(jí)、實(shí)時(shí)性好、可靠性高等優(yōu)點(diǎn)。為了克服傳統(tǒng)的數(shù)控機(jī)床成本高、控制精度低、實(shí)時(shí)性差,可靠性低等缺點(diǎn),研究基于ARM+FPGA架構(gòu)的新型數(shù)控機(jī)床系統(tǒng),具有重要的社會(huì)經(jīng)濟(jì)意義和重大的經(jīng)濟(jì)價(jià)值本文以數(shù)控機(jī)床為工程背景,以何服電機(jī)PMSM為具體對(duì)象以ARM+FPGA作為數(shù)控系統(tǒng)的實(shí)現(xiàn)平臺(tái),從提高何服系統(tǒng)位置環(huán)控制的自適應(yīng)能力,提高位置環(huán)、速度環(huán)和電流環(huán)等復(fù)雜運(yùn)算的處理速度,提高系統(tǒng)管理與控制程序開發(fā)的簡(jiǎn)單性、界面的美觀性等方面開展了深入的研究。其主要研究工作和結(jié)論如下:(1)在對(duì)比分析了幾種控制系統(tǒng)架構(gòu)基礎(chǔ)上,提出了一種基于ARM+FPGA的數(shù)控機(jī)床自適應(yīng)模糊控制何服系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)采用以ARM作為系統(tǒng)主控與運(yùn)動(dòng)軌跡計(jì)算芯片,F(xiàn)PGA作為何服系統(tǒng)運(yùn)動(dòng)控制芯片,而其中的FPGA運(yùn)動(dòng)控制系統(tǒng)包括自適應(yīng)位置控制模塊、速度控制模塊、電流變換模塊三大部分(2)針對(duì)提出的 ARM+FPGA的數(shù)控機(jī)床自適應(yīng)模糊控制何服系統(tǒng)的設(shè)計(jì)方案,進(jìn)行了有關(guān)數(shù)學(xué)模型的建立占推導(dǎo),并借助MATLAB工具建立系統(tǒng)仿真模型進(jìn)行仿真。系統(tǒng)仿真結(jié)果表明,該系統(tǒng)位置響應(yīng)超調(diào)量小,響應(yīng)時(shí)間短,系統(tǒng)性能優(yōu)越(3)為了提高運(yùn)動(dòng)控制的實(shí)時(shí)性、可靠性、靈活度,根據(jù)運(yùn)動(dòng)控制系統(tǒng)的模型,提出了一種FPGA實(shí)現(xiàn)的運(yùn)行控制系統(tǒng)的結(jié)構(gòu),井詳細(xì)進(jìn)行了自適應(yīng)位置控制模塊、速度控制模塊、電流變換模塊等內(nèi)部各模塊的設(shè)計(jì),之后利用HDL進(jìn)行了有關(guān)模塊的程序設(shè)計(jì)和PGA實(shí)現(xiàn)仿真(4)針對(duì)基于ARM微處理器的主挖與運(yùn)動(dòng)軌跡計(jì)算系統(tǒng),進(jìn)行了系統(tǒng)控制界面的設(shè)計(jì),F(xiàn)PGA與ARM芯片、FPGA與上位機(jī)等通信程序設(shè)計(jì),進(jìn)行了運(yùn)動(dòng)控制中加減速、插補(bǔ)方法的分析與設(shè)計(jì)關(guān)鍵字:數(shù)控機(jī)床:水磁同步電機(jī):自適應(yīng)模糊控制:ARM:FPGA
標(biāo)簽: 數(shù)控機(jī)床 自適應(yīng)模糊控制
上傳時(shí)間: 2022-03-11
上傳用戶:20125101110
隨著電力電子技術(shù)的飛速發(fā)展,高頻開關(guān)電源由于其諸多優(yōu)點(diǎn)已經(jīng)廣泛深入到國(guó)防、工業(yè)、民用等各個(gè)領(lǐng)域,與人們的工作、生活密切相關(guān),由此引發(fā)的電網(wǎng)諧波污染也越來(lái)越受到人們的重視,對(duì)其性能,體積,效率,功率密度等的要求也越來(lái)越高。因此,研究具有高功率因數(shù)、高效率的ACDC變換技術(shù),對(duì)于抑制諧波污染、節(jié)釣?zāi)茉醇皩?shí)現(xiàn)綠色電能變換具有重要意義通過(guò)分析目前功率因數(shù)校正PFC)技術(shù)與直流變換(DcDC)技術(shù)的研究現(xiàn)狀,采用了具有兩級(jí)結(jié)構(gòu)的AcDc變換技術(shù),對(duì)PFC控制技術(shù),直流變換軟開關(guān)實(shí)現(xiàn)等內(nèi)容進(jìn)行了研究。前級(jí)PFC部分采用先進(jìn)的單周期控制技術(shù),通過(guò)對(duì)其應(yīng)用原理、穩(wěn)定性與優(yōu)勢(shì)性能的研究,實(shí)璄了主電路及控電路的參數(shù)設(shè)計(jì)與優(yōu)化,簡(jiǎn)化了PFC控制電路結(jié)構(gòu)、根據(jù)控制電路特點(diǎn)與系統(tǒng)環(huán)路穩(wěn)性要求,完成了電流環(huán)路與整個(gè)控制環(huán)路設(shè)計(jì),確保了系統(tǒng)穩(wěn)定性,提高了系統(tǒng)動(dòng)態(tài)響應(yīng)。通過(guò)建立電路閉環(huán)仿真模型,驗(yàn)證了單周期控制抑制輸入電壓與負(fù)載擾動(dòng)的優(yōu)勢(shì)性能及連續(xù)功率因數(shù)校正的優(yōu)點(diǎn),優(yōu)化了電路參數(shù)后級(jí)直流變換主電路采用LLC諧振拓?fù)洌ㄟ^(guò)變頻控制使直流變換環(huán)節(jié)具有軾開關(guān)特性。分析了不同開關(guān)頻率范圍內(nèi)電路工作原理,并建立了基波等效電路,采用基波分析法對(duì)VLc需城電路的電反增益性,輸入阻抗持性進(jìn)行了研究,確定了電路軟開關(guān)工作范圖。以基波分析結(jié)果為基礎(chǔ)進(jìn)行了合理的電路參數(shù)優(yōu)化設(shè)計(jì),保證了直流變換環(huán)節(jié)在全輸入電壓范圍、全負(fù)載范圍內(nèi)能實(shí)現(xiàn)橋臂開關(guān)管零電壓開通zVS},較大范圍內(nèi)邊整流二極管零電流關(guān)斷區(qū)CS),并將諧振電路中的電壓電流應(yīng)力降到最小,極大的提高了系統(tǒng)效率同時(shí),為了提高系統(tǒng)功率密度,選擇了優(yōu)化的磁性元器件結(jié)構(gòu),實(shí)現(xiàn)了諧振感性元件與變壓器的磁性器件集成,大大減小了變換電路的體積在理論研究與參數(shù)設(shè)計(jì)的基礎(chǔ)上,搭建了實(shí)驗(yàn)樣機(jī),分別對(duì)PFC部分和DcDC部分進(jìn)行了實(shí)驗(yàn)驗(yàn)證與結(jié)果分析。經(jīng)實(shí)驗(yàn)驗(yàn)證ACDc變換電路功率因數(shù)在0.988以上,直瓿變換電路能實(shí)現(xiàn)全范圖軟開關(guān),實(shí)現(xiàn)了高效率AcDC變換。關(guān)鍵詞:ACDC變換:功率因數(shù)校正:;高效率;LLC諧振電路:?jiǎn)沃芷诳刂?/p>
上傳時(shí)間: 2022-03-24
上傳用戶:
用51單片機(jī)作為主控芯片,采用定時(shí)器計(jì)時(shí)循環(huán)點(diǎn)亮8個(gè)LED小燈,在Proteus 8.6 中建立仿真測(cè)試,內(nèi)含程序源碼(keil 5.26),Proteus仿真模型
標(biāo)簽: 51單片機(jī) 定時(shí)器 led
上傳時(shí)間: 2022-03-30
上傳用戶:kent
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1