該文檔為基于LabVIEW的機(jī)器視覺(jué)圖像定位信息提取總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: labview
上傳時(shí)間: 2022-04-29
上傳用戶:
本書(shū)從應(yīng)用的角度介紹了智能信息處理和智能控制在國(guó)民經(jīng)濟(jì)和發(fā)展高新技術(shù)中的重要作用斤書(shū)中論述的智能技術(shù)中的人工神經(jīng)網(wǎng)絡(luò)和智能信號(hào)處理,反映了近年來(lái)在該領(lǐng)域中主要研究工作的進(jìn)展情況,其中有些是作者創(chuàng)新的理論成果,而關(guān)于控制系統(tǒng)的智能設(shè)計(jì)、智能調(diào)度與決策部分,則是從工程和技術(shù)的角度探討了智能控制的一些方法和實(shí)際問(wèn)題,在實(shí)際應(yīng)用方面,書(shū)中論述的智能技術(shù)在地震勘探和指紋自動(dòng)識(shí)別系統(tǒng)中的應(yīng)用以及模糊自適應(yīng)控制在船舶自動(dòng)駕駛儀中的應(yīng)用等內(nèi)容.都是有重大經(jīng)濟(jì)效益和社會(huì)效益的研究成果的總結(jié)。
標(biāo)簽: 智能信息處理 智能控制
上傳時(shí)間: 2022-07-08
圖像是人類智能活動(dòng)重要的信息來(lái)源之一,是人類相互交流和認(rèn)識(shí)世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對(duì)圖像處理技術(shù)的需求與日劇增,同時(shí)VLSI技術(shù)的發(fā)展給圖像處理技術(shù)的應(yīng)用提供了廣闊的平臺(tái)。圖像處理技術(shù)是圖像識(shí)別和分析的基礎(chǔ),所以圖像處理技術(shù)對(duì)整個(gè)圖像工程來(lái)說(shuō)就非常重要,對(duì)圖像處理技術(shù)的實(shí)現(xiàn)的研究也就具有重要的理論意義與實(shí)用價(jià)值,包括對(duì)傳統(tǒng)算法的改進(jìn)和硬件實(shí)現(xiàn)的研究。仿生算法的興起為圖像處理問(wèn)題的解決提供了一條十分有效的新途徑;FPGA技術(shù)的發(fā)展為圖像處理的硬件實(shí)現(xiàn)提供了有效的平臺(tái)。 @@ 本文在詳細(xì)介紹鄰域圖像處理算法及其數(shù)據(jù)結(jié)構(gòu)、遺傳算法和蟻群算法基本原理的基礎(chǔ)上,將其應(yīng)用于圖像增強(qiáng)和圖像分割的圖像處理問(wèn)題之中,并將其用FPGA技術(shù)實(shí)現(xiàn)。論文中采用遺傳算法自適應(yīng)的確定非線性變換函數(shù)的參數(shù)對(duì)圖像進(jìn)行增強(qiáng),在采用FPGA來(lái)實(shí)現(xiàn)的過(guò)程中先對(duì)系統(tǒng)進(jìn)行模塊劃分,主要分為初始化模塊、選擇模塊、適應(yīng)度模塊、控制模塊等,然后利用VHDL語(yǔ)言描述各個(gè)功能模塊,為了提高設(shè)計(jì)效率,利用IP核進(jìn)行存儲(chǔ)器設(shè)計(jì),利用DSP Builder進(jìn)行數(shù)學(xué)運(yùn)算處理。時(shí)序控制是整個(gè)系統(tǒng)設(shè)計(jì)的核心,為盡量避免毛刺現(xiàn)象,各模塊的時(shí)序控制都是采用單進(jìn)程的Moore狀態(tài)機(jī)實(shí)現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問(wèn)題轉(zhuǎn)換為求圖像的最大熵問(wèn)題,采用蟻群算法對(duì)改進(jìn)的最大熵確定的適應(yīng)度函數(shù)進(jìn)行優(yōu)化,并對(duì)基于FPGA和蟻群算法實(shí)現(xiàn)圖像分割的各個(gè)模塊設(shè)計(jì)進(jìn)行了詳細(xì)介紹。 @@ 對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實(shí)現(xiàn)遺傳算法和蟻群算法的整個(gè)設(shè)計(jì)過(guò)程中由于充分發(fā)揮了FPGA的并行計(jì)算能力及流水線技術(shù)的應(yīng)用,大大提高算法的運(yùn)行速度。 @@關(guān)鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA
標(biāo)簽: FPGA 數(shù)字圖像處理
上傳時(shí)間: 2013-06-03
上傳用戶:小火車?yán)怖怖?/p>
數(shù)字圖像處理技術(shù)是信息科學(xué)中近幾十年來(lái)發(fā)展最為迅速的學(xué)科之一。目前,數(shù)字圖像處理技術(shù)被廣泛應(yīng)用于航空航天、通信、醫(yī)學(xué)及工業(yè)生產(chǎn)等領(lǐng)域中。數(shù)字圖像處理的特點(diǎn)是處理的數(shù)據(jù)量大,處理非常耗時(shí),本文研究了在FPGA上用硬件描述語(yǔ)言實(shí)現(xiàn)圖像處理算法,通過(guò)功能模塊的硬件化,解決了視頻圖像處理的速度問(wèn)題。隨著微電子技術(shù)的高速發(fā)展,F(xiàn)PGA為數(shù)字圖像信號(hào)處理在算法、系統(tǒng)結(jié)構(gòu)上帶來(lái)了新的方法和思路。 本文設(shè)計(jì)的基于FPGA的圖像處理系統(tǒng),是一個(gè)具有視頻圖像采集、圖像處理、圖像顯示功能的圖像處理系統(tǒng)。該系統(tǒng)采用Altera公司FPGA芯片作為中央處理器,由視頻解碼模塊、圖像處理模塊、視頻編碼模塊組成。模擬視頻信號(hào)由CCD傳感器送入,經(jīng)視頻解碼芯片SAA7113轉(zhuǎn)換成數(shù)字視頻信號(hào)后,圖像處理模塊完成中值濾波和邊緣檢測(cè)這兩種圖像處理算法,視頻編碼芯片SAA7121將數(shù)字視頻信號(hào)轉(zhuǎn)換成模擬視頻信號(hào)輸出。 整個(gè)設(shè)計(jì)及各個(gè)模塊都在Altera公司的開(kāi)發(fā)環(huán)境QuartusⅡ以及第三方仿真軟件Modelsim上進(jìn)行了仿真及邏輯綜合。仿真結(jié)果表明,使用FPGA硬件處理圖像數(shù)據(jù)不僅能夠獲得良好的處理效果,處理速度也遠(yuǎn)遠(yuǎn)高于軟件法處理的方法。
上傳時(shí)間: 2013-04-24
上傳用戶:han_zh
激光打標(biāo)是指利用高能量密度的激光束在物件表面作永久性標(biāo)刻。激光打標(biāo)以其“打標(biāo)速度快、性能穩(wěn)定、打標(biāo)質(zhì)量好”等優(yōu)勢(shì),獲得了日益廣泛的應(yīng)用。傳統(tǒng)的激光打標(biāo)系統(tǒng)一般是基于ISA總線或PCI總線的,運(yùn)動(dòng)控制卡必須插在計(jì)算機(jī)的PCI插槽內(nèi),且不支持熱捅拔,影響了控制卡的穩(wěn)定性;以單片機(jī)為主控制器的激光打標(biāo)控制卡雖然成本低、運(yùn)行可靠,但由于其運(yùn)算速度慢、存儲(chǔ)容量有限,限制了它的應(yīng)用范圍。 運(yùn)動(dòng)控制卡是激光打標(biāo)系統(tǒng)的核心組成部分。本文設(shè)計(jì)了一種新型的基于USB總線,以FPGA為主控單元的振鏡掃描式激光打標(biāo)控制卡,它利用了USB總線高速、穩(wěn)定、易用和FPGA資源豐富、處理能力強(qiáng)、易擴(kuò)展等優(yōu)點(diǎn),將PC機(jī)強(qiáng)大的信息處理能力與運(yùn)動(dòng)控制卡的運(yùn)動(dòng)控制能力相結(jié)合,具有信息處理能力強(qiáng)、開(kāi)放程度高、使用方便的特點(diǎn)。 本文首先介紹了激光打標(biāo)的原理,激光打標(biāo)技術(shù)的發(fā)展現(xiàn)狀以及激光打標(biāo)系統(tǒng)的組成結(jié)構(gòu)。在對(duì)USB總線技術(shù)作了簡(jiǎn)要介紹后,詳細(xì)討論了激光打標(biāo)控制卡的硬件電路設(shè)計(jì),包括USB接口電路,F(xiàn)PGA主控單元電路,D/A單元電路,存儲(chǔ)器電路,I/O接口電路等。接著對(duì)USB接口單元的固件程序和FPGA中USB接口功能模塊、D/A寫(xiě)控制功能模塊和SRAM讀寫(xiě)控制功能模塊的程序做了詳細(xì)設(shè)計(jì),通過(guò)軟硬件調(diào)試,控制卡實(shí)現(xiàn)了USB通信,輸出兩路模擬信號(hào),SRAM數(shù)據(jù)讀寫(xiě),數(shù)字量輸入輸出等功能。
標(biāo)簽: FPGA USB 激光打標(biāo)
上傳用戶:prczsf
本論文基于直接擴(kuò)頻通信的理論設(shè)計(jì)了一種全數(shù)字的中頻接收機(jī),使用Xilinx公司的FPGA芯片xc3s400作為接收機(jī)的主芯片,實(shí)現(xiàn)中頻數(shù)字信號(hào)的下變頻,基帶解調(diào),PN碼的捕獲及跟蹤環(huán)路的設(shè)計(jì)并給出了它們的具體設(shè)計(jì)步驟及RTL級(jí)邏輯電路圖。本文對(duì)于數(shù)字下變頻器的設(shè)計(jì)、數(shù)字抑制載波恢復(fù)環(huán)的設(shè)計(jì)進(jìn)行了詳細(xì)的論述,還使用Matlab中的Simulink對(duì)本接收機(jī)系統(tǒng)所要使用的全數(shù)字Costas環(huán)進(jìn)行了功能仿真并給出了仿真結(jié)果。 本文使用高速模數(shù)轉(zhuǎn)換器AD9601對(duì)中頻模擬信號(hào)進(jìn)行采樣,最后再用高速數(shù)模轉(zhuǎn)換器AD9740還原出原始信息,并給出了它們與核心芯片xc3s400的接口設(shè)計(jì)方法及原理電路圖。
標(biāo)簽: FPGA 全數(shù)字 中頻接收機(jī)
上傳時(shí)間: 2013-07-30
上傳用戶:weiwolkt
近年來(lái),瓦斯事故在煤礦生產(chǎn)事故中所占比例越來(lái)越高,給礦工的生產(chǎn)生活帶來(lái)了極大的災(zāi)難,必須加強(qiáng)對(duì)瓦斯的監(jiān)測(cè)監(jiān)控,避免瓦斯爆炸事故。因此對(duì)瓦斯氣體進(jìn)行快速、實(shí)時(shí)檢測(cè)對(duì)于煤礦安全生產(chǎn)及環(huán)境保護(hù)有特別重要的意義。便攜式甲烷檢測(cè)報(bào)警儀是各國(guó)應(yīng)用最早最普遍的一種甲烷濃度檢測(cè)儀表,可隨時(shí)檢測(cè)作業(yè)場(chǎng)所的甲烷濃度,也可使用甲烷傳感器對(duì)甲烷濃度進(jìn)行連續(xù)實(shí)時(shí)地監(jiān)測(cè)。大體上當(dāng)前應(yīng)用的便攜式甲烷檢測(cè)儀器,按檢測(cè)原理分為光學(xué)甲烷檢測(cè)儀、熱導(dǎo)型甲烷檢測(cè)儀、熱催化型甲烷檢測(cè)報(bào)警儀、氣敏半導(dǎo)體式甲烷檢測(cè)儀等幾種。 光干涉甲烷檢測(cè)儀性能穩(wěn)定、使用壽命長(zhǎng),測(cè)量準(zhǔn)確,是我國(guó)煤礦主要的便攜式甲烷檢測(cè)儀器。但現(xiàn)有的光干涉甲烷檢測(cè)儀存在自動(dòng)化程度低、測(cè)量方法繁瑣、讀數(shù)不直觀,人為誤差較大、不能存儲(chǔ)數(shù)據(jù)等缺點(diǎn)。為此本文在干涉型甲烷檢測(cè)儀實(shí)現(xiàn)的原理上提出利用線陣型電荷耦合器件(CCD)對(duì)干涉條紋進(jìn)行非接觸式的自動(dòng)測(cè)量,獲得條紋信息,通過(guò)CCD驅(qū)動(dòng)、高速模數(shù)轉(zhuǎn)換、數(shù)據(jù)采集等關(guān)鍵技術(shù),實(shí)現(xiàn)了干涉條紋位移的精確測(cè)量,由單片機(jī)對(duì)量化后的測(cè)量信號(hào)進(jìn)行智能處理,數(shù)字化顯示甲烷含量的測(cè)量結(jié)果。 光干涉甲烷檢測(cè)的關(guān)鍵是對(duì)干涉條紋中白基線以及黑色條紋位置的檢測(cè),本設(shè)計(jì)采用線陣CCD成像獲取條紋信息判別其位置。CCD是一種性能獨(dú)特的半導(dǎo)體光電器件,近年來(lái)在攝像、工業(yè)檢測(cè)等科技領(lǐng)域里得到了廣泛的應(yīng)用。將CCD技術(shù)應(yīng)用于位置測(cè)量可以實(shí)現(xiàn)高精度和非接觸測(cè)量的要求;運(yùn)用FPGA實(shí)現(xiàn)CCD芯片的驅(qū)動(dòng)具有速度快、穩(wěn)定高等優(yōu)點(diǎn):模數(shù)轉(zhuǎn)換之后的數(shù)據(jù)沒(méi)有采用專用存儲(chǔ)芯片進(jìn)行存儲(chǔ),而采用FPGA硬件開(kāi)發(fā)平臺(tái)和Verilog HDL硬件描述語(yǔ)言編寫(xiě)代碼實(shí)現(xiàn)數(shù)據(jù)采集模塊系統(tǒng),同時(shí)提高數(shù)據(jù)采集精準(zhǔn)度,既降低成本又提高了存儲(chǔ)效率。 本文設(shè)計(jì)的新系統(tǒng)使用方便、精度高、數(shù)據(jù)可儲(chǔ)存,克服了傳統(tǒng)光干涉甲烷檢測(cè)儀的缺點(diǎn),技術(shù)指標(biāo)和功能都得到較大改善。
標(biāo)簽: FPGA CCD 線陣
上傳時(shí)間: 2013-06-08
上傳用戶:jogger_ding
在數(shù)字電視系統(tǒng)中,MPEG-2編碼復(fù)用器是系統(tǒng)傳輸?shù)暮诵沫h(huán)節(jié),所有的節(jié)目、數(shù)據(jù)以及各種增值服務(wù)都是通過(guò)復(fù)用打包成傳輸流傳輸出去。目前,只有少數(shù)公司掌握復(fù)用器的核心算法技術(shù),能夠采用MPEG-2可變碼率統(tǒng)計(jì)復(fù)用方法提高帶寬利用率,保證高質(zhì)量圖像傳輸。由于目前正處廣播電視全面向數(shù)字化過(guò)渡期間,市場(chǎng)潛力巨大,因此對(duì)復(fù)用器的研究開(kāi)發(fā)非常重要。本文針對(duì)復(fù)用器及其接口技術(shù)進(jìn)行研究并設(shè)計(jì)出成形產(chǎn)品。 文中首先對(duì)MPEG-2標(biāo)準(zhǔn)及NIOS Ⅱ軟核進(jìn)行分析。重點(diǎn)研究了復(fù)用器中的部分關(guān)鍵技術(shù):PSI信息提取及重構(gòu)算法、PID映射方法、PCR校正及CRC校驗(yàn)算法,給出了實(shí)現(xiàn)方法,并通過(guò)了硬件驗(yàn)證。然后對(duì)復(fù)用器中主要用到的AsI接口和DS3接口進(jìn)行了分析與研究,給出了設(shè)計(jì)方法,并通過(guò)了硬件驗(yàn)證。 本文的主要工作如下: ●首先對(duì)復(fù)用器整體功能進(jìn)行詳細(xì)分析,并劃分軟硬件各自需要完成的功能。給出復(fù)用器的整體方案以及ASI接口和DS3接口設(shè)計(jì)方案。 ●在FPGA上采用c語(yǔ)言實(shí)現(xiàn)了PSI信息提取與重構(gòu)算法。 ●給出了實(shí)現(xiàn)快速的PID映射方法,并根據(jù)FPGA特點(diǎn)給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩(wěn)定性。 ●采用Verilog設(shè)計(jì)了SI信息提取與重構(gòu)的硬件平臺(tái),并用c語(yǔ)言實(shí)現(xiàn)了SDT表的提取與重構(gòu)算法,在FPGA中成功實(shí)現(xiàn)了動(dòng)態(tài)分配內(nèi)存空間。 ●在FPGA上實(shí)現(xiàn)了.ASI接口,主要分析了位同步的實(shí)現(xiàn)過(guò)程,實(shí)現(xiàn)了一種新的快速實(shí)現(xiàn)字節(jié)同步的設(shè)計(jì)。 ●在FPGA上實(shí)現(xiàn)了DS3接口,提出并實(shí)現(xiàn)了一種兼容式DS3接口設(shè)計(jì)。并對(duì)幀同步設(shè)計(jì)進(jìn)行改進(jìn)。 ●完成部分PCB版圖設(shè)計(jì),并進(jìn)行調(diào)試監(jiān)測(cè)。 本復(fù)用器設(shè)計(jì)最大特點(diǎn)是將軟件設(shè)計(jì)和硬件設(shè)計(jì)進(jìn)行合理劃分,硬件平臺(tái)及接口采用Verilog語(yǔ)言實(shí)現(xiàn),PSI信息算法主要采用c語(yǔ)言實(shí)現(xiàn)。這種軟硬件的劃分使系統(tǒng)設(shè)計(jì)更加靈活,且軟件設(shè)計(jì)與硬件設(shè)計(jì)可同時(shí)進(jìn)行,極大的提高了工作效率。 整個(gè)項(xiàng)目設(shè)計(jì)采用verilog和c兩種語(yǔ)言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設(shè)計(jì)平臺(tái)下設(shè)計(jì)實(shí)現(xiàn)。根據(jù)此方案已經(jīng)開(kāi)發(fā)出兩臺(tái)帶有ASI和DS3接口的數(shù)字電視TS流復(fù)用器,經(jīng)測(cè)試達(dá)到了預(yù)期的性能和技術(shù)指標(biāo)。
標(biāo)簽: FPGA TS流 復(fù)用器
上傳時(shí)間: 2013-08-03
上傳用戶:gdgzhym
論文提出了一種基于FPSLIC的下位機(jī)控制器系統(tǒng)設(shè)計(jì),并且在嵌入式硬件和軟件的聯(lián)合調(diào)度之下予以實(shí)現(xiàn),并將該系統(tǒng)應(yīng)用于微小型無(wú)人直升機(jī)MUAV控制上。 微小型無(wú)人直升機(jī)體積小、重量輕、隱蔽性好、機(jī)動(dòng)性強(qiáng)、易實(shí)現(xiàn)懸停和超低空飛行,因此在軍用和民用領(lǐng)域都有廣泛的應(yīng)用前景。微小型無(wú)人直升機(jī)在空中執(zhí)行任務(wù)時(shí)需要實(shí)時(shí)獲得在空間的姿態(tài)和高度位置信息,然后通過(guò)調(diào)制舵機(jī)狀態(tài)來(lái)調(diào)整飛行器的空中姿態(tài),糾正飛行路線,而MUAV的飛控系統(tǒng)需要具有負(fù)荷輕,功能強(qiáng)大,實(shí)時(shí)性強(qiáng)以及低功耗的特點(diǎn),對(duì)嵌入式處理器要求較高,所以針對(duì)MUAV的控制采用上下位機(jī)聯(lián)合控制的結(jié)構(gòu)。并且由于目前現(xiàn)有的下位機(jī)控制器滿足不了MUAV控制發(fā)展的需求,所以本文中利用FPS[JC優(yōu)越的性能,實(shí)現(xiàn)了一種新的下位機(jī)控制器的設(shè)計(jì),具有體積小、重量輕、價(jià)格低、功耗低、實(shí)時(shí)性強(qiáng)、可靠性高、擴(kuò)展性好等優(yōu)點(diǎn)的同時(shí),完成了基于PWM的舵機(jī)的控制和基于Kalman濾波的多傳感器的數(shù)據(jù)融合,以及上下位機(jī)之間的通訊等功能,具有較強(qiáng)的使用和應(yīng)用價(jià)值。 論文首先介紹了MUAV飛行控制的結(jié)構(gòu),以及下位機(jī)實(shí)現(xiàn)功能的模塊劃分。然后是對(duì)MUAV控制系統(tǒng)相關(guān)理論的介紹,包括舵機(jī)控制的原理和方法以及多傳感器數(shù)據(jù)融合的理論。 其次論文介紹了基于FPSLIC的下位機(jī)控制器系統(tǒng)的軟硬件設(shè)計(jì)。在硬件設(shè)計(jì)上,給出了硬件總體設(shè)計(jì)方案,并對(duì)各個(gè)功能模塊進(jìn)行了詳細(xì)論述,軟件部分在給出了主要的框架和功能劃分后,主要介紹了利用FPSLIC的FPGA部分實(shí)現(xiàn)PWM控制和測(cè)量的模塊以及AVR部分對(duì)多傳感器信息進(jìn)行Kalman濾波融合的實(shí)現(xiàn)。 最后在實(shí)驗(yàn)室的汽油無(wú)人直升機(jī)的測(cè)試平臺(tái)上進(jìn)行了舵機(jī)控制和高度測(cè)試實(shí)驗(yàn),取得了滿意的實(shí)驗(yàn)結(jié)果。
標(biāo)簽: FPSLIC FPGA AVR SOC
上傳用戶:fredguo
隨著ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),功能驗(yàn)證已成為整個(gè)開(kāi)發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗(yàn)證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗(yàn)證方法能有效縮短系統(tǒng)的開(kāi)發(fā)周期,可提供更快更全面的驗(yàn)證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),單芯片已無(wú)法容納整個(gè)設(shè)計(jì),所以常常需要對(duì)設(shè)計(jì)進(jìn)行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對(duì)邏輯驗(yàn)證系統(tǒng)的可配置互連結(jié)構(gòu)和ASIC邏輯分割算法進(jìn)行了深入的研究,提出了FPGA陣列的非對(duì)稱可配置互連結(jié)構(gòu)。與現(xiàn)有的對(duì)稱互連結(jié)構(gòu)相比,該結(jié)構(gòu)能提供更多的互連通道,可實(shí)現(xiàn)對(duì)I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對(duì)邏輯分割算法進(jìn)行了較深入的研究。針對(duì)現(xiàn)有的兩類分割算法存在的不足,提出并實(shí)現(xiàn)了基于設(shè)計(jì)模塊的邏輯分割算法,該算法有三個(gè)重要特征:1)基于設(shè)計(jì)代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導(dǎo)邏輯分割過(guò)程,避免了設(shè)計(jì)分割過(guò)程的盲目性,簡(jiǎn)化了邏輯分割過(guò)程。 本文還對(duì)并行邏輯分割方法進(jìn)行了研究,提出了兩種基于不同任務(wù)分配策略的并行分割算法,并對(duì)其進(jìn)行了模擬和性能分析;驗(yàn)證了采用并行方案對(duì)ASIC邏輯進(jìn)行分割和映射的可行性。 最后基于改進(jìn)的芯片互連結(jié)構(gòu),使用原型系統(tǒng)驗(yàn)證方法對(duì)某一大規(guī)模ASIC設(shè)計(jì)進(jìn)行了邏輯分割和功能驗(yàn)證。實(shí)驗(yàn)結(jié)果表明,使用改進(jìn)后的FPGA陣列互連結(jié)構(gòu)可以更方便和快捷地實(shí)現(xiàn)ASIC設(shè)計(jì)的分割和驗(yàn)證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個(gè)驗(yàn)證過(guò)程提供更好的支持,滿足現(xiàn)在和將來(lái)大規(guī)模ASIC邏輯驗(yàn)證的需求。
標(biāo)簽: FPGA ASIC 邏輯 驗(yàn)證技術(shù)
上傳時(shí)間: 2013-06-12
上傳用戶:極客
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1