亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

低壓差線(xiàn)性穩(wěn)(wěn)壓器

  • 基于XC2S300E芯片的高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)

    加密算法一直在信息安全領(lǐng)域起著無可替代的作用,它直接影響著國(guó)家的未來和發(fā)展.隨著密碼分析水平、芯片處理能力和計(jì)算技術(shù)的不斷進(jìn)步,原有的數(shù)據(jù)加密標(biāo)準(zhǔn)(DES)算法及其變形的安全強(qiáng)度已經(jīng)難以適應(yīng)新的安全需要,其實(shí)現(xiàn)速度、代碼大小和跨平臺(tái)性均難以繼續(xù)滿足新的應(yīng)用需求.在未來的20年內(nèi),高級(jí)加密標(biāo)準(zhǔn)(AES)將替代DES成為新的數(shù)據(jù)加密標(biāo)準(zhǔn).高級(jí)加密標(biāo)準(zhǔn)算法是采用對(duì)稱密鑰密碼實(shí)現(xiàn)的分組密碼,支持128比特分組長(zhǎng)度及128比特、192比特與256比特可變密鑰長(zhǎng)度.無論在反饋模式還是在非反饋模式中使用AES算法,其軟件和硬件對(duì)計(jì)算環(huán)境的適應(yīng)性強(qiáng),性能穩(wěn)定,密鑰建立時(shí)間優(yōu)良,密鑰靈活性強(qiáng).存儲(chǔ)需求量低,即使在空間有限的環(huán)境使用也具備良好的性能.在分析高級(jí)加密標(biāo)準(zhǔn)算法原理的基礎(chǔ)上,描述了圈變換及密鑰擴(kuò)展的詳細(xì)編制原理,用硬件描述語言(VHDL)描述了該算法的整體結(jié)構(gòu)和算法流程.詳細(xì)論述了分組密碼的兩種運(yùn)算模式(反饋模式和非反饋模式)下算法多種體系結(jié)構(gòu)的實(shí)現(xiàn)原理,重點(diǎn)論述了基本體系結(jié)構(gòu)、循環(huán)展開結(jié)構(gòu)、內(nèi)部流水線結(jié)構(gòu)、外部流水線結(jié)構(gòu)、混合流水線結(jié)構(gòu)及資源共享結(jié)構(gòu)等.最后在XILINX公司XC2S300E芯片的基礎(chǔ)上,采用自頂向下設(shè)計(jì)思想,論述了高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)方法,提出了具體模塊劃分方法并對(duì)各個(gè)模塊的實(shí)現(xiàn)進(jìn)行了詳細(xì)論述.圈變換采用內(nèi)部流水線結(jié)構(gòu),多個(gè)圈變換采用資源共享結(jié)構(gòu),密鑰調(diào)度與加密運(yùn)算并行執(zhí)行.占用芯片面積及引腳資源較少,在芯片選型方面具有很好的適應(yīng)性.

    標(biāo)簽: S300 300E FPGA 300

    上傳時(shí)間: 2013-06-20

    上傳用戶:fairy0212

  • 可重構(gòu)FPGA通訊糾錯(cuò)進(jìn)化電路及其實(shí)現(xiàn)

    ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場(chǎng)可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對(duì)性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對(duì)循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對(duì)FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對(duì)T的控制端的不同配置來實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對(duì)實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.

    標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)

    上傳時(shí)間: 2013-07-01

    上傳用戶:myworkpost

  • 寬帶射頻數(shù)字接收機(jī)實(shí)驗(yàn)平臺(tái)的FPGA實(shí)現(xiàn)

    該文利用FPGA技術(shù),設(shè)計(jì)了全概率寬帶數(shù)字接收機(jī)的實(shí)驗(yàn)平臺(tái),并在其上提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對(duì)這些方法的驗(yàn)證.該文的主要貢獻(xiàn)和創(chuàng)新有以下幾個(gè)方面.提出了并行結(jié)構(gòu)算法的工程實(shí)現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠(yuǎn)遠(yuǎn)超過后端DSP處理能力問題的可行性方法.利用多相濾波下變頻的并行結(jié)構(gòu)特點(diǎn),使濾波器能夠以高效的形式實(shí)現(xiàn),也使得后端的混頻能夠工作在一個(gè)較低的速率上.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件的處理能力的要求.針對(duì)多相濾波下變頻與短數(shù)據(jù)快速測(cè)頻算法的特點(diǎn),用FPGA搭建了其實(shí)驗(yàn)?zāi)P?并利用微機(jī)EPP接口,對(duì)實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制并與其進(jìn)行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證、比較.同時(shí)也給調(diào)試帶來了方便,可以每個(gè)模塊單獨(dú)調(diào)試而不用改變硬件結(jié)構(gòu),使調(diào)試效率大大提高.該平臺(tái)也可用來對(duì)其他數(shù)字處理算法進(jìn)行實(shí)現(xiàn)性分析與實(shí)驗(yàn).參考軟件無線電設(shè)計(jì)的概念和國(guó)內(nèi)外相關(guān)文獻(xiàn),提出了多項(xiàng)濾波下變頻結(jié)構(gòu)的FPGA實(shí)現(xiàn).傳統(tǒng)的DDC通過數(shù)字混頻、濾波、抽取實(shí)現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調(diào)諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結(jié)構(gòu),高效實(shí)現(xiàn)了變載頻帶通信號(hào)數(shù)字下變頻.結(jié)合多相濾波下變頻結(jié)構(gòu)、算法對(duì)測(cè)頻精度及速度的要求,提出了短數(shù)據(jù)快速測(cè)頻算法的具體實(shí)現(xiàn),使用流水線的設(shè)計(jì)方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時(shí)間內(nèi)提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實(shí)現(xiàn)除了純粹的算法模塊外,還包括測(cè)試用的外圍模塊,以及運(yùn)行于實(shí)驗(yàn)平臺(tái)上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來實(shí)現(xiàn).

    標(biāo)簽: FPGA 寬帶 實(shí)驗(yàn) 射頻

    上傳時(shí)間: 2013-06-22

    上傳用戶:haoxiyizhong

  • 基于ARMFPGA的高速信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)

    在圖像處理、航空航天、遙感測(cè)量、現(xiàn)代電子測(cè)試等很多領(lǐng)域,要求測(cè)試儀器設(shè)備能及時(shí)保存原始測(cè)試數(shù)據(jù),用于事后數(shù)據(jù)分析和處理。同時(shí)前端探測(cè)器性能的提高,對(duì)于各種系統(tǒng)存儲(chǔ)容量、體積、造價(jià)、穩(wěn)定性等都提出了更高的要求。因此研制性能可靠、體積小、低成本的數(shù)據(jù)存儲(chǔ)系統(tǒng)是十分必要的。 本文提出基于ARM嵌入式處理器+FPGA結(jié)構(gòu)的高速信號(hào)采集與存儲(chǔ)系統(tǒng)解決方案。進(jìn)行了信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)。其特點(diǎn)是高性能、低成本、體積小。 文中利用了ARM處理器和FPGA可編程邏輯器件的特點(diǎn),進(jìn)行了基于本方案的硬件設(shè)計(jì),:FPGA軟件設(shè)計(jì)。敘述了PCB設(shè)計(jì)以及調(diào)試過程中需注意的問題。 系統(tǒng)的硬件設(shè)計(jì)以ARM和FPGA為平臺(tái),ARM處理器采用了Samsung公司的S3C2410,F(xiàn)PGA采用Altera公司的EP2C8。硬件設(shè)計(jì)圍繞著核心芯片,進(jìn)行了電源設(shè)計(jì)和ARM和FPGA外圍電路設(shè)計(jì)。 ARM處理器實(shí)現(xiàn)了系統(tǒng)的控制;FPGA作為協(xié)處理器實(shí)現(xiàn)了FIFO,一些接口、時(shí)序控制等,協(xié)助ARM采集數(shù)據(jù)。在FPGA中實(shí)現(xiàn)硬件電路簡(jiǎn)化了外圍電路,使得設(shè)計(jì)靈活,開發(fā)調(diào)試方便,也提高了系統(tǒng)的可靠性。 系統(tǒng)軟件操作系統(tǒng)采用的是Linux,基于嵌入式Linux操作系統(tǒng)的特點(diǎn),分析了系統(tǒng)的實(shí)時(shí)性。接著進(jìn)行了Linux平臺(tái)上基于Qt的用戶界面應(yīng)用程序設(shè)計(jì)。 最后分析了系統(tǒng)測(cè)試結(jié)果,并指出存在的問題和改進(jìn)方法。

    標(biāo)簽: ARMFPGA 高速信號(hào) 采集 存儲(chǔ)

    上傳時(shí)間: 2013-07-10

    上傳用戶:cylnpy

  • 指紋識(shí)別算法的研究及基于FPGA的硬件實(shí)現(xiàn)

    隨著圖像處理和模式識(shí)別技術(shù)的進(jìn)步,基于生物特征的識(shí)別技術(shù)成為蓬勃發(fā)展的高技術(shù)之一,根據(jù)IBG(InternationalBiometricGroup)組織對(duì)生物特征市場(chǎng)的統(tǒng)計(jì)和預(yù)測(cè),該領(lǐng)域的收入的年增長(zhǎng)率30-50%,到2008年,全球總收入將達(dá)到46.39億美元。而基于指紋特征的識(shí)別技術(shù)由于其獨(dú)特的可靠性,穩(wěn)定性,方便快捷的特點(diǎn),恰好符合了市場(chǎng)的需求。目前指紋識(shí)別技術(shù)是生物識(shí)別領(lǐng)域中應(yīng)用最廣泛的識(shí)別技術(shù),也是研究與應(yīng)用的一個(gè)熱點(diǎn)。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當(dāng)前電子設(shè)計(jì)領(lǐng)域中最熱門的概念。NiosⅡ是Altera公司開發(fā)的一種采用流水線技術(shù)、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內(nèi)部,與用戶自定義邏輯結(jié)合構(gòu)成一個(gè)基于FPGA的片上系統(tǒng)。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識(shí)別系統(tǒng)對(duì)速度的要求。 本文對(duì)指紋識(shí)別技術(shù)中各個(gè)環(huán)節(jié)的算法進(jìn)行了較為深入的研究,結(jié)合NiosⅡ嵌入式處理器的特點(diǎn),對(duì)算法進(jìn)行了合理的選擇與優(yōu)化,形成了一套完整的指紋識(shí)別算法,并提出了一種基于FPGA的指紋識(shí)別系統(tǒng)硬件設(shè)計(jì)方案。 論文的內(nèi)容主要包括以下幾個(gè)方面: 1、對(duì)指紋圖像預(yù)處理、后處理和匹配算法進(jìn)行了改進(jìn),提高了算法的性能;設(shè)計(jì)了一種適用于快速匹配的指紋特征數(shù)據(jù)結(jié)構(gòu);提出了一套基于特征點(diǎn)匹配的指紋識(shí)別算法。實(shí)驗(yàn)結(jié)果表明該算法速度快、誤識(shí)率較低、可靠性較高,可以滿足實(shí)用的要求。 2、本著增加系統(tǒng)集成度、減小系統(tǒng)體積、提高便攜性、降低功耗和成本,同時(shí)提升系統(tǒng)的性能的原則,使用Altera公司提供的外圍設(shè)備IP核配合NiosⅡ處理器軟核搭建了一個(gè)單片嵌入式系統(tǒng),然后以內(nèi)嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲(chǔ)器以及小鍵盤和LCD顯示屏等器件,設(shè)計(jì)了一個(gè)便攜式指紋識(shí)別系統(tǒng),提出了一套基于FPGA的硬件設(shè)計(jì)方案。 3、利用NiosⅡ開發(fā)板對(duì)硬件設(shè)計(jì)方案進(jìn)行了初步的驗(yàn)證,實(shí)現(xiàn)了指紋采集芯片F(xiàn)PS200與FPGA的接口,并進(jìn)行了算法的移植。 實(shí)驗(yàn)結(jié)果表明本文所提出的系統(tǒng)設(shè)計(jì)方案是可行的。基于FPGA的自動(dòng)指紋識(shí)別系統(tǒng)在速度、功耗、體積、擴(kuò)展性方面有著獨(dú)特的優(yōu)勢(shì),具有廣闊的發(fā)展空間。最后提出了對(duì)這一設(shè)計(jì)繼續(xù)改進(jìn)的思路和下一步研究的內(nèi)容。

    標(biāo)簽: FPGA 指紋識(shí)別 法的研究 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-07-28

    上傳用戶:hxy200501

  • 基于ARM的嵌入式μClinux應(yīng)用研究

    嵌入式系統(tǒng)近年持續(xù)迅猛發(fā)展,已經(jīng)成為后PC技術(shù)時(shí)代信息化的中堅(jiān)力量。由于嵌入式系統(tǒng)具有體積小、性能強(qiáng)、功耗低、可靠性高及面向行業(yè)應(yīng)用的突出特點(diǎn),目前已經(jīng)廣泛應(yīng)用于網(wǎng)絡(luò)、消費(fèi)電子、國(guó)防軍事及自動(dòng)化控制等領(lǐng)域。 ARM(Advaneed RIS Cmachines)公司的32位RISC處理器,以其高速度、低功耗、低成本、功能強(qiáng)和特有的16/32位雙指令集等諸多優(yōu)異性能,已成為移動(dòng)通信、手持計(jì)算、多媒體數(shù)字消費(fèi)等嵌入式解決方案中的首選處理器。在眾多的ARM處理器中,Samsung公司的S3C44B0X處理器以其低價(jià)格、低功耗及強(qiáng)大的網(wǎng)絡(luò)支持等優(yōu)點(diǎn)在市場(chǎng)上占有重要份額。 uClinux是從Linux衍生出來的優(yōu)秀嵌入式操作系統(tǒng),專門針對(duì)沒有MMU的處理器設(shè)計(jì),支持眾多嵌入式處理器類型。uClinux繼承了Linux的許多優(yōu)秀性能,有良好的網(wǎng)絡(luò)支持,完善的驅(qū)動(dòng)支持,高度的模塊化,開放的源碼。uClinux已成為許多嵌入式系統(tǒng)研究領(lǐng)域的首選操作系統(tǒng)之一。 本課題以嵌入式手持式電能質(zhì)量分析儀前期實(shí)驗(yàn)開發(fā)板為研究目標(biāo),根據(jù)嵌入式體系結(jié)構(gòu)和嵌入式系統(tǒng)設(shè)計(jì)的原理,構(gòu)建了基于Samsung公司S3C44B0X ARM7 TDMI處理器的硬件開發(fā)平臺(tái),并根據(jù)該硬件平臺(tái)的結(jié)構(gòu)特點(diǎn)移植了uClinux操作系統(tǒng),同時(shí)針對(duì)uClinux實(shí)時(shí)性能不高和嵌入式平臺(tái)硬件資源有限的缺點(diǎn),結(jié)合uClinux多進(jìn)程和共享內(nèi)存機(jī)制設(shè)計(jì)了數(shù)據(jù)采集程序,實(shí)現(xiàn)了對(duì)三路0~2.5V模擬信號(hào)的高性能采集,增強(qiáng)了系統(tǒng)數(shù)據(jù)處理的實(shí)時(shí)性,提高了工作效率,為后續(xù)開發(fā)奠定了基礎(chǔ)。 論文從嵌入式系統(tǒng)應(yīng)用的角度出發(fā),分析了嵌入式體系結(jié)構(gòu)、uClinux運(yùn)行機(jī)制和內(nèi)核特點(diǎn);闡述了Bootloader設(shè)計(jì)及操作系統(tǒng)移植的要點(diǎn);介紹了接口驅(qū)動(dòng)及上層應(yīng)用程序的設(shè)計(jì)方法等問題。

    標(biāo)簽: Clinux ARM 嵌入式 應(yīng)用研究

    上傳時(shí)間: 2013-07-23

    上傳用戶:cjf0304

  • 基于FPGA采用PCM通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的研制

    本文研制的數(shù)據(jù)采集器,用于采集導(dǎo)彈過載模擬試車臺(tái)的各種參數(shù),來評(píng)價(jià)導(dǎo)彈在飛行過程中的性能,由于試車臺(tái)是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設(shè)備要求高,如果遇到設(shè)備故障或設(shè)備事故,其損失相當(dāng)巨大,保證設(shè)備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術(shù)的基礎(chǔ)上,選用了基于現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的設(shè)計(jì),其優(yōu)點(diǎn)是FPGA技術(shù)在數(shù)據(jù)采集器中可以進(jìn)行模塊化設(shè)計(jì),增加了系統(tǒng)的抗干擾性、靈活性和適應(yīng)性,并且可以將整個(gè)PCM通信系統(tǒng)設(shè)計(jì)成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測(cè)路數(shù)、幀結(jié)構(gòu)、碼速率、標(biāo)度等均可改變以適應(yīng)任何場(chǎng)合。并且采用合理的糾錯(cuò)和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過對(duì)PCM通信的特點(diǎn)研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個(gè)模塊的具體建模與設(shè)計(jì),系統(tǒng)采用的是FPGA技術(shù)來實(shí)現(xiàn)數(shù)據(jù)采集和信號(hào)處理,采用VHDL實(shí)現(xiàn)了數(shù)字復(fù)接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設(shè)計(jì)。采用基于NiosII實(shí)現(xiàn)串口通訊,構(gòu)建了實(shí)時(shí)性和準(zhǔn)確性通信網(wǎng)絡(luò),實(shí)現(xiàn)了數(shù)據(jù)的采集。 測(cè)試數(shù)據(jù)和數(shù)據(jù)采集的實(shí)驗(yàn)結(jié)果證明,采用FPGA技術(shù)實(shí)現(xiàn)PCM信號(hào)的編碼、傳輸、解碼,能夠有較強(qiáng)的抗干擾性、抗噪聲性能好、差錯(cuò)可控、易加密、易與現(xiàn)代技術(shù)結(jié)合,并且誤碼率較低,要遠(yuǎn)遠(yuǎn)優(yōu)于傳統(tǒng)的方法。

    標(biāo)簽: FPGA PCM 通信實(shí)現(xiàn) 多路

    上傳時(shí)間: 2013-04-24

    上傳用戶:com1com2

  • 基于ARM的嵌入式網(wǎng)絡(luò)控制系統(tǒng)在饋電開關(guān)中的應(yīng)用與研究

    礦用隔爆饋電開關(guān)是煤礦井下配電系統(tǒng)的關(guān)鍵設(shè)備,作為配電開關(guān),用于含有瓦斯或煤塵等爆炸危險(xiǎn)環(huán)境的礦井中,控制和保護(hù)低壓供電網(wǎng)絡(luò)。其性能好壞直接影響著煤礦井下的生產(chǎn)安全和生產(chǎn)效率,而目前國(guó)內(nèi)饋電開關(guān)普遍存在集成度低、可靠性差、智能監(jiān)控水平低等缺點(diǎn)。 本課題將嵌入式網(wǎng)絡(luò)控制系統(tǒng)應(yīng)用到饋電開關(guān)中,通過對(duì)礦山供電系統(tǒng)工作原理、真空饋電開關(guān)工作原理以及基于EasyARM2200(Philips LPC2210為處理器、ARM7為內(nèi)核)嵌入式網(wǎng)絡(luò)控制系統(tǒng)的研究,實(shí)現(xiàn)了總體網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)和智能饋電開關(guān)控制系統(tǒng)硬件電路的設(shè)計(jì);通過對(duì)嵌入式實(shí)時(shí)操作系統(tǒng)的移植、嵌入式TCP/IP協(xié)議棧的實(shí)現(xiàn)和移植以及基于C/S模式下的套接字編程等的研究和分析,完成了監(jiān)控主機(jī)與嵌入式系統(tǒng)的通信軟件和保護(hù)控制算法的應(yīng)用程序的編寫,從而實(shí)現(xiàn)了礦井地面監(jiān)控主機(jī)與井下嵌入式系統(tǒng)饋電開關(guān)的快速通信,解決了地面監(jiān)控主機(jī)對(duì)井下饋電回路及電氣開關(guān)的遠(yuǎn)程智能監(jiān)控的難題,最終設(shè)計(jì)出一套集實(shí)時(shí)保護(hù)控制和遠(yuǎn)程監(jiān)控功能于一身的智能型饋電開關(guān)網(wǎng)絡(luò)控制系統(tǒng)。 實(shí)驗(yàn)結(jié)果表明:在嵌入式系統(tǒng)端的通信軟件和監(jiān)控主機(jī)端的通信軟件的驅(qū)動(dòng)下,實(shí)現(xiàn)了嵌入式系統(tǒng)與監(jiān)控主機(jī)的快速遠(yuǎn)程通信,通信速度快、可靠性高、可視化效果好,完全滿足了監(jiān)控系統(tǒng)的快速通信要求。 本課題的研究成果為工業(yè)控制領(lǐng)域提供了一個(gè)開放式、全分布、可互操作性的通信控制平臺(tái),為提高煤礦井下設(shè)備的遠(yuǎn)程智能監(jiān)控水平和安全操控系數(shù)提供了新的解決方法,為地面監(jiān)控系統(tǒng)實(shí)現(xiàn)更大規(guī)模、更深層次地對(duì)井下電氣設(shè)備的集中控制、分散管理奠定了理論和實(shí)踐基礎(chǔ)。

    標(biāo)簽: ARM 嵌入式網(wǎng)絡(luò) 中的應(yīng)用 控制系統(tǒng)

    上傳時(shí)間: 2013-06-25

    上傳用戶:wl9454

  • 基于ARM的嵌入式指紋識(shí)別系統(tǒng)

    生物識(shí)別技術(shù)代表了未來身份驗(yàn)證技術(shù)的發(fā)展方向,而指紋識(shí)別技術(shù)又是最可靠、最有效的生物識(shí)別技術(shù)之一。目前,指紋識(shí)別技術(shù)是優(yōu)于其它生物識(shí)別技術(shù)的身份鑒別方法。這是因?yàn)槿说闹讣y各不相同、終生基本不變的特點(diǎn)已經(jīng)得到公認(rèn),特別是現(xiàn)有的指紋識(shí)別算法已達(dá)到識(shí)別迅速、準(zhǔn)確可靠的水平,是完全可以商業(yè)化的生物識(shí)別技術(shù)。 傳統(tǒng)的指紋識(shí)別系統(tǒng)多是基于PC平臺(tái),這種系統(tǒng)將指紋圖像處理和指紋匹配甚至指紋采集控制都放在PC平臺(tái)上,在獲得了較高速度和開發(fā)效率的同時(shí),缺點(diǎn)也是顯而易見的,其體積龐大,成本較高。而已有的嵌入式指紋識(shí)別系統(tǒng)多是基于單片機(jī)和DSP的,不是在運(yùn)算速度上受到硬件限制,就是在系統(tǒng)的擴(kuò)展性、可維護(hù)性及用戶交互上有諸多不足。 近年來指紋識(shí)別應(yīng)用的普及對(duì)自動(dòng)指紋識(shí)別系統(tǒng)的便攜性和易用性提出了更高的要求,指紋識(shí)別技術(shù)正向著小型化和嵌入式的方向發(fā)展。在微電子領(lǐng)域,以ARM、DSP、FPGA為代表的嵌入式微處理器的性能飛速提高,為構(gòu)建嵌入式系統(tǒng)提供了硬件保證。 ARM是當(dāng)前最為流行的32位RISC處理器架構(gòu),目前ARM占RISC處理器市場(chǎng)的七成左右。三星公司的S3C2410是基于ARM920T內(nèi)核的通用32位微處理器,它具有高性能和低功耗的特性,被設(shè)計(jì)用于手持設(shè)備和通用嵌入式系統(tǒng)。 嵌入式系統(tǒng)對(duì)操作系統(tǒng)和其上運(yùn)行的軟件有特別的要求。針對(duì)本課題所采用的ARM硬件平臺(tái),詳細(xì)介紹了嵌入式操作系統(tǒng)Arm-Linux的移植。分別說明了交叉編譯工具鏈的安裝、引導(dǎo)裝載器的移植和Linux內(nèi)核的裁減和交叉編譯過程。為了運(yùn)行應(yīng)用程序,還介紹了文件系統(tǒng)的構(gòu)建。 指紋識(shí)別系統(tǒng)需要指紋采集設(shè)備。FPS200是Veridicom公司推出的第三代半導(dǎo)體指紋傳感器,是一款專為嵌入式系統(tǒng)設(shè)計(jì)的高性能、低成本、低功耗的電容式固態(tài)指紋傳感器。本文詳細(xì)闡述了基于FPS200的USB接口指紋采集卡的設(shè)計(jì)與實(shí)現(xiàn)。 指紋圖像處理與匹配是整個(gè)系統(tǒng)的重要環(huán)節(jié),論文介紹了圖像處理與匹配的一般概念,并提出了新的指紋匹配方法。指紋匹配是自動(dòng)指紋識(shí)別中的一個(gè)難點(diǎn)。現(xiàn)有的指紋匹配方法大致可以歸結(jié)為圖形匹配和人工神經(jīng)網(wǎng)絡(luò)匹配兩大類,本文提出的基于線段的特征點(diǎn)匹配算法屬于圖形匹配。 嵌入式系統(tǒng)需要完善的軟件支持。隨著嵌入式技術(shù)的飛速發(fā)展,用戶交互界面也由傳統(tǒng)的字符界面向圖形界面轉(zhuǎn)變,圖形用戶界面系統(tǒng)得到了長(zhǎng)足的發(fā)展。MiniGUI 是一個(gè)非常適合于工業(yè)控制實(shí)時(shí)系統(tǒng)以及嵌入式系統(tǒng)的可定制的、小巧的圖形用戶界面支持系統(tǒng)。本文介紹了基于MiniGUI的可視化指紋識(shí)別軟件設(shè)計(jì)。 綜上所述,本文針對(duì)特定硬件條件,構(gòu)建了定制的嵌入式操作系統(tǒng);設(shè)計(jì)了支持USB數(shù)據(jù)傳輸?shù)闹讣y采集卡;指紋圖像的濾波、提取特征和指紋特征匹配均針對(duì)嵌入式系統(tǒng)的實(shí)際情況進(jìn)行了優(yōu)化;利用MiniGUI圖形支持庫(kù)完成了界面美觀友好的可視化指紋識(shí)別程序。系統(tǒng)具有安全可靠、易于擴(kuò)展、性價(jià)比高等優(yōu)點(diǎn)。

    標(biāo)簽: ARM 嵌入式 指紋識(shí)別系統(tǒng)

    上傳時(shí)間: 2013-08-02

    上傳用戶:小儒尼尼奧

  • 基于ARM的新型遠(yuǎn)程配變監(jiān)控終端研究與設(shè)計(jì)

    我國(guó)經(jīng)濟(jì)的快速發(fā)展促進(jìn)各行業(yè)對(duì)電力需求的飛速增長(zhǎng),電力需求側(cè)管理隨著電力系統(tǒng)管理的自動(dòng)化而不斷發(fā)展起來。用電現(xiàn)場(chǎng)負(fù)荷監(jiān)控終端是電力需求側(cè)管理的一個(gè)重要組成部分,它為有效利用能源、合理分配能源,鼓勵(lì)用戶均衡用電,實(shí)現(xiàn)電力需求側(cè)科學(xué)管理提供了技術(shù)基礎(chǔ)。 負(fù)荷監(jiān)控終端利用微電子技術(shù)、電力電子技術(shù)和傳感器技術(shù)對(duì)用電現(xiàn)場(chǎng)的各種電能參數(shù)進(jìn)行采集和全方位監(jiān)控,在電力需求側(cè)管理中承擔(dān)著重要角色。它為電力管理部門和用電企業(yè)間搭起了信息橋梁,不僅實(shí)時(shí)提供企業(yè)用電的各種信息,而且能夠及時(shí)執(zhí)行電力管理部門的遠(yuǎn)程命令,實(shí)現(xiàn)遠(yuǎn)程操作。電力管理部門向終端安排合理的用電方案,能夠?qū)ζ髽I(yè)的用電實(shí)現(xiàn)宏觀調(diào)控,這對(duì)企業(yè)的長(zhǎng)足發(fā)展和電力管理部門的合理調(diào)度電能有很好的推動(dòng)作用。因此對(duì)負(fù)荷監(jiān)控終端的研究具有重大的現(xiàn)實(shí)意義。 論文對(duì)目前國(guó)內(nèi)外的負(fù)荷監(jiān)控終端在的發(fā)展現(xiàn)狀進(jìn)行了概述,分析了負(fù)荷監(jiān)控終端在國(guó)內(nèi)的電力負(fù)荷管理技術(shù)中的地位和作用,以及當(dāng)前負(fù)荷監(jiān)控終端系統(tǒng)的技術(shù)水平和實(shí)現(xiàn)方法,在研究了終端設(shè)計(jì)多項(xiàng)技術(shù)的基礎(chǔ)上,結(jié)合工程項(xiàng)目的要求對(duì)微處理器和操作系統(tǒng)進(jìn)行了具體選型,設(shè)計(jì)了一種基于ARM 和μC/OS-Ⅱ的配變監(jiān)控終端,在基于ARM技術(shù)的LPC2124 微處理器和外圍接口芯片上,進(jìn)行了終端系統(tǒng)的設(shè)計(jì);實(shí)現(xiàn)了μCOS-Ⅱ在LPC2124MCU 上的移植;編寫了基于μC/OS-Ⅱ的API 接口函數(shù)和底層硬件驅(qū)動(dòng)程序;采用多任務(wù)按優(yōu)先權(quán)調(diào)度的方式解決了任務(wù)處理的實(shí)時(shí)性,克服了傳統(tǒng)前后臺(tái)軟件在復(fù)雜的監(jiān)控終端設(shè)計(jì)中實(shí)時(shí)性差的弊端,實(shí)踐證明用這種設(shè)計(jì)思想制作的配變監(jiān)控終端能較好地滿足工程應(yīng)用實(shí)際需要。

    標(biāo)簽: ARM 遠(yuǎn)程 配變監(jiān)控

    上傳時(shí)間: 2013-04-24

    上傳用戶:小碼農(nóng)lz

主站蜘蛛池模板: 闵行区| 邛崃市| 和林格尔县| 临洮县| 唐山市| 荣昌县| 阿拉善左旗| 遂平县| 新乐市| 巴青县| 土默特左旗| 邳州市| 香格里拉县| 景谷| 大方县| 湘阴县| 滁州市| 河曲县| 义乌市| 马公市| 鲁山县| 明星| 探索| 米脂县| 上思县| 文山县| 元江| 荣成市| 揭阳市| 年辖:市辖区| 高唐县| 新绛县| 楚雄市| 科尔| 隆尧县| 中山市| 昌都县| 泰来县| 綦江县| 英德市| 杭州市|