亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低壓配電

  • 基于Pspice的低通濾波器優化設計與仿真分析

    高性能濾波器是現代信號處理的一種基本電路,傳統的設計思想和方法運算量大,存在優化復雜的缺點。本文采用Pspice 的仿真優化工具對二階低通濾波器基于通帶寬度的目標進行了優化和仿真,結果表明優化目標和仿

    標簽: Pspice 低通濾波器 優化設計 仿真分析

    上傳時間: 2013-06-25

    上傳用戶:1134473521

  • 低速率語音聲碼器的研究與實現

    數字語音通信是當前信息產業中發展最快、普及面最廣的業務。語音信號壓縮編碼是數字語音信號處理的一個方面,它和通信領域聯系最為密切。在現有的語音編碼中,美國聯邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數字信號處理和通信領域具有著獨特的優勢?,F代大容量、高速度的FPGA一般都內嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環境下運用SignalCompiler對編解碼系統進行功能仿真,為了便于仿真,系統中沒有設計的模塊在Simulink中用數學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統編解碼后語音質量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • 基于Matlab的IIR數字低通濾波器

    本文介紹了用MATLAB 分析、設計、和實現IIR數字低通濾波器的方法。并依據IIR型數字濾波器設計的傳統方法,利用MATLAB工具采用兩種不同的方法快速有效的實現了對IIR數字濾波器的設計. 關鍵詞:MATLAB IIR數字低通濾波器

    標簽: Matlab IIR 數字 低通濾波器

    上傳時間: 2013-08-05

    上傳用戶:ljthhhhhh123

  • 可重構24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術的DAC能夠可靠地把數字信號轉換為高精度的模擬信號(大于等于16位)。采用這一架構進行數模轉換具有諸多優點,例如極低的失配噪聲和更高的可靠性,便于實現嵌入式集成等,最重要的是可以得到其他DAC結構所無法達到的精度和動態范圍。在高精度測量,音頻轉換,汽車電子等領域有著廣泛的應用價值。 本文采用∑-△結構以FPGA方式實現了一個具有高精度的數模轉換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數據,具備良好的兼容性和通用性。 由于非線性和不穩定性的存在,高階∑-△調制器的設計與實現存在較大的難度。本文綜合大量文獻中的經驗原則和方法,闡述了穩定的高階高精度調制器的設計流程;并據此設計了達到24bit精度和滿量程輸入范圍的的5階128倍調制器。本文創新性地提出了∑-△調制器的一種高效率流水線實現結構。分析表明,與其他常見的∑-△調制器實現結構相比,本方案具有結構簡單、運算單元少等優點;此外在同樣信號采樣率下,調制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設計中采用了CSD編碼,使結構得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結構,讓使用者能夠方便地控制過采樣比和調制器階數。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調制器的重構,則可以將調制器由高精度的5階模式改變為功耗更低的3階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創新之處。 目前,該過采樣DAC已經在XilinxVirtexⅡ系列FPGA器件下得到硬件實現和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內信噪比均能滿足24比特數據轉換應用的分辨率要求。

    標簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 光伏低電壓穿越

    光伏低電壓穿越資料 介紹光伏并網中低電壓解決辦法

    標簽: 光伏 低電壓

    上傳時間: 2013-04-24

    上傳用戶:吳之波123

  • 交流電機低諧波繞組及程序設計

    ·交流電機低諧波繞組及程序設計

    標簽: 交流電機 低諧波 繞組 程序設計

    上傳時間: 2013-06-10

    上傳用戶:chitu38

  • 基于Melp的低速率語音編解碼算法實現博士論文

    ·基于Melp的低速率語音編解碼算法實現博士論文

    標簽: Melp 低速 語音編解碼 算法

    上傳時間: 2013-06-11

    上傳用戶:talenthn

  • TMS320LF2407在低速小角度低電壓直流無刷電機控制

    ·摘要 : 基于DSP(數字信號處理器)的電機控制技術可以對直流無刷電機進行精確的控制。選用高速DSP作為控制器,實時性好、控制精度高、抗干擾性強。本文從系統整體設計、硬件設計、仿真實現和控制算法等方面論述了TMS32OLF2407在低速小角度低電壓直流無刷電機控制中的應用技術。

    標簽: 2407 TMS 320 LF

    上傳時間: 2013-06-26

    上傳用戶:neibuzhuzu

  • FPGA和嵌入式處理器實現低成本智能顯示模塊,并帶有部分源程序

    FPGA和嵌入式處理器實現低成本智能顯示模塊,并帶有部分源程序

    標簽: FPGA 嵌入式處理器 顯示模塊

    上傳時間: 2013-08-06

    上傳用戶:libinxny

  • 異步FIFO是用來適配不同異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸

    異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘頻率漂移達到正負300PPM的惡劣環境。并且由于采用了模塊化結構,使得系統具有良好的可擴充性。

    標簽: FIFO GRAY RAM 適配

    上傳時間: 2013-08-08

    上傳用戶:13817753084

主站蜘蛛池模板: 乌什县| 苏尼特左旗| 无棣县| 石楼县| 罗平县| 珠海市| 鄂州市| 广宗县| 苍溪县| 涡阳县| 罗山县| 云梦县| 涪陵区| 双柏县| 洪泽县| 宜阳县| 宁津县| 巴马| 泉州市| 石首市| 信宜市| 响水县| 文化| 枣强县| 旬阳县| 胶州市| 新龙县| 邵阳县| 凌源市| 启东市| 灌南县| 宁城县| 剑阁县| 淮阳县| 岑巩县| 东至县| 贵定县| 定西市| 新巴尔虎右旗| 泰来县| 丰城市|