亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低端

  • 賽靈思Artix-7 FPGA 數據手冊:直流及開關特性

      本文是關于賽靈思Artix-7 FPGA 數據手冊:直流及開關特性的詳細介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構增強技術,能滿足小型化產品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應用和終端市場?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應用,包括如便攜式超聲波醫療設備、軍用通信系統、高端專業/消費類相機的 DSLR 鏡頭模塊,以及航空視頻分配系統等。

    標簽: Artix FPGA 賽靈思 數據手冊

    上傳時間: 2013-10-11

    上傳用戶:zouxinwang

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標簽: Xilinx FPGA 409 DSP

    上傳時間: 2013-11-07

    上傳用戶:defghi010

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-12

    上傳用戶:han_zh

  • 毫米波低相噪捷變頻高分辨率雷達頻率源設計

    設計了一種由直接數字頻率合成(DDS)、倍頻鏈構成的三次變頻直接頻率合成方案,實現了低相噪捷變頻高分辨率毫米波雷達頻率合成器設計。利用直接頻率合成器的倍頻輸出取代傳統三次變頻毫米波頻率源的鎖相環(PLL),同時提供線性調頻(LFM)信號,優化DDS和變頻方案的頻率配置關系。利用FPGA電路進行高速控制,較好地解決了毫米波頻率合成器各技術指標之間的矛盾。實測結果表明,采用該方案的毫米波頻率合成器在本振跳頻帶寬為160 MHz時,線性調頻頻率分辨率可達0.931 Hz,最大頻率轉換時間小于2 ?滋s,最大雜散低于-60 dBc,相位噪聲優于-90 dBc/Hz。

    標簽: 毫米波 捷變 高分辨率 雷達

    上傳時間: 2014-01-06

    上傳用戶:brain kung

  • 一種軟件無線電與認知引擎的接口實現方法

    為了研制一種鎖定時間短、相位噪聲低、雜散抑制度高的頻率合成技術,采用了直接數字式頻率合成器(DDS)驅動鎖相環(PLL)的結構。該頻率合成器綜合了DDS頻率轉換速度快、頻率分辨率高和PLL輸出頻帶寬、輸出雜散低的優點。基于該結構研制實現了輸出頻率范圍為700~800 MHz的寬帶頻率合成器,實驗結果表明該頻率合成器掃描模式Δf=1 MHz鎖定時間不超過20 μs,跳頻模式Δf=50 MHz的定時間不超過30 μs,近端雜散抑制度優于-50 dBc。

    標簽: 軟件無線電 認知引擎 接口 實現方法

    上傳時間: 2014-12-28

    上傳用戶:assef

  • 一種低延時片上網絡路由器的設計與實現

    通過分析流水線結構和單周期結構的片上網絡路由器,提出了一種低延時片上網絡路由器的設計,并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工藝進行流片驗證。芯片測試結果表明,該路由器可以在300 MHz時鐘頻率下工作,并且在相同負載下,與其他結構的路由器相比較,其能夠在較低延時下完成數據包傳送功能。

    標簽: 低延時 片上網絡 路由器

    上傳時間: 2014-12-28

    上傳用戶:bakdesec

  • 基于PICMG 2.16的24端口千兆以太網交換模塊

    基于PICMG 2.16的24端口千兆以太網交換模塊

    標簽: PICMG 2.16 端口 千兆以太網

    上傳時間: 2013-10-13

    上傳用戶:葉立炫95

  • BB端通訊連接手冊(中文 NB5和7適用)V108-CN5-01

    BB端通訊連接手冊(中文 NB5和7適用)V108-CN5-01

    標簽: NB5 108 01 CN

    上傳時間: 2013-10-18

    上傳用戶:kbnswdifs

  • Android手機低功耗GPS導航軟件設計與實現

    隨著智能手機功能日益豐富完善以及移動互聯網的迅速發展,智能手機的功耗管理就顯得越來越重要了。傳統的關于功耗管理都是從顯示屏、網絡模塊(GPRS/WiFi)和處理器等入手,文中通過優化GPS軟件實現低功耗。通過闡述現在導航軟件的工作原理并分析手機定位導航功耗情況,最后通過對比測試當前android系統4大主流導航軟件功耗情況,并結合自己提出的低功耗編程以及軟件運行流程,設計并實現了一款低功耗GPS導航軟件,通過測試,驗證了該軟件的可行性以及低功耗特性。

    標簽: Android GPS 手機 低功耗

    上傳時間: 2013-10-13

    上傳用戶:familiarsmile

  • W波段寬帶倍頻器的設計與仿真

    本文介紹了一種由低次級聯形式構成的W波段寬帶六倍頻器。輸入信號先經過MMIC得到二倍頻,再由反向并聯二極管對平衡結構實現寬帶三倍頻,從而將Ku波段信號六倍頻到W波段。該倍頻器的輸入端口為玻璃絕緣子同軸轉換接頭,輸出為 WR-10 標準矩形波導結構。仿真結果表明當輸入信號功率為20dBm時,三倍頻器在整個W波段的輸出三次諧波功率為4.5dBm左右,變頻損耗小于17dB。該設計可以降低毫米波設備的主振頻率,擴展已有微波信號源的工作頻段。

    標簽: W波段 寬帶 倍頻器 仿真

    上傳時間: 2013-11-16

    上傳用戶:qingzhuhu

主站蜘蛛池模板: 弋阳县| 聂拉木县| 巴南区| 蓝田县| 新余市| 彰化县| 张家口市| 敦煌市| 肇源县| 鄂温| 枝江市| 启东市| 静安区| 榕江县| 林西县| 广平县| 博兴县| 竹北市| 景洪市| 宕昌县| 黄浦区| 同心县| 宕昌县| 犍为县| 焉耆| 西安市| 文昌市| 湘乡市| 荆州市| 南开区| 兴海县| 广宗县| 神农架林区| 虹口区| 扎兰屯市| 平原县| 宁德市| 绵阳市| 三河市| 昆山市| 博白县|