仿真機(jī)器人的經(jīng)典代碼,里面包含以余弦曲線且按給定的速度到定點(diǎn),PD壁障到頂點(diǎn),末端處理,點(diǎn)球大戰(zhàn)等等,很值得參考
標(biāo)簽: 仿真 代碼 機(jī)器人
上傳時(shí)間: 2017-06-22
上傳用戶:cc1015285075
這是我一個(gè)DSP實(shí)習(xí),用匯編語言編實(shí)現(xiàn)離散余弦變換(DCT)的DSP程序設(shè)計(jì)。它有詳細(xì)的設(shè)計(jì)流程、仿真結(jié)果,有完整的模塊源碼。其中有工程文件,和一個(gè)WORD文檔,相信能讓你清新的了解設(shè)計(jì)過程,掌握匯編設(shè)計(jì)離散余弦變換!
標(biāo)簽: DSP 實(shí)習(xí)
上傳時(shí)間: 2017-07-02
上傳用戶:小眼睛LSL
BPSK系統(tǒng)結(jié)構(gòu)的Matlab程序,包括升余弦波形成形,系統(tǒng)誤碼率,時(shí)延,以及說明性文檔。
標(biāo)簽: Matlab BPSK 程序
上傳時(shí)間: 2013-12-20
上傳用戶:x4587
二進(jìn)位的補(bǔ)數(shù)產(chǎn)生器,將輸入的數(shù)0 1交換再加1,內(nèi)附範(fàn)例的輸入檔。
標(biāo)簽:
上傳時(shí)間: 2013-12-17
上傳用戶:ZJX5201314
這是超前滯后門在wcdma位同步的應(yīng)用的matlab源代碼,對16倍升余弦匹配濾波器輸出位同步
標(biāo)簽: matlab wcdma 位同步 源代碼
上傳用戶:851197153
FPGA實(shí)現(xiàn)正弦,余弦的計(jì)算,verilog語言
標(biāo)簽: FPGA 正弦
上傳時(shí)間: 2014-01-04
上傳用戶:aig85
使用單片機(jī),正弦波發(fā)生器,key0口按鍵減小輸出頻率,key1口按鍵增加輸出頻率 sinout口輸出正弦波,(cosout口輸出余弦波),使用定時(shí)器T0,16位定時(shí)模式。 R6、R7用作10毫秒延時(shí)寄存器。Fout輸出方波。且輸出的正弦波在0.01-83Hz范圍內(nèi),方波在1.3Hz-10.6kHz范圍內(nèi)。
標(biāo)簽: 用單片機(jī)
上傳時(shí)間: 2017-09-03
上傳用戶:cmc_68289287
PWM將每個(gè)EVA/B都開通,只要改一些地方就可以變成你要的資料PWM
標(biāo)簽: PWM EVA
上傳時(shí)間: 2017-09-06
上傳用戶:yan2267246
有關(guān)MPSK調(diào)制,傳輸模型。成型脈沖分為矩形,升余弦脈沖,平方根升余弦脈沖。M的值為2,4和8.所加噪聲是高斯白噪聲。
標(biāo)簽: MPSK 調(diào)制
上傳時(shí)間: 2017-09-09
上傳用戶:JIUSHICHEN
本程序用于完成BPSK、QPSK、8PSK的調(diào)制仿真。并可任意擴(kuò)展到MPSK和MQAM。程序分成三個(gè)部分:phase.m對基帶碼元序列進(jìn)行脈沖成型,可選矩形脈沖,升余弦脈沖和平方根升余弦脈沖; model.m 為主程序,完成各種信號的基帶星座圖映射、脈沖成型和調(diào)制; command.m給出一個(gè)簡單的頻譜顯示測試。
標(biāo)簽: phase BPSK 8PSK QPSK
上傳時(shí)間: 2014-01-14
上傳用戶:yangbo69
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1