該文章介紹了一種基于ARM+FPGA硬件架構(gòu)的連續(xù)噴墨式噴碼機實驗樣機。
標(biāo)簽: 噴碼機
上傳時間: 2013-07-13
上傳用戶:wfl_yy
用于FPGA的N+0.5分頻代碼,可以用來進(jìn)行非整數(shù)分頻!
標(biāo)簽: FPGA 0.5 分頻 代碼
上傳時間: 2013-08-06
上傳用戶:weixiao99
The system of image acquisition base on cpld and cis基于CPLD和接觸式圖像傳感器的圖像采集系統(tǒng)
標(biāo)簽: CPLD 接觸式 圖像傳感器 圖像采集系統(tǒng)
上傳時間: 2013-08-11
上傳用戶:mickey008
多路18b20測溫顯示系統(tǒng),可同時測量n個第三18b20
標(biāo)簽: 18b20 多路 測溫 顯示系統(tǒng)
上傳時間: 2013-08-21
上傳用戶:zhangchu0807
8051工作于11.0592MHZ,RAM擴(kuò)展為128KB的628128,FlashRom擴(kuò)展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(qū)(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(qū)(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內(nèi)建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標(biāo)簽: 128 FlashRom 8051 KB
上傳時間: 2013-08-30
上傳用戶:cainaifa
自己現(xiàn)在用的CPLD下載線,用74HC244芯片\r\n要注意設(shè)置下載模式
標(biāo)簽: CPLD 244 74 HC
上傳時間: 2013-08-31
上傳用戶:dancnc
無淪是用離散邏輯、可編程邏輯,還是用全定制硅器件實現(xiàn)的任何數(shù)字設(shè)計,為了成功地操\r\n作,可靠的時鐘是非常關(guān)鍵的。設(shè)計不良的時鐘在極限的溫度、電壓或制造工藝的偏差情況下將\r\n導(dǎo)致錯誤的行為,并且調(diào)試?yán)щy、花銷很大。 在設(shè)計PLD/FPGA時通常采用幾種時鐘類型。時鐘可\r\n分為如下四種類型:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。多時鐘系統(tǒng)能夠包括上\r\n述四種時鐘類型的任意組合。
標(biāo)簽: FPGA PLD 時鐘
上傳時間: 2013-09-04
上傳用戶:yelong0614
\r\n經(jīng)典的Protel99se入門教程,孫輝著北京郵電大學(xué)出版社出版
標(biāo)簽: Protel 99 se
上傳時間: 2013-09-11
上傳用戶:Yukiseop
Protel99se SDK\r\n\r\nProtel向用戶提供SDK軟件包。SDK軟件包包括:服務(wù)器生成向?qū)Ш蚉rotel API及相關(guān)文檔資料。\r\n\r\n 服務(wù)器生成向?qū)且粋€運行于設(shè)計資源管理器的插入式服務(wù)器,它為用戶生成第三方EDA軟件模板的原代碼和安裝文件(.INS文件),安裝文件用于將用戶開發(fā)的第三方EDA軟件安裝在設(shè)計資源管理器平臺上。服務(wù)器生成向?qū)Э梢詾橛脩羯蓛煞N格式的原代碼:Delphi和C++ Builder。\r\n\r\n為方便用戶開發(fā)第三方EDA軟件,Protel向用戶
標(biāo)簽: Protel SDK 99 se
上傳時間: 2013-09-18
上傳用戶:txfyddz
電流反饋式運算放大器應(yīng)用電路指南
標(biāo)簽: 電流 反饋式 應(yīng)用電路 運算放大器
上傳時間: 2014-12-21
上傳用戶:z754970244
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1