亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信道狀態(tài)

  • DVBT信道編解碼算法研究及FPGA實現(xiàn)

    數(shù)字通信系統(tǒng)中,在實際信道上傳輸數(shù)字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數(shù)字信號不可避免地會發(fā)生錯誤。為了減小誤碼率,提高接收質(zhì)量,必須采用差錯控制編碼。對于數(shù)字視頻通信系統(tǒng)這類高碼率,高要求的系統(tǒng),為了提供優(yōu)良的圖象質(zhì)量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統(tǒng)差錯控制技術(shù)是針對于數(shù)字視頻通信而設(shè)計的,提出了糾錯編碼結(jié)合交織技術(shù)的實現(xiàn)方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術(shù)的級聯(lián)。各技術(shù)中的參數(shù)設(shè)計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結(jié)構(gòu)和同步字節(jié)不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術(shù),DVB-T系統(tǒng),以及硬件實現(xiàn)所用到的FPGA實現(xiàn)方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術(shù)的硬件實現(xiàn)方案。其中,重點論述了RS碼解碼的硬件實現(xiàn)。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯誤值計算,分別講述每個模塊的電路設(shè)計方案并給出仿真結(jié)果。最后,將該差錯控制系統(tǒng)應(yīng)用于一個輸出速率恒定的實際數(shù)字視頻通信系統(tǒng)中,按系統(tǒng)需要,加入了接口電路和速率控制的設(shè)計。

    標簽: DVBT FPGA 信道 編解碼

    上傳時間: 2013-04-24

    上傳用戶:gcs333

  • DVB信道編解碼算法研究與FPGA實現(xiàn)

    隨著人們對于數(shù)字視頻和數(shù)字圖像的需求越來越大,數(shù)字電視廣播和手機電視迅速發(fā)展起來,但是人們對于數(shù)字圖像質(zhì)量的要求也越來越高。對于觀眾來講,畫面的質(zhì)量幾乎是最為重要的,然而由于信道傳輸特性不理想和加性噪聲的影響,不可避免地會產(chǎn)生誤碼,導(dǎo)致圖像質(zhì)量的下降,甚至無法正常收看。因此,為了保障圖像質(zhì)量就需要采用糾錯編碼(又稱信道編碼)的方式來實現(xiàn)通信。在數(shù)字視頻廣播系統(tǒng)(DVB)中,無論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏敹疾捎昧诵诺谰幋a。 本文首先深入研究DVB標準中的信道編碼部分的關(guān)鍵技術(shù);然后依照DVB-T標準技術(shù)要求,設(shè)計并硬件實現(xiàn)了數(shù)字視頻傳輸?shù)男诺谰幗獯a系統(tǒng)。在該系統(tǒng)中,編解碼器與信源端的接口利用了MPEG-2的視頻傳輸接口同步并行接口(SPI),這種接口的應(yīng)用讓系統(tǒng)具有很強的通用性;與信道端接口采用了G.703接口,具有G.703接口功能和特性的數(shù)據(jù)通信設(shè)備可以直接與數(shù)字通信設(shè)備連接,這使得應(yīng)用時對于信道的選擇具有較大的靈活性。 在深入理解RS編解碼算法,卷積交織/解交織原理,卷積編碼/VITERBI譯碼算法原理的基礎(chǔ)上,本文給出了解碼部分的設(shè)計方案,并利用Xilinx公司的SpartanⅢ系列XC3S2000芯片完成方案的硬件實現(xiàn)。在RS解碼過程中引入了流水線機制,從而很大程度上提高了解碼效率。解交織器部分采用了RAM分區(qū)循環(huán)法,利用對RAM讀寫地址的控制實現(xiàn)解卷積交織,這種方法控制電路簡單,實現(xiàn)速度比較快,代價小。VITERBI譯碼器采用截尾譯碼,在幾乎不影響譯碼準確度的基礎(chǔ)上大大提高了解碼效率。

    標簽: FPGA DVB 信道 編解碼

    上傳時間: 2013-07-16

    上傳用戶:372825274

  • OFDM信道估計模塊運算部件的FPGA設(shè)計

    正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個信道分為多個帶寬相等并行傳輸?shù)淖有诺溃ㄟ^將信息經(jīng)過子信道獨立傳輸來實現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來消除符號間干擾(ISI),通過IDFT/DFT調(diào)制解調(diào)降低了系統(tǒng)實現(xiàn)的復(fù)雜度。由于其頻譜利用率高,抗多徑能力強,在多種通信場合中都得到了應(yīng)用。雖然有著上述優(yōu)點,但為了準確的恢復(fù)信號,信道估計是OFDM系統(tǒng)中必須實現(xiàn)的一環(huán)。 本文正是針對OFDM接收機中的信道估計模塊的運算部件的實現(xiàn)進行了研究。首先,研究了OFDM信道估計的LS算法,一階線性插值算法,二次多項式插值算法,建立了適用于寬帶通信系統(tǒng)的信道估計模塊模型。其次研究了加法器電路和乘法器電路的實現(xiàn),包括進位行波加法器,曼徹斯特進位鏈,超前進位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優(yōu)缺點。接著研究了幾種主要的除法器設(shè)計算法,包括數(shù)字循環(huán)算法,基于函數(shù)迭代的算法,以及CORDIC算法,結(jié)合信道估計的特點選擇了函數(shù)迭代和CORDIC算法作為具體實現(xiàn)的方法。最后,在前面的設(shè)計的基礎(chǔ)上在FPGA芯片上實現(xiàn)了前面的設(shè)計方案。

    標簽: OFDM FPGA 信道估計 模塊

    上傳時間: 2013-06-06

    上傳用戶:yyyyyyyyyy

  • IEEE 802.11信道編解碼及交織解交織的FPGA實現(xiàn)

    隨著糾錯編碼理論研究的不斷深入,糾錯碼的實際應(yīng)用越來越廣泛。卷積碼作為其中重要的一種,已被大多數(shù)通信系統(tǒng)所采用。(2,1,7)卷積碼是一種短約束長度最佳碼,編、譯碼器易于實現(xiàn),且具有較強的糾錯能力。 本文研究了IEEE 802.11協(xié)議中(2,1,7)卷積碼編碼、交織解交織及其軟判決高速Viterbi譯碼的實現(xiàn)問題。 首先介紹了IEEE 802.11無線局域網(wǎng)標準及規(guī)范,然后介紹了信道編解碼中卷積碼編碼及Viterbi譯碼算法和FPGA 設(shè)計方法,接著通過對(2,1,7)卷積碼特點的具體分析,吸取目前Viterbi譯碼算法和交織解交織算法的優(yōu)點,采取一系列的改進措施,基于FPGA實現(xiàn)了IEEE 802.11信道編解碼及交織和解交織系統(tǒng)。這些改進措施包括采用并行FIFO、改進的ACS 單元、流水式塊處理結(jié)構(gòu)、改進的SMDO方法、雙重交織策略,使得在同樣時鐘速率下,系統(tǒng)的性能大幅度提高。最后將程序下載到Altera公司的Cyclone 系列的FPGA(型號EP1C6Q240C8)器件上進測試,并對測試結(jié)果作了簡單分析。

    標簽: 802.11 IEEE FPGA 信道

    上傳時間: 2013-05-25

    上傳用戶:00.00

  • OFDM系統(tǒng)中信道均衡的技術(shù)研究及基于FPGA的實現(xiàn)

    最新的研究進展是OFDM的出現(xiàn),并且在2000年出現(xiàn)了第一個采用此技術(shù)的無線標準(HYPERLAN-Ⅱ)。由于它與TDMA及CDMA相比能處理更高數(shù)據(jù)速率,因此可以預(yù)想在第四代系統(tǒng)中也將使用此技術(shù)。 寬帶應(yīng)用和高速率數(shù)據(jù)傳輸是OFDM調(diào)制/多址技術(shù)通信系統(tǒng)的重要特征之一。作者通過參與國家863計劃項目“OFDM通信系統(tǒng)”一年以來的研發(fā)工作,對OFDM通信系統(tǒng)及相關(guān)技術(shù)有了深入的理解,積累了大量實際經(jīng)驗,并在相關(guān)工作中取得了部分研究成果。 另一方面,關(guān)于寬帶自適應(yīng)均衡技術(shù)的研究在近年來也引起了廣泛的關(guān)注。它是補償信道畸變的重要的技術(shù)之一。作者通過參與該項目FPGA部分的開發(fā)與調(diào)試工作,基于單片F(xiàn)PGA實現(xiàn)了均衡部分;此外,作者在頻域自適應(yīng)均衡算法方面也取得了一些理論成果。 本文的主體部分就是根據(jù)上述工作的內(nèi)容展開的。 首先介紹了本課題相關(guān)技術(shù)的發(fā)展情況,主要包括:OFDM系統(tǒng)的技術(shù)原理、技術(shù)優(yōu)勢、歷史和現(xiàn)狀,均衡技術(shù)的特點和發(fā)展等。末尾敘述了本課題的來源和研究意義,并簡介了作者的主要工作和貢獻。確定將WSSUS分布和瑞利衰落作為本文研究的信道模型。主要分析了常用的時域均衡器,均是單載波非擴頻數(shù)字調(diào)制中常用到的均衡器和均衡算法,為接下來的進一步研究作理論參考。 接著,論述了均衡必須用到的信道估計技術(shù)。重點就該方案的核心算法(頻域均衡算法)進行了數(shù)學(xué)上進行了較深入的研究,建立系統(tǒng)模型,并據(jù)此推導(dǎo)了三種頻域均衡的算法:頻域消除HICI,Gauss-Seidel迭代算法,頻域線性內(nèi)插。采用WSSUS信道模型進行了計算機仿真,得出了采用這些均衡算法在不同條件下的性能曲線。并且系統(tǒng)地、有重點地對該方案的原理和實質(zhì)進行了較深入的討論。歸納比較了各種算法的算法復(fù)雜度和能達到的性能,并且結(jié)合信道糾錯編解碼進行了細致的分析。進一步嘗試設(shè)計了無線局域網(wǎng)OFDM系統(tǒng)的設(shè)計,采用典型的歐洲Hyperlan2系統(tǒng)為例,把研究成果引入到實際的整個系統(tǒng)中來看。結(jié)合具體的系統(tǒng)指出了該均衡算法在抗衰落和相位偏移方面的應(yīng)用。 最后,描述了利用Xilinx的xc2v3000-4FG676型號芯片針對OFDM系統(tǒng)實現(xiàn)頻域自適應(yīng)均衡的方法,主要給出了設(shè)計方法、時序仿真結(jié)果和處理速度估值等;并結(jié)合最新的FPGA發(fā)展動態(tài)和特點,對基于FPGA實現(xiàn)其他均衡算法的升級空間進行了討論。 本文的結(jié)束語中,對作者在本文中所作貢獻進行了總結(jié),并指出了仍有待深入研究的幾個問題。

    標簽: OFDM FPGA 信道

    上傳時間: 2013-04-24

    上傳用戶:

  • 基于FPGA的信道均衡器的設(shè)計與實現(xiàn)

    在無線通信系統(tǒng)中,信號在傳輸過程中由于多徑效應(yīng)和信道帶寬的有限性以及信道特性的不完善性導(dǎo)致不可避免地產(chǎn)生碼間串擾(Intersymbol Interference).為了克服碼間串擾所帶來的信號畸變,則必須在接收端增加均衡器,以補償信道特性,正確恢復(fù)發(fā)送序列.盲均衡器由于不需要訓(xùn)練序列,僅利用接收信號的統(tǒng)計特性就能對信道特性進行均衡,消除碼間串擾,成為近年來通信領(lǐng)域研究的熱點課題.本課題采用已經(jīng)取得了很多研究成果的Bussgang類盲均衡算法,主要因為它的計算復(fù)雜度小,便于實時實現(xiàn),具有較好的性能.本文探討了以FPGA(Field Programmable Gates Array)為平臺,使用Verilog HDL(Hardware Description Language)語言設(shè)計并實現(xiàn)基于Bussgang類型算法的盲均衡器的硬件系統(tǒng).本文簡要介紹了Bussgang類型盲均衡算法中的判決引導(dǎo)LMS(DDLMS)和常模(CMA)兩種算法和FPGA設(shè)計流程.并詳細闡述了基于FPGA的信道盲均衡器的設(shè)計思想、設(shè)計結(jié)構(gòu)和Verilog設(shè)計實現(xiàn),以及分別給出了各個模塊的結(jié)構(gòu)框圖以及驗證結(jié)果.本課題所設(shè)計和實現(xiàn)的信道盲均衡器,為電子設(shè)計自動化(EDA)技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運用有著積極的借鑒意義.

    標簽: FPGA 信道 均衡器

    上傳時間: 2013-07-25

    上傳用戶:cuibaigao

  • 無線擴頻集成電路開發(fā)中信道編解碼技術(shù)研究與FPGA實現(xiàn)

    本論文主要對無線擴頻集成電路設(shè)計中的信道編解碼算法進行研究并對其FPGA實現(xiàn)思路和方法進行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標準建議物理層采用無線擴頻技術(shù),所以開發(fā)一套擴頻通信芯片具有重大的現(xiàn)實意義。無線擴頻通信系統(tǒng)與常規(guī)通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復(fù)雜,因此在無線擴頻集成電路設(shè)計中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現(xiàn)的方法。 計算機仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴頻通信技術(shù)的發(fā)展狀態(tài)以及國內(nèi)外開發(fā)擴頻通信芯片的現(xiàn)狀,并給出了本論文的研究內(nèi)容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎(chǔ)和分類,直接序列擴頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數(shù)。第五章對第四章提出的編碼方案進行了性能仿真。第六章結(jié)合項目實際,討論了FPGA開發(fā)基帶擴頻通信系統(tǒng)的設(shè)計思路和方法。首先對FPGA開發(fā)流程以及實際開發(fā)的工具進行了簡要的介紹,然后給出了擴頻通信系統(tǒng)的總體設(shè)計。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實現(xiàn)原理和方法進行分析。第七章對論文的工作進行總結(jié)。

    標簽: FPGA 無線擴頻 信道編解 技術(shù)研究

    上傳時間: 2013-07-18

    上傳用戶:hbsunhui

  • 無線信道仿真和均衡器的FPGA設(shè)計與實現(xiàn)

    本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設(shè)計的策略.在硬件描述語言的設(shè)計流程中,信道盲均衡器運用了Top-Down的模塊化設(shè)計方法,大大縮短了設(shè)計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標均達到預(yù)定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設(shè)計和實現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運用有著積極的借鑒意義.

    標簽: FPGA 無線信道 仿真 均衡器

    上傳時間: 2013-05-28

    上傳用戶:huyiming139

  • 基于FPGA的DAB信道編碼器輸入接口的設(shè)計與實現(xiàn)

    電臺廣播在我們的社會生活中占有重要的地位。隨著我國廣播事業(yè)的發(fā)展,對我國廣播業(yè)開發(fā)技術(shù)、信號的傳輸質(zhì)量和速度提出了更高更新的要求,促使廣播科研人員不斷更新現(xiàn)有技術(shù),以滿足人民群眾日益增長的需求。 本論文主要分析了現(xiàn)行廣播發(fā)射臺的數(shù)字廣播激勵器輸入接口的不足之處,根據(jù)歐洲ETS300799標準,實現(xiàn)了一種激勵器輸入接口的解決方案,這種方案將復(fù)接器送來的ETI(NA,G704)格式的碼流轉(zhuǎn)換成符合ETS300799標準ETI(NI)的標準碼流,并送往后面的信道編碼器。ETI(NA,G704)格式與現(xiàn)行的ETI(NI,G703)格式相比,主要加入了交織和RS糾錯編碼,使得信號抗干擾能力大大加強,提高了節(jié)目從演播室到發(fā)射臺的傳輸質(zhì)量,特別是實時直播節(jié)目要求信號質(zhì)量比較好時具有更大的作用。 本論文利用校驗位為奇數(shù)個的RS碼,對可檢不可糾的錯誤發(fā)出報警信號,通過其它方法替代原有信號,對音質(zhì)影響不大,節(jié)省了糾正這個錯誤的資源和開發(fā)成本。 同時,我們采用FPGA硬件開發(fā)平臺和VHDL硬件描述語言編寫代碼實現(xiàn)硬件功能,而不采用專用芯片實現(xiàn)功能,使得修改電路和升級變得異常方便,大大提高了開發(fā)產(chǎn)品的效率,降低了成本。 經(jīng)過軟件仿真和硬件驗證,本系統(tǒng)已經(jīng)基本實現(xiàn)了預(yù)想的功能,擴展性較好,硬件資源開銷較小,具有實用價值。

    標簽: FPGA DAB 信道 編碼器

    上傳時間: 2013-07-15

    上傳用戶:afeiafei309

  • 基于FPGA的GSM系統(tǒng)信道編碼技術(shù)研究

    本論文是以GSM基站系統(tǒng)為對象研究了軟件無線電思想在移動通信中應(yīng)用的可行性,通過構(gòu)造一個具有開放性、標準化、模塊化的通用硬件平臺,用軟件來完成各種功能。 本文首先從整體上介紹了GSM移動通信系統(tǒng)及其實現(xiàn)過程,通過大量的Matlab仿真詳細論述了GSM蜂窩通信系統(tǒng)中的語音編碼、信道編碼、交織、加密、調(diào)制等技術(shù)。 其次,文中介紹了GSM信道編碼規(guī)則,其中重點闡述了CRC、卷積碼和交織碼的基本原理和算法實現(xiàn),并完成了三者編碼譯碼的軟件設(shè)計,采用FPGA技術(shù)實現(xiàn)并驗證了設(shè)計的正確性。 最后,對GMSK調(diào)制和解調(diào)的原理及特點進行論述,并提出了軟件實現(xiàn)的可行性方案,為下一步的軟件設(shè)計打下了堅實的基礎(chǔ)。硬件試驗平臺是軟件實現(xiàn)的基礎(chǔ),因此,文中進行了詳細的分析與設(shè)計,并給出了部分電路設(shè)計圖,對相關(guān)課題的研究具有一定的指導(dǎo)意義和參考價值。

    標簽: FPGA GSM 信道編碼

    上傳時間: 2013-07-11

    上傳用戶:plsee

主站蜘蛛池模板: 石屏县| 綦江县| 怀宁县| 丹东市| 凤凰县| 广汉市| 西充县| 修水县| 天峨县| 冀州市| 墨竹工卡县| 溧水县| 泰宁县| 漳平市| 衡水市| 满洲里市| 仪陇县| 青浦区| 洱源县| 昆明市| 达拉特旗| 广河县| 枣庄市| 罗平县| 库尔勒市| 浦北县| 南安市| 鄢陵县| 肥乡县| 宁城县| 千阳县| 沙坪坝区| 若羌县| 横山县| 子长县| 樟树市| 建瓯市| 澄江县| 肇源县| 无棣县| 墨玉县|