亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

倒譜分析 語音信號處理

  • Quartus常見錯誤分析

    介紹Quartus中經(jīng)常遇到的錯誤的分析

    標(biāo)簽: Quartus 錯誤

    上傳時間: 2013-10-30

    上傳用戶:lanhuaying

  • VHDL代碼風(fēng)格和常見的語法錯誤分析

    VHDL代碼風(fēng)格和常見的語法錯誤分析

    標(biāo)簽: VHDL 代碼 錯誤

    上傳時間: 2013-10-18

    上傳用戶:KSLYZ

  • 靜態(tài)時序分析基本原理和時序分析模型

    01_靜態(tài)時序分析基本原理和時序分析模型

    標(biāo)簽: 靜態(tài)時序分析 時序分析 模型

    上傳時間: 2013-10-17

    上傳用戶:lvchengogo

  • 使用Quartus II Timequest時序分析器約束分析設(shè)計

    使用Quartus II Timequest時序分析器約束分析設(shè)計

    標(biāo)簽: Timequest Quartus II 時序

    上傳時間: 2013-10-12

    上傳用戶:1417818867

  • 在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    標(biāo)簽: chipscope ISE 邏輯分析

    上傳時間: 2013-11-02

    上傳用戶:13188549192

  • 使用Timequest約束和分析源同步電路

    04_使用Timequest約束和分析源同步電路

    標(biāo)簽: Timequest 同步電路

    上傳時間: 2015-01-01

    上傳用戶:梧桐

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號發(fā)生器的優(yōu)缺點(diǎn),其中重點(diǎn)分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調(diào)的特點(diǎn),重點(diǎn)提出了基于FPGA實(shí)現(xiàn)的DDS正弦信號發(fā)生器的兩種改進(jìn)方法,經(jīng)過MATLAB仿真驗證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時間: 2013-11-21

    上傳用戶:himbly

  • 時序分析的好資料

    時序分析的好資料

    標(biāo)簽: 時序分析

    上傳時間: 2013-12-21

    上傳用戶:yuhaihua_tony

  • 于博士信號完整性分析入門-初稿

    信號完整性 分析 新手入門知識

    標(biāo)簽: 信號完整性

    上傳時間: 2013-10-31

    上傳用戶:wangjg

  • 對Altera 28nm FPGA浮點(diǎn)DSP設(shè)計流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報告。    Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實(shí)現(xiàn)并驗證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

主站蜘蛛池模板: 江口县| 禄劝| 浦县| 九寨沟县| 铁力市| 南投县| 祁连县| 宣武区| 香港 | 郸城县| 铁力市| 安达市| 高雄县| 江安县| 临澧县| 安顺市| 伊宁县| 徐汇区| 阿拉尔市| 洪洞县| 濮阳市| 文水县| 呼伦贝尔市| 陇南市| 娱乐| 当阳市| 红桥区| 德化县| 闽侯县| 铜山县| 郴州市| 永顺县| 鸡西市| 乐安县| 阿合奇县| 通州市| 尚志市| 临泽县| 新巴尔虎左旗| 榆中县| 资兴市|