原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化
標簽: pcb 原理圖 漢化
上傳時間: 2013-06-12
上傳用戶:jjq719719
遺傳算法是一種基于自然選擇原理的優化算法,在很多領域有著廣泛的應用。但是,遺傳算法使用計算機軟件實現時,會隨著問題復雜度和求解精度要求的提高,產生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應用。為了提升運行速度,可以使用FPGA作為硬件平臺,設計數字系統完成遺傳算法。和軟件實現相比,硬件實現盡管在實時性和并行性方面具有很大優勢,但同時會導致系統的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統功能模塊和算子功能模塊。針對不同問題,可以在保持系統功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現了偽隨機數發生模塊、隨機數接口模塊、存儲器接口/控制模塊和系統控制模塊等系統功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉變異算子模塊等遺傳算法功能模塊,構建了系統功能構架和遺傳算子庫。該設計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統架構的穩定。本文設計了多峰值、不連續、不可導函數的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據測試結果,該硬件平臺表現良好,所求取的最優解誤差均在1%以內。相對于軟件實現,該系統在求解一些復雜問題時,速度可以提高2個數量級。最后,本文使用FPGA實現了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎上提高了近1倍,取得了顯著的效果。關鍵詞:遺傳算法,硬件實現,并行設計,FPGA,TSP
標簽: FPGA 算法 硬件實現
上傳時間: 2013-06-15
上傳用戶:hakim
Multisim11.0加破解及漢化補丁
標簽: Multisim 11.0 破解 漢化
上傳時間: 2013-04-24
上傳用戶:franktu
詳細描述了4個模塊化編程的實例,包括LED閃爍、led漸亮漸暗、電子時鐘。是從入門級到高級編程的一個很好實例示范
標簽: C語言 模塊化 編程實例
上傳時間: 2013-05-28
上傳用戶:yd19890720
數字信道化接收機具有監視頻段寬、靈敏度高、動態范圍大和能夠處理多個同時到達信號等優點,是當今雷達偵察接收機的主要研究方向。在數字信道化偵察接收系統中,從輸出中頻信號到變換至基帶信號的信號預處理部分主要有兩...
標簽: 寬帶 偵察接收機 數字信道化
上傳時間: 2013-06-16
上傳用戶:碉堡1234
·基于MATLAB的可視化凸輪曲線設計程序
標簽: MATLAB 可視化 凸輪 設計程序
上傳時間: 2013-07-28
上傳用戶:yerik
· 摘要: 基于Matlab與DSP的語音信號FIR濾波,以TMS320VC5402為核心,在DES5402PP-U實驗系統平臺上實現.調試過程中,使用并口電纜將DES5402PP-U與PC機連接,并配置PC機并口使用0x0378端口.系統的CCS軟件在XDS510仿真器和調試器配合下工作.FIR濾波軟件采用匯編語言,程序主要流程是:硬件資源的初始化;在主程序中進行死循環;等待
標簽: Matlab DSP FIR 語音信號
上傳時間: 2013-06-05
上傳用戶:stvnash
·期刊論文:基于Sobel算子數字圖像的邊緣檢測
標簽: Sobel 論文 數字圖像 邊緣檢測
上傳時間: 2013-06-22
上傳用戶:wangdean1101
·詳細說明:本代碼提供了拉普拉斯銳化(邊緣檢測)的實例程序和數據及結果
標簽: 拉普拉斯 實例程序 邊緣檢測 數據
上傳時間: 2013-07-25
上傳用戶:love1314
隨著現場可編程門陣列(FPGA)在工業中的廣泛應用,使得基于FPGA數字信號處理的實現在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發周期,提高了設計效率。這使得FPGA模型化設計成為了FPGA系統設計的發展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現,在以下幾個方面展開研究:首先對基于FPGA的模型化設計方法進行了研究,給出了模型化設計方法的發展現狀和趨勢,并對本文中使用的模型化設計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設計并同RTL(寄存器傳輸級)設計方法進行對比,全面分析了模型化設計方法和RTL設計方法的優缺點。然后在簡明闡述雷達信號處理原理的基礎上,使用System Generator對數字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進行了RTL的時序仿真分析。關鍵詞:雷達信號處理 FPGA 模型化設計 System Generator AccelDSP
標簽: FPGA 模型 雷達信號
上傳用戶:zhangsan123
蟲蟲下載站版權所有 京ICP備2021023401號-1