亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

兆兆

  • 兆易創(chuàng)新GD32E10x開發(fā)資料 GD32E10x_Demo_Suites_V1.0.1.rar

    GD32E10x_Demo_Suites_V1.0.1.rar 兆易創(chuàng)新GD32E10x開發(fā)資料

    標(biāo)簽: GD32E10x 開發(fā)板

    上傳時(shí)間: 2022-05-21

    上傳用戶:

  • GD25S512MD datasheet,兆易創(chuàng)新的SPI FLASH開發(fā)指導(dǎo)手冊(cè)

    兆易創(chuàng)新的SPI FLASH開發(fā)指導(dǎo)手冊(cè)

    標(biāo)簽: FLASH GD25S512MD

    上傳時(shí)間: 2022-05-22

    上傳用戶:ttalli

  • Verilog實(shí)現(xiàn)千兆以太網(wǎng)傳輸

    本實(shí)驗(yàn)將實(shí)現(xiàn) FPGA 芯片和 PC 之間進(jìn)行千兆以太網(wǎng)數(shù)據(jù)通信, 通信協(xié)議采用 Ethernet  UDP 通信協(xié)議。 FPGA 通過 GMII 總線和開發(fā)板上的 Gigabit PHY 芯片通信, Gigabit PHY芯片把數(shù)據(jù)通過網(wǎng)線發(fā)給 PC

    標(biāo)簽: verilog 以太網(wǎng)

    上傳時(shí)間: 2022-06-03

    上傳用戶:得之我幸78

  • AX88179 usb千兆網(wǎng)卡手冊(cè)

    ax88179千兆網(wǎng)卡芯片手冊(cè),usb3.0 rj45網(wǎng)卡

    標(biāo)簽: usb 千兆網(wǎng)卡

    上傳時(shí)間: 2022-06-18

    上傳用戶:

  • 具備GMII接口和ARP協(xié)議功能的千兆以太網(wǎng)控制器

    具備GMII接口和ARP協(xié)議功能的千兆以太網(wǎng)控制器

    標(biāo)簽: 接口 以太網(wǎng)控制器

    上傳時(shí)間: 2022-06-24

    上傳用戶:

  • 王兆安《電力電子技術(shù)》機(jī)械工業(yè)出版社講義_603760

    王兆安《電力電子技術(shù)》機(jī)械工業(yè)出版社講義_603760

    標(biāo)簽: 電力電子技術(shù)

    上傳時(shí)間: 2022-07-04

    上傳用戶:

  • C6678雙千兆網(wǎng)接口設(shè)計(jì)方案

    C6678雙千兆網(wǎng)接口設(shè)計(jì)方案                

    標(biāo)簽: c6678 接口

    上傳時(shí)間: 2022-07-10

    上傳用戶:

  • FPGA與PC間基于PCIe和千兆以太網(wǎng)的通信設(shè)計(jì)

    1.深入研究PCIe和千兆以太網(wǎng),了解PCIe和千兆以太網(wǎng)的技術(shù)優(yōu)勢(shì),具體分析PCle和千兆以太網(wǎng)的傳輸協(xié)議,詳細(xì)說明PCleTLP數(shù)據(jù)包格式和以太網(wǎng)標(biāo)2.完成PCIe DMA數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)。設(shè)計(jì)方案主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發(fā)以及PC端的驅(qū)動(dòng)和C應(yīng)用程序開發(fā)。FPGA端基于PCle IP Core完成了發(fā)送接收引擎模塊、寄存器讀寫控制模塊和FIFO讀寫控制模塊的設(shè)計(jì)。定義了相應(yīng)模塊的接口,并分析了數(shù)據(jù)傳輸?shù)臅r(shí)序。PC端采用WinDriver進(jìn)行PCle的驅(qū)動(dòng)開發(fā),并根據(jù)WinDriver提供的驅(qū)動(dòng)API函數(shù)完成C應(yīng)用程序的設(shè)計(jì)。3.完成千兆以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)。設(shè)計(jì)方案也主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發(fā)以及PC端Winpcap應(yīng)用程序開發(fā)。FPGA端基于嵌入式三態(tài)以太網(wǎng)MACIPCore,設(shè)計(jì)了發(fā)送接收引擎模塊、FIFO讀寫控制模塊和物理接口模塊。定義了相應(yīng)模塊的接口,并分析了數(shù)據(jù)傳輸經(jīng)過Locallink接口和Client用戶接口上的傳輸時(shí)序。PC端采用Winpcap提供的網(wǎng)絡(luò)編程完成了C應(yīng)用程序的設(shè)計(jì),實(shí)現(xiàn)了捕獲FPGA端發(fā)送的數(shù)據(jù)包以及發(fā)送原始數(shù)據(jù)包至FPGA端的功能。4.PCIe DMA數(shù)據(jù)傳輸系統(tǒng)和千兆以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)在Xilinx ML507開發(fā)板上進(jìn)行了性能測試。記錄FPGA與PC間進(jìn)行讀寫測試的結(jié)果,驗(yàn)證這兩個(gè)系統(tǒng)的可用性和穩(wěn)定性,最后分析了影響系統(tǒng)傳輸速率的原因以及系統(tǒng)目前仍存在的不足。

    標(biāo)簽: fpga pc pcie 以太網(wǎng) 通信

    上傳時(shí)間: 2022-07-11

    上傳用戶:xsr1983

  • 用RTL8367RB打造的五口全千兆交換機(jī)(PCB)

    用RTL8367RB打造的五口全千兆交換機(jī)(PCB)

    標(biāo)簽: rtl8367rb 交換機(jī) pcb

    上傳時(shí)間: 2022-07-29

    上傳用戶:qingfengchizhu

  • 自舉驅(qū)動(dòng)中文資料.rar

    關(guān)于半橋或全橋自舉式浮動(dòng)?xùn)艠O驅(qū)動(dòng)的四個(gè)中文文檔,為飛兆和IR公司技術(shù)文檔,介紹了自舉電路元件的選取及實(shí)際問題解決。可從其官網(wǎng)中下載。這里集合上傳~

    標(biāo)簽: 驅(qū)動(dòng)

    上傳時(shí)間: 2013-07-30

    上傳用戶:碉堡1234

主站蜘蛛池模板: 汉阴县| 三门峡市| 绥江县| 天水市| 墨玉县| 延吉市| 招远市| 庆云县| 从江县| 台北市| 萨迦县| 奉节县| 芦溪县| 宁城县| 西乌珠穆沁旗| 石家庄市| 余江县| 聂荣县| 汉阴县| 博野县| 剑阁县| 科技| 延吉市| 永善县| 常山县| 黑河市| 左权县| 东丽区| 宜黄县| 华安县| 中阳县| 天津市| 峨眉山市| 甘泉县| 麻江县| 沭阳县| 霸州市| 仪陇县| 贞丰县| 苍山县| 文化|