汽車(chē)儀表總成是汽車(chē)和駕駛員進(jìn)行信息交互的窗口。傳統(tǒng)的汽車(chē)儀表總成采用了大量機(jī)械器件、模擬電路和少量簡(jiǎn)單數(shù)字電路的方式設(shè)計(jì)。它體積大,精確和穩(wěn)定性低,顯示信息少,控制按鈕繁復(fù)。本項(xiàng)目以當(dāng)前主流的嵌入式技術(shù)為基礎(chǔ),設(shè)計(jì)了一種以大尺寸LCD觸摸屏為主要顯示控制界面,以CAN總線(xiàn)和其他接口為信息采集渠道,以高速嵌入式ARM9微控制器為處理單元的車(chē)載信息顯控終端。 作者在該項(xiàng)目中負(fù)責(zé)車(chē)載信息顯控終端的樣機(jī)設(shè)計(jì),用Prote199完成原理圖和PCB圖的設(shè)計(jì),編寫(xiě)測(cè)試程序?qū)χ饕布M(jìn)行測(cè)試。軟件上移植Linux操作系統(tǒng)并編寫(xiě)LCD驅(qū)動(dòng)程序。 論文設(shè)計(jì)的車(chē)載信息顯控終端以SAMSUNG公司S3C2410ARM9微控制器為核心,以Microchip公司的MCP2515芯片為CAN總線(xiàn)控制器,以Sharp公司LQ080V3DG01型號(hào)的8英寸LCD屏為顯控接口。存儲(chǔ)器方面外擴(kuò)了NOR FLASH、NAND FLASH、SDRAM。接口方面設(shè)計(jì)了CAN、USB、RS232、以太網(wǎng)等標(biāo)準(zhǔn)接口,和GPIO、AD等接口。軟件上本車(chē)載信息顯控終端采用自行剪裁移植的Linux操作系統(tǒng),并移植了相應(yīng)的LCD驅(qū)動(dòng)程序。 論文主要闡述了車(chē)載信息顯控終端的硬件設(shè)計(jì),詳細(xì)分析了Linux在S3C2410微控制器系統(tǒng)上的移植,并將在軟硬件調(diào)試過(guò)程中總結(jié)的經(jīng)驗(yàn)與大家分享。 本車(chē)載信息顯控終端是對(duì)汽車(chē)儀表總成數(shù)字化和虛擬化顯示控制的一個(gè)有益嘗試,離最后的實(shí)用化和產(chǎn)品化還待進(jìn)一步研究。
上傳時(shí)間: 2013-05-30
上傳用戶(hù):hechao3225
I/O并行口直接驅(qū)動(dòng)LED顯示1. 實(shí)驗(yàn)任務(wù) 如圖13所示,利用AT89S51單片機(jī)的P0端口的P0.0-P0.7連接到一個(gè)共陰數(shù)碼管的a-h(huán)的筆段上,數(shù)碼管的公共端接地。在數(shù)碼
標(biāo)簽: LED 并行口 直接驅(qū)動(dòng) 電路圖
上傳時(shí)間: 2013-06-15
上傳用戶(hù):kytqcool
設(shè)備狀態(tài)監(jiān)測(cè)技術(shù)是計(jì)算機(jī)科學(xué)、測(cè)試技術(shù)、信號(hào)分析與數(shù)據(jù)處理技術(shù)等相結(jié)合的一種設(shè)備運(yùn)行信息分析處理方法。將嵌入式計(jì)算機(jī)技術(shù)與數(shù)據(jù)采集技術(shù)及數(shù)字信號(hào)處理技術(shù)結(jié)合起來(lái),構(gòu)成一種體積小、便于攜帶、易于網(wǎng)絡(luò)化、造價(jià)相對(duì)較低,集信號(hào)采集、處理、存儲(chǔ)和顯示為一體的設(shè)備具有廣泛的應(yīng)用前景。 本文通過(guò)對(duì)傳統(tǒng)工控監(jiān)測(cè)技術(shù)方案以及本項(xiàng)目具體功能和指標(biāo)的分析,提出了ARM+嵌入式Linux架構(gòu)的技術(shù)方案。采用多個(gè)嵌入式設(shè)備終端作為監(jiān)測(cè)系統(tǒng)數(shù)據(jù)的采集終端,然后通過(guò)GPRS模塊連入Internet,通過(guò)Internet上的多臺(tái)主機(jī)作為監(jiān)控中心,各自運(yùn)行相應(yīng)的包括網(wǎng)絡(luò)管理功能的應(yīng)用程序,實(shí)現(xiàn)監(jiān)測(cè)數(shù)據(jù)自動(dòng)、可靠的采集、存儲(chǔ)、處理、實(shí)時(shí)顯示及實(shí)時(shí)數(shù)據(jù)遠(yuǎn)程傳輸,進(jìn)而實(shí)現(xiàn)分布式、網(wǎng)絡(luò)化和自動(dòng)化的設(shè)備監(jiān)測(cè)系統(tǒng)新模式。 本文首先介紹了嵌入式技術(shù)的國(guó)內(nèi)外研發(fā)現(xiàn)狀。給出了嵌入式監(jiān)測(cè)系統(tǒng)總體設(shè)計(jì)方案。根據(jù)系統(tǒng)的功能和要求的技術(shù)指標(biāo),在綜合比較現(xiàn)有各種嵌入式操作系統(tǒng)的基礎(chǔ)上,分析了使用嵌入式Linux操作系統(tǒng)構(gòu)造嵌入式系統(tǒng)的優(yōu)點(diǎn)和缺陷,選定了嵌入式Linux操作系統(tǒng)作為本次設(shè)計(jì)的操作系統(tǒng);選擇了samsung公司基于ARM920T內(nèi)核的處理器S3C2410X作為嵌入式處理器;簡(jiǎn)單介紹了S3C2410X的工作模式,并設(shè)計(jì)了系統(tǒng)的硬件和軟件結(jié)構(gòu)方案。 這種基于嵌入式終端的工控監(jiān)測(cè)系統(tǒng)主要由控制中心和嵌入式監(jiān)測(cè)終端兩大部分組成。本文所主要涉及的就是該系統(tǒng)中的嵌入式監(jiān)測(cè)終端部分,主要進(jìn)行了嵌入式監(jiān)測(cè)終端的硬件設(shè)計(jì),嵌入式操作系統(tǒng)ARM-Linux的移植,建立交叉編譯環(huán)境,制作根文件系統(tǒng),軟件部分主要是對(duì)驅(qū)動(dòng)程序和終端應(yīng)用程序的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究和介紹。重點(diǎn)介紹并了FPGA設(shè)備驅(qū)動(dòng)程序的實(shí)現(xiàn)以及應(yīng)用程序中的液晶顯示部分與實(shí)數(shù)EFT算法以及幾種數(shù)字信號(hào)的平均算法的C語(yǔ)言實(shí)現(xiàn),最后,對(duì)本論文進(jìn)行了總結(jié),并指出了后續(xù)工作中需要注意的問(wèn)題。 基于ARM-Linux的工控監(jiān)測(cè)系統(tǒng)的研制對(duì)于監(jiān)測(cè)網(wǎng)絡(luò)化是一個(gè)有益的嘗試,它的研制成功將會(huì)給工廠(chǎng)帶來(lái)更大的經(jīng)濟(jì)效益。
標(biāo)簽: ARMLinux 工控 監(jiān)測(cè)系統(tǒng)
上傳時(shí)間: 2013-07-20
上傳用戶(hù):gjzeus
作為一種全數(shù)字化的現(xiàn)場(chǎng)通信網(wǎng)絡(luò),現(xiàn)場(chǎng)總線(xiàn)以其可控性強(qiáng)、可靠性高、開(kāi)放性好等優(yōu)點(diǎn)。在實(shí)際應(yīng)用中常常需要在不同種類(lèi)的現(xiàn)場(chǎng)總線(xiàn)間進(jìn)行數(shù)據(jù)通信以及用戶(hù)需要對(duì)不同種類(lèi)的現(xiàn)場(chǎng)總線(xiàn)設(shè)備進(jìn)行操作和控制。同時(shí),工業(yè)測(cè)控系統(tǒng)在控制層采用現(xiàn)場(chǎng)總線(xiàn)技術(shù),而在管理層采用以太網(wǎng)構(gòu)成的企業(yè)信息網(wǎng)
標(biāo)簽: ARMVxWorks BSP 現(xiàn)場(chǎng)總線(xiàn) 網(wǎng)關(guān)
上傳時(shí)間: 2013-05-25
上傳用戶(hù):xianglee
TLP521光耦和2sc2120三極管,IRF9140組成的驅(qū)動(dòng)電路
上傳時(shí)間: 2013-07-07
上傳用戶(hù):西伯利亞
LED照明已確然成為一項(xiàng)主流技術(shù)。該項(xiàng)技術(shù)正日臻成熟,標(biāo)志之一就是大量LED照明標(biāo)準(zhǔn)和規(guī)范的陸續(xù)出臺(tái)。嚴(yán)格的效率要求已存在相當(dāng)一段時(shí)間了,今后仍將不斷提高。但近段時(shí)間,LED照明設(shè)計(jì)師的工作卻更為棘手了,因?yàn)橐瑫r(shí)滿(mǎn)足以下兩項(xiàng)要求:既要用針對(duì)白熾燈的調(diào)光器來(lái)實(shí)現(xiàn)調(diào)光控制功能,又要實(shí)現(xiàn)高功率因數(shù)性能。
標(biāo)簽: LED 照明應(yīng)用 無(wú)閃爍調(diào)光
上傳時(shí)間: 2013-05-27
上傳用戶(hù):cknck
近年來(lái)提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點(diǎn),有效支持高突發(fā)、高速率的多種業(yè)務(wù),成為目前研究的熱點(diǎn)和前沿。 本論文圍繞國(guó)家“863”計(jì)劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗(yàn)系統(tǒng)”,主要涉及兩個(gè)方面:LOBS邊緣節(jié)點(diǎn)核心板和光板FPGA的實(shí)現(xiàn)方案,重點(diǎn)關(guān)注于邊緣節(jié)點(diǎn)核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點(diǎn)的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動(dòng)芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機(jī),光接收機(jī),CDR等硬件模塊。論文對(duì)這些軟硬件資源進(jìn)行了詳細(xì)介紹,重點(diǎn)關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點(diǎn)FPGA的具體實(shí)現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對(duì)數(shù)據(jù)和描述信息分別存儲(chǔ),僅對(duì)描述信息進(jìn)行處理,提高了組裝效率。在維護(hù)突發(fā)包信息時(shí),實(shí)時(shí)查詢(xún)和更新FEC配置表,保證了對(duì)FEE狀態(tài)表維護(hù)的靈活性。在讀寫(xiě)SDRAM時(shí)都采用整頁(yè)突發(fā)讀寫(xiě)模式,對(duì)MAC幀整幀一次性寫(xiě)入,讀取時(shí)采用超前預(yù)讀模式,對(duì)SDRAM內(nèi)存的使用采取即時(shí)申請(qǐng)方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個(gè)方向,主要是將進(jìn)入FPGA的數(shù)據(jù)進(jìn)行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對(duì)LOBS技術(shù)進(jìn)行展望。本論文組幀算法采用動(dòng)態(tài)組裝參數(shù)表的方法,可以充分支持各種擴(kuò)展,包括自適應(yīng)動(dòng)態(tài)組裝算法。
標(biāo)簽: LOBS FPGA 節(jié)點(diǎn)
上傳時(shí)間: 2013-05-26
上傳用戶(hù):AbuGe
pb開(kāi)發(fā)soket所需要的一個(gè)關(guān)鍵動(dòng)態(tài)庫(kù),我找了很久的,現(xiàn)在份享一下-pb socket dll
上傳時(shí)間: 2013-04-24
上傳用戶(hù):refent
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來(lái)的危害,國(guó)內(nèi)外已經(jīng)開(kāi)始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過(guò)觀(guān)察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無(wú)法滿(mǎn)足160Gb/s光傳輸系統(tǒng)要求。通過(guò)對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來(lái)實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問(wèn)題。通過(guò)對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開(kāi)發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):suxuan110425
該文主要介紹基于DSP(TMS320LF2407A)和CPLD(MAX3128A)伺服運(yùn)動(dòng)控制平臺(tái)的設(shè)計(jì).文中在討論了永磁同步電機(jī)的控制策略的基礎(chǔ)上提出了針對(duì)表面式永磁同步伺服電機(jī)的i=0的矢量控制,介紹了通過(guò)光電碼盤(pán)確定永磁同步電機(jī)轉(zhuǎn)子磁極位置的方法,以及SVPWM的原理和特性及其數(shù)字實(shí)現(xiàn)方法.詳細(xì)闡述由TMS320LF2407A和MAX3128A構(gòu)建的傳動(dòng)控制系統(tǒng)平臺(tái).以上述平臺(tái)為基礎(chǔ),設(shè)計(jì)了一個(gè)基于矢量控制的三環(huán)永磁同步伺服系統(tǒng),為解決典Ⅱ系統(tǒng)超調(diào)和抗擾性的矛盾,將IP調(diào)節(jié)器引入系統(tǒng).通過(guò)試驗(yàn)證明IP調(diào)節(jié)器在不影響系統(tǒng)抗擾性和穩(wěn)態(tài)精度的前提下,大大降低了電流的超調(diào).工程實(shí)踐證明了設(shè)計(jì)的正確性.為了滿(mǎn)足用戶(hù)對(duì)系統(tǒng)方便操作和監(jiān)視的要求,實(shí)現(xiàn)參數(shù)在線(xiàn)修改以及故障綜合,并滿(mǎn)足一定可視性,提出并設(shè)計(jì)了基于RS232的串行通訊程序,包括兩部分:PC機(jī)的監(jiān)控系統(tǒng)和數(shù)字操作器.文中詳細(xì)分析了設(shè)計(jì)數(shù)字操作器的硬件模塊及框圖和軟件流程,實(shí)際應(yīng)用表明數(shù)字操作器方便了用戶(hù)對(duì)系統(tǒng)的操縱和監(jiān)視,已在實(shí)際工程中得到應(yīng)用.
標(biāo)簽: FPGA DSP 開(kāi)放式 運(yùn)動(dòng)控制平臺(tái)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):ainimao
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1