本論文以開發基于ARM核的USB2.0-AHB接口IP此項目為依托,致力于在Windows XP操作系統上使用DDK(Driver Development Kit)設計和開發一個基于WDM的主機端驅動程序。開發該驅動程序的目的是為了對該IP進行FPGA測試以及配合設備端驅動程序的開發,該驅動程序能夠完成即插即用功能,塊傳輸,同步傳輸,控制傳輸以及對Flash的操作五項主要功能。 論文首先介紹了基于WDM的USB驅動程序設計原理,其中包括了從結構到通信流對USB主機系統的介紹,編寫WDM驅動程序的基礎理論(主要介紹了數個相關的重要概念、驅動程序的基本組成),以及在開發對Flash操作的例程會使用到的Mass Storage類協議的簡要介紹。在介紹設計原理后,論文從總體的系統應用環境和結構薊數據傳輸、內部模塊以及軟硬件體系結構幾個方面簡要描述了該IP的系統設計。接著論文通過分析主機端驅動程序功能需求,提出了驅動程序的總體構架以及分步式的設計流程,具體步驟是先實現驅動程序的正常加載以及基本PnP功能,然后實現塊傳輸、同步傳輸以及控制傳輸,最后完成對Flash操作例程的設計。隨后論文詳細闡述了對上述五項主要功能模塊的設計;其中對Flash操作例程的設計是難點,作者通過分析Bulk-Only協議和UFI命令規范,提出程序的詳細設計方案。論文最后簡要介紹了調試驅動程序的方法,以及驅動程序的測試內容、部分測試結果以及測試結論。 本論文研究對象為基于ARM核的USB2.0-AHB接口IP主機端驅動程序,因為其研究主體是一個基于WDM的主機端驅動程序,因此有其普遍性;但是它以開發基于ARM核的USB2.0-AHB接口IP這個項目為依托,其目的是為項目服務,因此它有其特殊性。它是一項既有普遍性又有特殊性的研究。
上傳時間: 2013-05-19
上傳用戶:2007yqing
熱釋電紅外測溫儀是一種利用物體熱釋電效應而制成的新型紅外測溫儀器,它以黑體輻射定律作為理論基礎,是光學理論和微電子學綜合發展的產物。與傳統的測溫方式相比,具有響應時間短、非接觸、不干擾被測溫場、使用壽命長、操作方便等一系列優點。 本文詳細介紹了熱釋電紅外測溫儀測溫的基本原理和實現方法,以熱釋電紅外測溫儀現階段的技術作為參考,提出并研制了一種基于ARM內核的高性能的嵌入式微處理器的熱釋電紅外測溫系統。詳細介紹了該系統的構成和實現方式,給出了硬件原理圖和軟件的設計流程圖。文中還對影響熱釋電紅外測溫儀測溫精度的因素和軟硬件的相關設計做了詳細的分析,并采取了相應措施,本文主要做了以下工作: 闡述了紅外測溫儀的發展現狀和分類,并指出了本文的研究意義:闡述了熱釋電紅外測溫儀的原理,并對目前紅外測溫儀的幾種方案的優缺點進行了詳細的介紹:對ARM核微處理器作了詳細的介紹,并對本文用到的ARM核芯片LPC2132的功能特點和結構做了詳細的介紹;詳細分析了系統的功能要求,提出了總體設計方案,并在此基礎上進行了系統的硬件設計,對每個部分所完成的功能和設計思路作了說明;介紹了系統的軟件設計,以流程圖的方式介紹了各個功能的具體實現;對影響紅外測溫儀的測溫誤差的因素進行了分析,對系統中出現的軟硬件干擾問題做了相應的抗干擾措施;為本文研究的主要結論,對系統的進一步的研究工作進行了展望。
上傳時間: 2013-07-06
上傳用戶:kkchan200
本文從AES的算法原理和基于ARM核嵌入式系統的開發著手,研究了AES算法的設計原則、數學知識、整體結構、算法描述以及AES存住的優點利局限性。 針對ARM核的體系結構及特點,對AES算法進行了優化設計,提出了從AES算法本身和其結構兩個方面進行優化的方法,在算法本身優化方面是把加密模塊中的字節替換運算、列混合運算和解密模塊中的逆列混合運算中原來的復雜的運算分別轉換為簡單的循環移位、乘和異或運算。在算法結構優化方面是在輸入輸山接口上采用了4個32位的寄存器對128bits數據進行了并行輸入并行輸出的優化設計;在密鑰擴展上的優化設計是采用內部擴展,即在進行每一輪的運算過程的同時算出下一輪的密鑰,并把下一輪的密鑰暫存在SRAM里,使得密鑰擴展與加/解密運算并行執行;加密和解密優化設計是將輪函數查表操作中的四個操作表查詢工作合并成一個操作表查詢工作,同時為了使加密代碼在解密代碼中可重用,節省硬件資源,在解密過程中采用了與加密相一致的過程順序。 根據上述的優化設計,基于ARM核嵌入式系統的ADS開發環境,提出了AES實現的軟硬件方案、AES加密模塊和解密模塊的實現方案以及測試方案,總結了基于ARM下的高效編程技巧及混合接口規則,在集成開發環境下對算法進行了實現,分別得出了初始密鑰為128bits、192bits和256bits下的加密與解密的結果,并得劍了正確驗證。在性能測試的過程中應用編譯器的優化選項和其它優化技巧優化了算法,使算法具有較高的加密速度。
上傳時間: 2013-04-24
上傳用戶:liansi
當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為SOC產業中的重要一環。 GPIB控制器芯片是組建自動測試系統的核心,在測試領域應用廣泛。本人通過查閱大量的技術資料,分析了集成電路在國內外發展的最新動態,提出了基于FPGA的自主知識產權的GPIB控制器IP核的設計和實現。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對FPGA開發所具備的基本知識作了簡要介紹。文中對GPIB總線進行了簡單的描述,根據芯片設計的主要思想,重點在于論述怎樣用FPGA來實現IEEE-488.2協議,并詳細闡述了GPIB控制器的十種接口功能及其狀態機的IP核實現。同時,對數據通路也進行了較為細致的說明。在設計的時候采用基于模塊化設計思想,用VerilogHDL語言完成各模塊功能描述,通過Synplifv軟件的綜合,用Modelsim對設計進行了前、后仿真。最后利用生成的模塊符號采取類似畫電路圖的方法完成整個系統芯片的lP軟核設計,并用EDA工具下載到了FPGA上。 為了更好地驗證設計思想,借助EDA工具對GPIB控制器的工作狀態進行了軟件仿真,給出仿真結果,仿真波形驗證了GPIB控制器的工作符合預想。最后,本文對基于FPGA的GPIB控制器的IP核設計過程進行了總結,展望了當前GPIB控制器設計的發展趨勢,指出了開展進一步研究需要做的工作。
上傳時間: 2013-04-24
上傳用戶:rockjablew
隨著雷達信號處理技術的不斷發展,通用化、系統化、模塊化的設計標準日益受到人們的重視,而FPGA和可復用IP核技術的發展使之成為可能。文中從三個方面進行IP內核的開發,一是采用硬件描述語言實現雷達信號處理IP核設計;二...
上傳時間: 2013-05-21
上傳用戶:tccc
基于FPGA的3D圖像處理器IP核的設計與實現
上傳時間: 2013-05-18
上傳用戶:1101055045
altera的FFT IP核的用戶手冊,介紹了如何使用ALTERA IP核生成FFT核,如何設置參數并講述了如何仿真,適用于通信方面的FPGA設計工程師,學生
上傳時間: 2013-04-24
上傳用戶:wanqunsheng
ALTERA的spi的ip核,里面有詳細的過程歡迎下載
上傳時間: 2013-04-24
上傳用戶:z1191176801
基于FPGA的高性能32位浮點FFTIP核的開發,適合fpga工程技術人員參考
上傳時間: 2013-08-07
上傳用戶:清風冷雨
在測控系統中用IP核實現DA轉換.doc
上傳時間: 2013-08-13
上傳用戶:13736136189